Zynq-7000 All Programmable SoC完美集成了1GHz 雙核 Cortex A9處理器子系統(tǒng)和FPGA架構(gòu)。SoC子系統(tǒng)內(nèi)置SPI、I2C、UART、CAN、USB、GigE MAC等常見(jiàn)外設(shè)和接口,以及通用存儲(chǔ)器接口。高帶寬AMBA AXI互聯(lián)用于處理器子系統(tǒng)和FPGA之間的直接連接,以實(shí)現(xiàn)高速數(shù)據(jù)互聯(lián)。此外,Zynq器件采用靈活的IO標(biāo)準(zhǔn),便于連接外部器件
了解設(shè)計(jì)人員在使用Zynq-7000 All Programmable SoC器件時(shí)可用的不同I / O,從標(biāo)準(zhǔn)I / O到串行收發(fā)器以及模擬輸入。
-
FPGA
+關(guān)注
關(guān)注
1646文章
22054瀏覽量
618802 -
賽靈思
+關(guān)注
關(guān)注
33文章
1797瀏覽量
132373 -
soc
+關(guān)注
關(guān)注
38文章
4395瀏覽量
222864
發(fā)布評(píng)論請(qǐng)先 登錄
I/O接口與I/O端口的區(qū)別
基于Xilinx ZYNQ7000 FPGA嵌入式開(kāi)發(fā)實(shí)戰(zhàn)指南
dac3174與xilinx zynq7000系列連接,fpga的案例參考代碼有沒(méi)有?
基于PYNQ和機(jī)器學(xué)習(xí)探索MPSOC筆記

當(dāng)ADC3663的LVDS輸出給到ZYNQ-7000的LVDS接收這兩者之間可以直連嗎?
正點(diǎn)原子fpga開(kāi)發(fā)板不同型號(hào)
ZYNQ核心板學(xué)習(xí)筆記

zynq7000 BSP無(wú)法在u-boot加載運(yùn)行怎么解決?
物聯(lián)網(wǎng)中常見(jiàn)的I/O擴(kuò)展電路設(shè)計(jì)方案_IIC I/O擴(kuò)展芯片

評(píng)論