一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

你知道ADC時(shí)鐘極性與啟動(dòng)時(shí)間?

模擬對(duì)話 ? 來(lái)源:NL ? 2019-04-15 17:12 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

根據(jù)定義,高速模數(shù)轉(zhuǎn)換器(ADC)是對(duì)模擬信號(hào)進(jìn)行采樣的器件,因此必定有采樣時(shí)鐘輸入。某些使用ADC的系統(tǒng)設(shè)計(jì)師觀測(cè)到,從初始施加采樣時(shí)鐘的時(shí)間算起,啟動(dòng)要比預(yù)期慢。出人意料的是,造成此延遲的原因常常是外部施加的ADC采樣時(shí)鐘的啟動(dòng)極性錯(cuò)誤。

許多高速ADC的采樣時(shí)鐘輸入具有如下特性:

差分

內(nèi)部偏置到設(shè)定的輸入共模電壓(VCM)

針對(duì)交流耦合時(shí)鐘源而設(shè)計(jì)

本討論適用于時(shí)鐘緩沖器具有上述特性的轉(zhuǎn)換器。

差分ADC時(shí)鐘輸入緩沖器常常有一個(gè)設(shè)計(jì)好的切換閾值偏移。如果沒(méi)有這種偏移,切換閾值將發(fā)生在0 V差分。如果無(wú)偏移的時(shí)鐘緩沖器被解除驅(qū)動(dòng)且交流耦合,則器件內(nèi)部會(huì)將時(shí)鐘輸入(CLK+和CLK?)拉至共模電壓。這種情況下,CLK+上的直流電壓和CLK?上的電壓將相同,意味著差分電壓等于0 V。

在理想世界里,若輸入上無(wú)信號(hào),則時(shí)鐘緩沖器不會(huì)切換。但在現(xiàn)實(shí)世界里,電子系統(tǒng)中總是存在一些噪聲。在輸入切換閾值為0 V的假想情況中,輸入上的任何噪聲都會(huì)跨過(guò)時(shí)鐘緩沖器的切換閾值,引發(fā)意外切換。

若將足夠大的輸入切換閾值偏移設(shè)計(jì)到時(shí)鐘緩沖器中,則同樣的情況不會(huì)引發(fā)切換。因此,為交流耦合差分時(shí)鐘緩沖器的切換閾值設(shè)計(jì)一個(gè)偏移是有利的,故而時(shí)鐘緩沖器常常有一個(gè)切換閾值偏移。

不施加時(shí)鐘時(shí),時(shí)鐘緩沖器中的內(nèi)部偏置電路將CLK+和CLK?各自拉至相同的VCM。初始施加時(shí)鐘時(shí),CLK+和CLK?將偏離先前確立的VCM,分別向正方向和負(fù)方向(或負(fù)方向和正方向)擺動(dòng)。在圖1中,VCM = 0.9 V。

圖1顯示在器件處于非活動(dòng)狀態(tài)(要么初始啟動(dòng)系統(tǒng),要么時(shí)鐘驅(qū)動(dòng)器在一段時(shí)間內(nèi)處于非活動(dòng)狀態(tài))之后施加時(shí)鐘的情況。這種情況下,CLK+在第一個(gè)邊沿向正方向擺動(dòng),CLK?向負(fù)方向擺動(dòng)。若在輸入切換閾值上增加一個(gè)正偏移,此時(shí)鐘信號(hào)將在第一個(gè)邊沿切換時(shí)鐘緩沖器,如圖1所示。時(shí)鐘輸入緩沖器將立即產(chǎn)生一個(gè)時(shí)鐘信號(hào)。

如果時(shí)鐘偶然從相反極性啟動(dòng),則CLK?在第一個(gè)邊沿向正方向擺動(dòng),CLK+向負(fù)方向擺動(dòng)。在給輸入切換閾值增加相同正偏移的情況下,此時(shí)鐘信號(hào)在第一個(gè)邊沿及隨后的邊沿都不會(huì)切換時(shí)鐘緩沖器,直至波形被拉向穩(wěn)態(tài),隨著時(shí)間推移而跨過(guò)切換閾值,如圖2所示。

可以看出,初始啟動(dòng)時(shí)鐘的極性對(duì)帶有輸入閾值偏移的時(shí)鐘緩沖器的切換具有重要影響。在其中一種情況下(本例中CLK+初始上升),當(dāng)初始施加時(shí)鐘時(shí),時(shí)鐘緩沖器立即開(kāi)始切換,完全符合預(yù)期。在極性相反的情況下(本例中CLK+初始下降),當(dāng)初始施加時(shí)鐘時(shí),時(shí)鐘緩沖器不會(huì)立即開(kāi)始切換。

如果您發(fā)現(xiàn)ADC啟動(dòng)有意外的延遲,請(qǐng)嘗試改變時(shí)鐘啟動(dòng)極性,這可能會(huì)使啟動(dòng)時(shí)間恢復(fù)正常。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • adc
    adc
    +關(guān)注

    關(guān)注

    99

    文章

    6690

    瀏覽量

    549144
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    嵌入式Linux啟動(dòng)時(shí)間優(yōu)化的秘密之四-啟動(dòng)腳本

    本文主要講述嵌入式Linux啟動(dòng)時(shí)間優(yōu)化的秘密,我們繼續(xù)上篇沒(méi)有講完的嵌入式Linux啟動(dòng)時(shí)間優(yōu)化方法,本文主要會(huì)講啟動(dòng)腳本。想看上一篇的請(qǐng)查看本文結(jié)尾的鏈接。 啟動(dòng)腳本 1.優(yōu)化初始
    發(fā)表于 04-21 09:22 ?2701次閱讀
    嵌入式Linux<b class='flag-5'>啟動(dòng)時(shí)間</b>優(yōu)化的秘密之四-<b class='flag-5'>啟動(dòng)</b>腳本

    如何減少dsp啟動(dòng)時(shí)間?

    如何減少dsp啟動(dòng)時(shí)間?之前圖中Boot code(-bcode)設(shè)置為0x1時(shí),DSP啟動(dòng)時(shí)間大概為9秒。設(shè)置為0x2后,DSP的啟動(dòng)時(shí)間大概為1秒。對(duì)于Boot code(-bcode)設(shè)置為不同的值有什么不同的含義,有相關(guān)
    發(fā)表于 04-15 06:14

    ADC時(shí)鐘極性啟動(dòng)時(shí)間

    相反的情況下(本例中CLK+初始下降),當(dāng)初始施加時(shí)鐘時(shí),時(shí)鐘緩沖器不會(huì)立即開(kāi)始切換。如果您發(fā)現(xiàn)ADC啟動(dòng)有意外的延遲,請(qǐng)嘗試改變時(shí)鐘
    發(fā)表于 10-17 10:59

    電機(jī)啟動(dòng)時(shí)間一般是多久?怎么縮短啟動(dòng)時(shí)間呢?

    電機(jī)啟動(dòng)時(shí)間一般是多久?我這個(gè)電機(jī)是132KW的,還有就是怎么縮短啟動(dòng)時(shí)間,1S內(nèi)能啟動(dòng)嗎?請(qǐng)高手解答 說(shuō)了那么多,我還是沒(méi)明白啟動(dòng)時(shí)間是多長(zhǎng),斑竹一般電機(jī)多長(zhǎng)
    發(fā)表于 11-16 08:19

    電機(jī)啟動(dòng)電流與啟動(dòng)時(shí)間的關(guān)系是什么?

    有沒(méi)有知道電機(jī)啟動(dòng)電流與啟動(dòng)時(shí)間的關(guān)系啊? 最好有人有曲線圖的。 如果都沒(méi)有,誰(shuí)知道電機(jī)啟動(dòng)一秒后的電流是額定電流的多少倍??? 還有一
    發(fā)表于 12-12 07:39

    電腦啟動(dòng)時(shí)間長(zhǎng)的原因及處理方法

    電腦啟動(dòng)時(shí)間長(zhǎng)的原因及處理方法   出現(xiàn)問(wèn)題:?jiǎn)挝挥幸慌_(tái)電腦配置為CPU為AMD Athlon 2500+、內(nèi)存為HY DDR333 256MB×2、LG光驅(qū),啟動(dòng)WinXP
    發(fā)表于 02-25 11:13 ?2974次閱讀

    Linux系統(tǒng)啟動(dòng)時(shí)間優(yōu)化方案

    首先是對(duì)Linux啟動(dòng)過(guò)程的跟蹤和分析,生成詳細(xì)的啟動(dòng)時(shí)間報(bào)告,較為簡(jiǎn)單可行的方式是通過(guò)PrintkTime功能為啟動(dòng)過(guò)程的所有內(nèi)核信息增加時(shí)間戳,便于匯總分析
    發(fā)表于 05-13 10:56 ?3040次閱讀

    Linux系統(tǒng)啟動(dòng)時(shí)間優(yōu)化方案

    (1)首先是對(duì)Linux啟動(dòng)過(guò)程的跟蹤和分析,生成詳細(xì)的啟動(dòng)時(shí)間報(bào)告。 較為簡(jiǎn)單可行的方式是通過(guò)PrintkTime功能為啟動(dòng)過(guò)程的所有內(nèi)核信息增加時(shí)間戳,便于匯總分析。PrintkT
    發(fā)表于 12-01 12:54 ?545次閱讀

    延長(zhǎng)TPS6107x增強(qiáng)系列的軟啟動(dòng)時(shí)間方案

    本文介紹了延長(zhǎng)TPS6107x增強(qiáng)系列的軟啟動(dòng)時(shí)間的方案
    發(fā)表于 04-11 09:07 ?11次下載
    延長(zhǎng)TPS6107x增強(qiáng)系列的軟<b class='flag-5'>啟動(dòng)時(shí)間</b>方案

    基于FPGA的PCIe設(shè)備如何才能滿足PCIe設(shè)備的啟動(dòng)時(shí)間的要求?

    根據(jù)PCIe的協(xié)議,當(dāng)設(shè)備啟動(dòng)后,PCIe設(shè)備必須滿足啟動(dòng)時(shí)間的要求,即上電后100ms內(nèi),完成PCIe設(shè)備的初始化。如果不能滿足PCIe設(shè)備啟動(dòng)時(shí)間的要求,則lspci可能無(wú)法檢測(cè)到基于FPGA
    發(fā)表于 06-19 10:24 ?8720次閱讀
    基于FPGA的PCIe設(shè)備如何才能滿足PCIe設(shè)備的<b class='flag-5'>啟動(dòng)時(shí)間</b>的要求?

    如何使用Vivado在設(shè)備啟動(dòng)時(shí)進(jìn)行調(diào)試

    了解如何使用Vivado在設(shè)備啟動(dòng)時(shí)及其周??圍進(jìn)行調(diào)試。 也會(huì)學(xué)習(xí) 使用Vivado 2014.1中引入的Trigger at Startup功能來(lái)配置和預(yù)先安裝a 調(diào)試核心并觸發(fā)設(shè)備啟動(dòng)時(shí)或周圍的事件......
    的頭像 發(fā)表于 11-22 07:05 ?4769次閱讀

    ADC時(shí)鐘極性啟動(dòng)時(shí)間的關(guān)系

    高速模數(shù)轉(zhuǎn)換器(ADC)是定義上的器件 對(duì)模擬信號(hào)進(jìn)行采樣,因此必須具有采樣時(shí)鐘 輸入。一些使用ADC的系統(tǒng)設(shè)計(jì)人員觀察到速度較慢 比最初應(yīng)用采樣時(shí)鐘時(shí)的預(yù)期
    的頭像 發(fā)表于 01-05 11:07 ?1702次閱讀
    <b class='flag-5'>ADC</b><b class='flag-5'>時(shí)鐘</b><b class='flag-5'>極性</b>與<b class='flag-5'>啟動(dòng)時(shí)間</b>的關(guān)系

    星三角降壓啟動(dòng)時(shí)間知道怎么計(jì)算嗎?

    星三角降壓啟動(dòng)電路是一種用于電機(jī)啟動(dòng)的電路,它通過(guò)改變電機(jī)的接線方式,以降低電機(jī)啟動(dòng)時(shí)的電流。這種電路通常由三個(gè)接觸器、一個(gè)熱繼電器和一個(gè)時(shí)間繼電器組成。
    的頭像 發(fā)表于 11-25 11:02 ?5683次閱讀

    開(kāi)關(guān)電源啟動(dòng)性能檢測(cè)之啟動(dòng)時(shí)間測(cè)試方法

    開(kāi)關(guān)電源啟動(dòng)時(shí)間測(cè)試是指打開(kāi)電源后,測(cè)試電源輸出電壓開(kāi)始變化到恢復(fù)穩(wěn)定的這段時(shí)間。啟動(dòng)時(shí)間測(cè)試用來(lái)評(píng)估開(kāi)關(guān)電源的啟動(dòng)性能。在一些需要快速響應(yīng)的設(shè)備中,如果電源
    的頭像 發(fā)表于 01-22 16:25 ?1972次閱讀

    影響晶振啟動(dòng)時(shí)間的因素

    晶振的啟動(dòng)時(shí)間是指晶振通電到進(jìn)入穩(wěn)定振蕩狀態(tài)所需的時(shí)間。這個(gè)時(shí)間通常由晶振的內(nèi)部特性和外部電路決定。今天凱擎小妹帶大家具體了解一下影響啟動(dòng)時(shí)間大小的因素吧!
    的頭像 發(fā)表于 09-06 11:10 ?859次閱讀