一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

雙層pcb板布線規(guī)則

工程師 ? 來(lái)源:網(wǎng)絡(luò)整理 ? 作者:h1654155205.5246 ? 2019-05-10 16:34 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

雙層pcb板布線規(guī)則

(1)元器件最好單面放置。若需要雙面放置元器件,在底層(BottomLayer)放置插針式元器件,就可能造成電路板不易安放,也不利于焊接,所以底層(BottomLayer)最好只放置貼片元器件,類似常見的計(jì)算機(jī)顯卡PCB板上的元器件布置方法。單面放置時(shí)只需在電路板的一個(gè)面上做絲印層,便于降低成本。

(2)合理安排接口元器件的位置和方向。一般來(lái)說(shuō),作為電路板和外界(電源信號(hào)線)接的連接器元器件,通常置在電路板的邊緣,如串口和并口。放在電路板的中央,不利于接線,也可能因?yàn)槠渌骷淖璧K而無(wú)法連接。另外還要注意接口的方向,使連接線可以順利地引出,遠(yuǎn)離電路板。接口放置后,應(yīng)當(dāng)利用接口元器件的String(字符串)清晰地標(biāo)明接口的種類;對(duì)于電源類接口,應(yīng)當(dāng)標(biāo)明電壓等級(jí),防止因接線錯(cuò)誤導(dǎo)致電路板燒毀。

(3)高壓元器件和低壓元器件之間最好要有較寬的電氣隔離帶。不要將電壓等級(jí)相差很大的元器件擺放在一起,這樣既有利于電氣絕緣,對(duì)信號(hào)的隔離和抗干擾也有很大好處。

(4)電氣連接關(guān)系密切的元器件最好放置在一起。這就是模塊化的布局思想。

(5)對(duì)于易產(chǎn)生噪聲的元器件,如時(shí)鐘發(fā)生器和晶振等高頻器件,布局時(shí)應(yīng)盡量放在靠近CPU時(shí)鐘輸入端。大電流電路和開關(guān)電路也易產(chǎn)生噪聲,這些元器件或模塊也應(yīng)該遠(yuǎn)離邏輯控制電路和存儲(chǔ)電路等高速信號(hào)電路,可能的話,盡量采用控制板結(jié)合功率板的方式,利用接口來(lái)連接,以提高電路板整體的抗干擾能力和工作可靠性。

(6)在電源和芯片周圍盡量放置去耦電容和濾波電容。這是改善電路板電源質(zhì)量,提高抗干擾能力的一項(xiàng)重要措施。實(shí)際應(yīng)用中,印制電路板的走線、引腳連線和接線都有可能帶來(lái)較大的寄生電感,導(dǎo)致電源波形和信號(hào)波形中出現(xiàn)高頻紋波和毛刺,而在電源和地之間放置一個(gè)0.1μF或者更大的電容,以進(jìn)一步改善電源質(zhì)量。對(duì)于電源轉(zhuǎn)換芯片,或者電源輸入端,最好是布置一個(gè)10μF的去耦電容可以有效地濾除這些高頻紋波和毛刺。如果電路板上使用的是貼片電容,應(yīng)該將貼片電容緊靠元器件的電源引腳。

(7)元器件的編號(hào)應(yīng)該緊靠元器件的邊框布置,大小統(tǒng)一,方向整齊,不與元器件、過(guò)孔和焊盤重疊。元器件或接插件的第1引腳表示方向;正負(fù)極的標(biāo)志應(yīng)該在PCB上明顯標(biāo)出,不允許被覆蓋;電源變換元器件(如DC/DC變換器,線性變換電源和開關(guān)電源)旁應(yīng)該有足夠的散熱空間和安裝空間,外圍留有足夠的焊接空間等。

(8)雙層板地線設(shè)計(jì)成柵狀圍框形成,即在印制板一面布較多的平行地線,另一面為抄板垂直地線,然后在它們交叉的地方用金屬化過(guò)孔連接起來(lái)(過(guò)孔電阻要?。?。

(9)為考慮到每個(gè)IC芯片近旁應(yīng)設(shè)有地線,往往每隔1~115cm布一根地線,這樣密集的地線使信號(hào)環(huán)路的面積更小,有利于降低輻射。該地網(wǎng)設(shè)計(jì)方法應(yīng)在布信號(hào)線之前,否則實(shí)現(xiàn)比較困難。

(10)需要重點(diǎn)考慮的因素:電磁兼容、始端終端阻抗匹配、時(shí)鐘同步。

(11)高速線最好走內(nèi)層,頂?shù)讓尤菀资艿酵饨鐪囟?、濕度、空氣的影響,不易穩(wěn)定。如果需要測(cè)試,可以打測(cè)試過(guò)孔引出。不要再存有飛線、割線的幻想。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 雙層pcb板
    +關(guān)注

    關(guān)注

    0

    文章

    7

    瀏覽量

    2976
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    高速PCB布局/布線的原則

    目錄:一、布線的一般原則1、PCB知識(shí)2、5-5原則3、20H原則4、3W/4W/10W原則(W:Width)5、重疊電源與地線層規(guī)則6、1/4波長(zhǎng)
    的頭像 發(fā)表于 05-28 19:34 ?1180次閱讀
    高速<b class='flag-5'>PCB</b>布局/<b class='flag-5'>布線</b>的原則

    PCB布局與布線規(guī)則

    獲取完整文檔資料可下載附件哦?。。?!如果內(nèi)容有幫助可以關(guān)注、點(diǎn)贊、評(píng)論支持一下哦~
    發(fā)表于 05-26 16:44

    時(shí)源芯微 PCB 布線規(guī)則詳解

    PCB 布線規(guī)則詳解 走線方向控制規(guī)則 相鄰布線層的走線方向應(yīng)采用正交結(jié)構(gòu),避免不同信號(hào)線在相鄰層沿同一方向走線,以此降低不必要的層間串?dāng)_。若因 P
    的頭像 發(fā)表于 05-20 16:28 ?329次閱讀

    高層數(shù)層疊結(jié)構(gòu)PCB布線策略

    高層數(shù) PCB布線策略豐富多樣,具體取決于 PCB 的功能。這類電路可能涉及多種不同類型的信號(hào),從低速數(shù)字接口到具有不同信號(hào)完整性要求的多個(gè)高速數(shù)字接口。從
    的頭像 發(fā)表于 05-07 14:50 ?632次閱讀
    高層數(shù)層疊結(jié)構(gòu)<b class='flag-5'>PCB</b>的<b class='flag-5'>布線</b>策略

    PCB設(shè)計(jì)布線規(guī)范總結(jié)

    但實(shí)際上,布線的好壞,直接決定了電路的性能、工藝良率和長(zhǎng)期可靠性!
    的頭像 發(fā)表于 04-24 11:25 ?864次閱讀
    <b class='flag-5'>PCB</b>設(shè)計(jì)<b class='flag-5'>布線規(guī)</b>范總結(jié)

    Altium Designer中PCB設(shè)計(jì)規(guī)則設(shè)置

    在使用 Altium Designer 進(jìn)行PCB設(shè)計(jì)時(shí),除了電氣間距(Clearance)等基礎(chǔ)規(guī)則外, 導(dǎo)線寬度、阻焊層、內(nèi)電層連接、銅皮敷設(shè)等規(guī)則也同樣重要 。這些設(shè)置不僅影響布線
    的頭像 發(fā)表于 04-17 13:54 ?3656次閱讀
    Altium Designer中<b class='flag-5'>PCB</b>設(shè)計(jì)<b class='flag-5'>規(guī)則</b>設(shè)置

    PCB】四層電路PCB設(shè)計(jì)

    摘要 詳細(xì)介紹有關(guān)電路PCB設(shè)計(jì)過(guò)程以及應(yīng)注意的問(wèn)題。在設(shè)計(jì)過(guò)程中針對(duì)普通元器件及一些特殊元器件采用不同的布局原則;比較手工布線、自動(dòng)布線及交互式
    發(fā)表于 03-12 13:31

    高速信號(hào)線走線規(guī)則有哪些

    在高速數(shù)字電路設(shè)計(jì)中,信號(hào)完整性(SI)是確保系統(tǒng)性能和可靠性的核心要素。高速信號(hào)線的走線規(guī)則對(duì)于維持信號(hào)質(zhì)量、減少噪聲干擾以及優(yōu)化時(shí)序性能至關(guān)重要。本文將深入探討高速信號(hào)線走線的關(guān)鍵規(guī)則,旨在為工程師提供全面的設(shè)計(jì)指導(dǎo)和實(shí)踐建議。
    的頭像 發(fā)表于 01-30 16:02 ?1391次閱讀

    PCB四層雙層成本差異

    PCB四層雙層的成本差異主要體現(xiàn)在以下幾個(gè)方面: 1、材料成本 :四層由于多出了兩層導(dǎo)電層和一層介質(zhì)層,因此在材料上的成本會(huì)更高。這
    的頭像 發(fā)表于 12-02 19:08 ?1248次閱讀

    PCB布線和布局電路設(shè)計(jì)規(guī)則

    常用的PCB設(shè)計(jì)規(guī)則
    發(fā)表于 11-09 14:10 ?111次下載

    了解TI基于PCB布線規(guī)則的DDR時(shí)序規(guī)范

    電子發(fā)燒友網(wǎng)站提供《了解TI基于PCB布線規(guī)則的DDR時(shí)序規(guī)范.pdf》資料免費(fèi)下載
    發(fā)表于 10-15 11:47 ?3次下載
    了解TI基于<b class='flag-5'>PCB</b><b class='flag-5'>布線規(guī)則</b>的DDR時(shí)序規(guī)范

    對(duì)雙層PCB布線時(shí),在貼片元器件的焊盤上面打過(guò)孔可以嗎?

    向大家請(qǐng)教一下啊,請(qǐng)問(wèn)對(duì)雙層PCB布線時(shí),在貼片元器件的焊盤上面打過(guò)孔可以嗎,用過(guò)孔連接正反面的元器件可以嗎,對(duì)于多層的情況呢
    發(fā)表于 09-18 06:21

    如何理解PCB設(shè)計(jì)的爬電距離?

    。這些規(guī)則和要求旨在確保電路的可靠性、穩(wěn)定性和安全性。 PCB設(shè)計(jì)爬電距離要求與走線規(guī)則 爬電距離要求: 1. 定義: 爬電距離是指電路
    的頭像 發(fā)表于 08-15 09:23 ?2432次閱讀

    干貨!PCB布局布線九大最全要點(diǎn)

    觀,而Allegro的規(guī)則設(shè)置則更全面。具體的規(guī)則設(shè)置則是根據(jù)當(dāng)前繪制PCB來(lái)決定的,同時(shí)需要參考廠生產(chǎn)工藝給定的參數(shù)來(lái)進(jìn)行設(shè)置。如嘉立創(chuàng)打
    的頭像 發(fā)表于 07-31 08:11 ?4995次閱讀
    干貨!<b class='flag-5'>PCB</b>布局<b class='flag-5'>布線</b>九大最全要點(diǎn)

    一文讓你了解PCB六層布局

    是電路設(shè)計(jì)中的重要環(huán)節(jié),這種疊層結(jié)構(gòu)可以有效地減少信號(hào)串?dāng)_和電磁干擾,提高電路的性能,也直接影響到電路的性能、可靠性和成本。 PCB 六層
    的頭像 發(fā)表于 07-23 11:36 ?3768次閱讀