晶圓代工龍頭臺(tái)積電制程推進(jìn)再下一城,除5奈米已順利試產(chǎn)并計(jì)劃明年量產(chǎn)外,量產(chǎn)一年后將再推出效能及功耗表現(xiàn)更好的5+奈米,直接拉大與競(jìng)爭(zhēng)對(duì)手的技術(shù)差距。
臺(tái)積電上半年遇到半導(dǎo)體生產(chǎn)鏈庫存調(diào)整,導(dǎo)致第一季營運(yùn)表現(xiàn)不盡理想,但第二季以來7奈米投片量明顯回升,等于為下半年?duì)I收大幅成長(zhǎng)打好基礎(chǔ)。
由于競(jìng)爭(zhēng)同業(yè)無法在7奈米制程上提供足夠產(chǎn)能及更好的良率,臺(tái)積電幾乎拿下7奈米市場(chǎng)全部晶圓代工訂單,而且今年還預(yù)計(jì)會(huì)有超過100款新芯片完成設(shè)計(jì)定案(tape-out)。
臺(tái)積電7+奈米第二季進(jìn)入量產(chǎn),并為華為海思生產(chǎn)研發(fā)代號(hào)為Pheonix的新款Kirin 985手機(jī)芯片。由于EUV是未來先進(jìn)制程微影技術(shù)主流,臺(tái)積電現(xiàn)階段EUV設(shè)備光源輸出功率280W,預(yù)計(jì)年底將提升至300W,明年再升至350W。光源輸出功率提升也帶動(dòng)設(shè)備稼動(dòng)時(shí)間比率(uptime),由去年的70%提高至今年的85%,明年應(yīng)可達(dá)到90%水平。
雖然7奈米制程仍依循摩爾定律推進(jìn),但臺(tái)積電已發(fā)現(xiàn)芯片尺寸上出現(xiàn)兩極化發(fā)展,應(yīng)用于行動(dòng)裝置的7奈米芯片尺寸縮小至100平方公厘以下,而高效能運(yùn)算(HPC)的7奈米芯片尺寸卻大于300平方公厘。|中國半導(dǎo)體論壇微信公眾號(hào)|臺(tái)積電也開始針對(duì)大尺寸芯片追蹤芯片缺陷密度,這有助于加快走完5奈米及更先進(jìn)制程學(xué)習(xí)曲線。
臺(tái)積電日前宣布將推出6奈米制程,主要采用與7奈米兼容的設(shè)計(jì)規(guī)則及硅智財(cái)模型,但會(huì)比7+奈米多一層EUV光罩,芯片密度則會(huì)提升18%。6奈米推出的時(shí)間較晚,明年第一季才開始進(jìn)入風(fēng)險(xiǎn)試產(chǎn),而且是在明年5奈米量產(chǎn)之后才進(jìn)入量產(chǎn),主要是讓還不想進(jìn)入5奈米技術(shù)的客戶,可以提供低風(fēng)險(xiǎn)的設(shè)計(jì)微縮,并讓7奈米芯片采用者有一個(gè)降低成本的選項(xiàng)。
臺(tái)積電針對(duì)5奈米打造的Fab 18第一期已完成裝置并順利試產(chǎn),預(yù)期明年第二季拉高產(chǎn)能并進(jìn)入量產(chǎn)。與7奈米制程相較,5奈米芯片密度增加80%,在同一運(yùn)算效能下可降低15%功耗,在同一功耗下可提升30%運(yùn)算效能。
臺(tái)積電在5奈米導(dǎo)入極低臨界電壓(ELVT)晶體管設(shè)計(jì),在ELVT運(yùn)算下仍可提升25%運(yùn)算效能。臺(tái)積電也將在5奈米量產(chǎn)后一年推出5+奈米,與5奈米制程相較在同一功耗下可再提升7%運(yùn)算效能,或在同一運(yùn)算效能下可再降低15%功耗。5+奈米將在2020年第一季開始試產(chǎn),2021年進(jìn)入量產(chǎn)。
-
半導(dǎo)體
+關(guān)注
關(guān)注
335文章
28886瀏覽量
237498 -
臺(tái)積電
+關(guān)注
關(guān)注
44文章
5752瀏覽量
169739
原文標(biāo)題:臺(tái)積電5+納米 年后量產(chǎn)!
文章出處:【微信號(hào):CSF211ic,微信公眾號(hào):中國半導(dǎo)體論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
評(píng)論