一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

挑戰(zhàn)摩爾定律極限 可考慮不同半導(dǎo)體架構(gòu)

kus1_iawbs2016 ? 來源:fqj ? 2019-05-23 16:56 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

4月登場的「超大型積體電路國際研討會」(VLSI-TSA/DAT)是全球半導(dǎo)體產(chǎn)業(yè)年度盛事,首場專題演講邀請到美國IBM華生研究中心研究員沙希迪(Ghavam Shahidi)以「功耗改善減緩,摩爾定律是否已走到盡頭?」為題,談半導(dǎo)體最新制程面臨功率改善放緩的問題,并提出建議的解決之道。

1965年提出的摩爾定律(Moore's Law)引領(lǐng)半導(dǎo)體發(fā)展超過半世紀(jì),是指芯片上可容納的電晶體數(shù)目,約每隔18個月便會增加一倍,性能也將提升一倍,但近年的互補(bǔ)式金屬氧化物半導(dǎo)體(CMOS)先進(jìn)制程中,最新幾代納米節(jié)點(diǎn)的功耗改善程度,已出現(xiàn)明顯的放緩,這不禁讓人憂心,摩爾定律是否即將走到盡頭?

制程推進(jìn)唯功耗降低才能提高效能

半導(dǎo)體的主流制程CMOS,多年來每推進(jìn)到一個新的納米節(jié)點(diǎn),最大的兩個效益就是:面積可縮小30%、功耗明顯改善。以后者來看,在特定頻率下,芯片功耗的降低(每次操作的耗能)是一項(xiàng)重要指標(biāo),因?yàn)槲┯行酒恼w耗能改善,才有機(jī)會提升芯片性能,例如:可在芯片的下一代設(shè)計(jì)中,內(nèi)建更多核心或新增更多功能。

綜觀半導(dǎo)體納米節(jié)點(diǎn)的歷史數(shù)據(jù),早期每一代的納米制程進(jìn)化,其功耗與上一代相較,改善的幅度都很大。以Sony游戲主機(jī)Playsation 2所采用的250納米芯片為例,整體芯片的耗能為23瓦,演進(jìn)了3個世代后,來到90納米節(jié)點(diǎn),功耗僅須0.5瓦,等于每一個納米世代較前一代平均節(jié)能72%以上。

14納米制程節(jié)能幅度大不如前

然而,在近年幾個制程中,節(jié)能幅度大不如前。以英特爾的Core i7做為測試標(biāo)的,第一代Core i7采45納米制程,第二代Core i7采32納米制程,兩代之間僅實(shí)現(xiàn)了32%到50%的能耗下降。

接下來Core i7在2012年進(jìn)入了22納米制程,能耗只比32納米下降了20%至27%。2014年,英特爾又陸續(xù)發(fā)表采用14納米的Broadwell及Skylake(分別是第五、第六代的Core i7),結(jié)果它與前一代的22納米相較,功耗僅下降0%至25% ,節(jié)能幅度創(chuàng)下最低紀(jì)錄。直到2017年推出采14++納米制程的Core i7芯片,節(jié)能幅度才增至20%到33%。

觀察Core i7從45納米到14納米的節(jié)能數(shù)據(jù)可以看出,雖然每一代制程,芯片的面積愈縮愈小,但能夠達(dá)到的能耗縮減幅度卻愈來愈小,尤其在14納米初期最為明顯。近2年進(jìn)入更先進(jìn)的10納米制程,也有類似狀況,例如英特爾在2018年5月推出第一個采用10納米制程的Core i3,其功耗表現(xiàn)跟14納米制程類似:亦即并未看到功耗大幅降低。

挑戰(zhàn)極限可考慮不同半導(dǎo)體架構(gòu)

這個是否代表摩爾定律已逼近極限?如果芯片在每個新世代的制程無法達(dá)到明顯的功耗下降,確實(shí)會導(dǎo)致芯片效能出現(xiàn)瓶頸,因?yàn)樾酒芊裰萌敫嗪诵模芊裥略龈喙δ?,都與能耗息息相關(guān)。

展望未來,若要改善功耗,關(guān)鍵之一在于必須將半導(dǎo)體元件的電容降低。我認(rèn)為,不論是業(yè)界目前初邁入的7納米,甚或是未來更先進(jìn)的納米制程,也要準(zhǔn)備好3種不同架構(gòu)的選項(xiàng)來改善功耗:一是繼續(xù)采行鰭式場效電晶體(FinFET)架構(gòu),設(shè)法將FET的閘極高度降低。
FinFET架構(gòu)雖蔚為主流,卻因閘極底部不導(dǎo)電及閘極過高,造成寄生電容產(chǎn)生,若能解決此一問題,應(yīng)可見到功耗的改善。二是轉(zhuǎn)向納米線(Nano-wires)或垂直式FET(Vertical FET)等3D架構(gòu),以降低寄生電容和電阻;三是將平面式(Planar)架構(gòu)納入考量,例如SOI(絕緣層上硅晶體)的原理是在硅晶體之間,加入絕緣體物質(zhì),可使寄生電容減少。

我想大家都很期待,在未來幾個更先進(jìn)的納米制程,能回復(fù)到早期納米節(jié)點(diǎn)功耗大幅降低的景況,這對下世代高效能微處理器來說尤其重要。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 英特爾
    +關(guān)注

    關(guān)注

    61

    文章

    10191

    瀏覽量

    174552
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    335

    文章

    28856

    瀏覽量

    236855

原文標(biāo)題:挑戰(zhàn)摩爾定律極限,可考慮不同半導(dǎo)體架構(gòu)

文章出處:【微信號:iawbs2016,微信公眾號:寬禁帶半導(dǎo)體技術(shù)創(chuàng)新聯(lián)盟】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    行芯科技亮相2025世界半導(dǎo)體博覽會

    此前,2025年6月20日-22日,全球半導(dǎo)體行業(yè)盛會——世界半導(dǎo)體博覽會在南京國際博覽中心盛大開幕。行芯科技受邀參與EDA/IP核產(chǎn)業(yè)發(fā)展高峰論壇,面對摩爾定律破局關(guān)鍵的3DIC技術(shù),作為“守門員
    的頭像 發(fā)表于 06-26 15:05 ?297次閱讀

    ASML杯光刻「芯 」勢力知識挑戰(zhàn)賽正式啟動

    ASML光刻「芯」勢力知識挑戰(zhàn)賽由全球半導(dǎo)體行業(yè)領(lǐng)先供應(yīng)商ASML發(fā)起,是一項(xiàng)面向中國半導(dǎo)體人才與科技愛好者的科普賽事。依托ASML在光刻領(lǐng)域的技術(shù)積累與行業(yè)洞察,賽事致力于為參賽者打造一個深度探索光刻技術(shù)的知識競技窗口,同時(shí)培
    的頭像 發(fā)表于 06-23 17:04 ?621次閱讀
    ASML杯光刻「芯 」勢力知識<b class='flag-5'>挑戰(zhàn)</b>賽正式啟動

    跨越摩爾定律,新思科技掩膜方案憑何改寫3nm以下芯片游戲規(guī)則

    。 然而,隨著摩爾定律逼近物理極限,傳統(tǒng)掩模設(shè)計(jì)方法面臨巨大挑戰(zhàn),以2nm制程為例,掩膜版上的每個圖形特征尺寸僅為頭發(fā)絲直徑的五萬分之一,任何微小誤差都可能導(dǎo)致芯片失效。對此,新思科技(Synopsys)推出制造解決方案,尤其是
    的頭像 發(fā)表于 05-16 09:36 ?4414次閱讀
    跨越<b class='flag-5'>摩爾定律</b>,新思科技掩膜方案憑何改寫3nm以下芯片游戲規(guī)則

    電力電子中的“摩爾定律”(1)

    本文是第二屆電力電子科普征文大賽的獲獎作品,來自上海科技大學(xué)劉賾源的投稿。著名的摩爾定律中指出,集成電路每過一定時(shí)間就會性能翻倍,成本減半。那么電力電子當(dāng)中是否也存在著摩爾定律呢?1965年,英特爾
    的頭像 發(fā)表于 05-10 08:32 ?227次閱讀
    電力電子中的“<b class='flag-5'>摩爾定律</b>”(1)

    瑞沃微先進(jìn)封裝:突破摩爾定律枷鎖,助力半導(dǎo)體新飛躍

    半導(dǎo)體行業(yè)的發(fā)展歷程中,技術(shù)創(chuàng)新始終是推動行業(yè)前進(jìn)的核心動力。深圳瑞沃微半導(dǎo)體憑借其先進(jìn)封裝技術(shù),用強(qiáng)大的實(shí)力和創(chuàng)新理念,立志將半導(dǎo)體行業(yè)邁向新的高度。 回溯半導(dǎo)體行業(yè)的發(fā)展軌跡,
    的頭像 發(fā)表于 03-17 11:33 ?409次閱讀
    瑞沃微先進(jìn)封裝:突破<b class='flag-5'>摩爾定律</b>枷鎖,助力<b class='flag-5'>半導(dǎo)體</b>新飛躍

    2.5D集成電路的Chiplet布局設(shè)計(jì)

    隨著摩爾定律接近物理極限半導(dǎo)體產(chǎn)業(yè)正在向2.5D和3D集成電路等新型技術(shù)方向發(fā)展。在2.5D集成技術(shù)中,多個Chiplet通過微凸點(diǎn)、硅通孔和重布線層放置在中介層上。這種架構(gòu)在異構(gòu)集
    的頭像 發(fā)表于 02-12 16:00 ?1273次閱讀
    2.5D集成電路的Chiplet布局設(shè)計(jì)

    混合鍵合中的銅連接:或成摩爾定律救星

    混合鍵合3D芯片技術(shù)將拯救摩爾定律。 為了繼續(xù)縮小電路尺寸,芯片制造商正在爭奪每一納米的空間。但在未來5年里,一項(xiàng)涉及幾百乃至幾千納米的更大尺度的技術(shù)可能同樣重要。 這項(xiàng)技術(shù)被稱為“混合鍵合”,可以
    的頭像 發(fā)表于 02-09 09:21 ?609次閱讀
    混合鍵合中的銅連接:或成<b class='flag-5'>摩爾定律</b>救星

    石墨烯互連技術(shù):延續(xù)摩爾定律的新希望

    半導(dǎo)體行業(yè)長期秉持的摩爾定律(該定律規(guī)定芯片上的晶體管密度大約每兩年應(yīng)翻一番)越來越難以維持??s小晶體管及其間互連的能力正遭遇一些基本的物理限制。特別是,當(dāng)銅互連按比例縮小時(shí),其電阻率急劇上升,這會
    的頭像 發(fā)表于 01-09 11:34 ?549次閱讀

    摩爾定律是什么 影響了我們哪些方面

    摩爾定律是由英特爾公司創(chuàng)始人戈登·摩爾提出的,它揭示了集成電路上可容納的晶體管數(shù)量大約每18-24個月增加一倍的趨勢。該定律不僅推動了計(jì)算機(jī)硬件的快速發(fā)展,也對多個領(lǐng)域產(chǎn)生了深遠(yuǎn)影響。
    的頭像 發(fā)表于 01-07 18:31 ?1323次閱讀

    先進(jìn)封裝成為AI時(shí)代的核心技術(shù)發(fā)展與創(chuàng)新

    發(fā)展成為延續(xù)摩爾定律、推動半導(dǎo)體產(chǎn)業(yè)創(chuàng)新的核心策略。這項(xiàng)技術(shù)不僅能夠提升芯片性能,還能實(shí)現(xiàn)更低的功耗和更小的外形尺寸,為AI和HPC應(yīng)用提供了強(qiáng)有力的技術(shù)支持[1]。 市場分析與發(fā)展趨勢 根據(jù)Yole Group的最新市場調(diào)查報(bào)告,2023年全球先進(jìn)
    的頭像 發(fā)表于 12-24 09:32 ?1365次閱讀
    先進(jìn)封裝成為AI時(shí)代的核心技術(shù)發(fā)展與創(chuàng)新

    Chiplet或改變半導(dǎo)體設(shè)計(jì)和制造

    在快速發(fā)展的半導(dǎo)體領(lǐng)域,小芯片技術(shù)正在成為一種開創(chuàng)性的方法,解決傳統(tǒng)單片系統(tǒng)級芯片(SoC)設(shè)計(jì)面臨的許多挑戰(zhàn)。隨著摩爾定律的放緩,半導(dǎo)體行業(yè)正在尋求創(chuàng)新的解決方案,以提高性能和功能,
    的頭像 發(fā)表于 12-05 10:03 ?601次閱讀
    Chiplet或改變<b class='flag-5'>半導(dǎo)體</b>設(shè)計(jì)和制造

    摩爾定律時(shí)代,提升集成芯片系統(tǒng)化能力的有效途徑有哪些?

    電子發(fā)燒友網(wǎng)報(bào)道(文/吳子鵬)當(dāng)前,終端市場需求呈現(xiàn)多元化、智能化的發(fā)展趨勢,芯片制造則已經(jīng)進(jìn)入后摩爾定律時(shí)代,這就導(dǎo)致先進(jìn)的工藝制程雖仍然是芯片性能提升的重要手段,但效果已經(jīng)不如從前,先進(jìn)封裝
    的頭像 發(fā)表于 12-03 00:13 ?3109次閱讀

    Chiplet將徹底改變半導(dǎo)體設(shè)計(jì)和制造

    的方法,解決傳統(tǒng)單片系統(tǒng)級芯片(SoC)設(shè)計(jì)面臨的許多挑戰(zhàn)。隨著摩爾定律的放緩,半導(dǎo)體行業(yè)正在尋求創(chuàng)新的解決方案,以提高性能和功能,而不只是增加晶體管密度。小芯片提供了有前途的前進(jìn)道路,在芯片設(shè)計(jì)和制造中提供了靈活性、模塊化、可
    的頭像 發(fā)表于 11-25 09:50 ?416次閱讀
    Chiplet將徹底改變<b class='flag-5'>半導(dǎo)體</b>設(shè)計(jì)和制造

    晶圓廠與封測廠攜手,共筑先進(jìn)封裝新未來

    隨著半導(dǎo)體技術(shù)的飛速發(fā)展,摩爾定律逐漸逼近物理極限,傳統(tǒng)依靠縮小晶體管尺寸來提升性能的方法面臨嚴(yán)峻挑戰(zhàn)。在此背景下,先進(jìn)封裝技術(shù)作為超越摩爾定律
    的頭像 發(fā)表于 09-24 10:48 ?1089次閱讀
    晶圓廠與封測廠攜手,共筑先進(jìn)封裝新未來

    國產(chǎn)半導(dǎo)體新希望:Chiplet技術(shù)助力“彎道超車”!

    半導(dǎo)體行業(yè),技術(shù)的每一次革新都意味著競爭格局的重新洗牌。隨著摩爾定律逐漸逼近物理極限,傳統(tǒng)芯片制造工藝面臨著前所未有的挑戰(zhàn)。在這一背景下,Chiplet(小芯片或芯粒)技術(shù)應(yīng)運(yùn)而生,
    的頭像 發(fā)表于 08-28 10:59 ?1233次閱讀
    國產(chǎn)<b class='flag-5'>半導(dǎo)體</b>新希望:Chiplet技術(shù)助力“彎道超車”!