一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

DRAM開始進(jìn)入EUV時(shí)代?

旺材芯片 ? 來源:yxw ? 2019-06-21 10:13 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

根據(jù)國外媒體報(bào)導(dǎo),曾表示目前制程技術(shù)還用不上EUV技術(shù)的各大DRAM廠在目前DRAM價(jià)格直直落,短期看不到止跌訊號的情況下,也頂不住生產(chǎn)成本的壓力,開始考量導(dǎo)入EUV技術(shù),以降低生產(chǎn)成本。南韓三星將在2019 年底前正式導(dǎo)入。

報(bào)導(dǎo)指出,為了應(yīng)付半導(dǎo)體制程微縮,因此有了EUV設(shè)備與技術(shù)。使用EUV 技術(shù)后,除了同樣制程的情況下,可將電晶體密度提升,同頻率下功耗降低,且因?yàn)橹瞥涛⒖s,使得單位位元數(shù)產(chǎn)出增加,降低光罩用量,如此就可降低成本。不過EUV設(shè)備昂貴,過去DRAM價(jià)格居高不下的時(shí)期,各家DRAM廠商擴(kuò)大產(chǎn)能都來不及,暫時(shí)不考慮目前制程導(dǎo)入EUV技術(shù)。但市況大不如前,導(dǎo)致想法改變。

根據(jù)市場研究調(diào)查單位DRAMeXchange的研究資料顯示,當(dāng)前DRAM市場供給過剩導(dǎo)致價(jià)格不斷下跌的情況持續(xù)。對此,DRAM廠雖然盡量減產(chǎn),但仍然無法讓價(jià)格明顯止跌。因此,唯一能維持獲利的方法就是微縮制程來降低單位生產(chǎn)成本。不過,DRAM制程向1z 納米或1α 納米制程推進(jìn)的難度愈來愈高,隨著EUV量產(chǎn)技術(shù)獲得突破,將可有效降低DRAM的生產(chǎn)成本。

報(bào)導(dǎo)指出,基于以上的原因,南韓三星預(yù)期在2019年11月開始量產(chǎn)采用EUV 技術(shù)的1z 納米DRAM,量產(chǎn)初期將與三星晶圓代工共用EUV設(shè)備,初期使用量雖不大,但卻等于宣示DRAM微影技術(shù)會開始向EUV的方向發(fā)展。至于,SK海力士及美光也已經(jīng)表明,現(xiàn)階段開始評估導(dǎo)入EUV技術(shù)的需求。對此,業(yè)界預(yù)期將,可能在1α 納米或1β 納米世代開始真正導(dǎo)入。

報(bào)導(dǎo)進(jìn)一步表示,三星的1z 納米屬于第三代10納米級的制程,10納米級的制程并不是10納米制程,而是由于20納米制程節(jié)點(diǎn)之后的DRAM制程升級變得困難,所以DRAM記憶體制程的線寬指標(biāo)不再那么精確,于是有了1x 納米、1y 納米及1z 納米等制程節(jié)點(diǎn)之分。簡單來說,1x 納米制程相當(dāng)于16 到19 納米,1y 納米制程相當(dāng)于14到16納米,1z 納米制程則是大概為12到14納米制程的等級,而在這之后還有1α 及1β 納米制程節(jié)點(diǎn)。

由于,先進(jìn)制程采用EUV微影技術(shù)已是趨勢,在臺積電2019第2季量產(chǎn)內(nèi)含EUV技術(shù)的7納米加強(qiáng)版制程,并且獲得客戶訂單之后,競爭對手三星的晶圓代工也采用EUV量產(chǎn)7納米制程,英特爾則是預(yù)期2021年量產(chǎn)的7納米制程將會首度導(dǎo)入EUV技術(shù)。而隨著制程持續(xù)推進(jìn)至5納米或3納米節(jié)點(diǎn)之后,預(yù)期對EUV的需求也會越來越大,屆時(shí)EUV設(shè)備已將成為半導(dǎo)體軍備競賽中不可或缺的要項(xiàng)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    335

    文章

    28886

    瀏覽量

    237511
  • DRAM
    +關(guān)注

    關(guān)注

    40

    文章

    2348

    瀏覽量

    185606
  • 三星電子
    +關(guān)注

    關(guān)注

    34

    文章

    15888

    瀏覽量

    182342
  • EUV
    EUV
    +關(guān)注

    關(guān)注

    8

    文章

    609

    瀏覽量

    87223

原文標(biāo)題:行業(yè) | DRAM開始進(jìn)入EUV時(shí)代?

文章出處:【微信號:wc_ysj,微信公眾號:旺材芯片】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    HBM重構(gòu)DRAM市場格局,2025年首季DRAM市占排名

    增長42.5%至267.29億美元,環(huán)比減少8.5%。 ? 然而不可忽視的是,在2025年一季度,SK海力士憑借在HBM領(lǐng)域的絕對優(yōu)勢,終結(jié)三星長達(dá)四十多年的市場統(tǒng)治地位,以36.7%的市場份額首度登頂全球DRAM市場第一。 ? ? 其實(shí)從2024年SK海力士與三星在DRAM
    的頭像 發(fā)表于 05-06 15:50 ?465次閱讀
    HBM重構(gòu)<b class='flag-5'>DRAM</b>市場格局,2025年首季<b class='flag-5'>DRAM</b>市占排名

    DRAM基本單元最為通俗易懂的圖文解說

    本文要點(diǎn)提示:? ? ? ? ?? 1. DRAM 的工作原理圖文解說,包括讀寫以及存儲;? ? ? ? ? 2. 揭秘DRAM便宜但SRAM貴之謎。? ? ?? 內(nèi)存應(yīng)該是每個(gè)硬件工程師都繞不開
    的頭像 發(fā)表于 03-04 14:45 ?871次閱讀
    <b class='flag-5'>DRAM</b>基本單元最為通俗易懂的圖文解說

    美光宣布 1γ DRAM 開始出貨:引領(lǐng)內(nèi)存技術(shù)突破,滿足未來計(jì)算需求

    率先向生態(tài)系統(tǒng)合作伙伴及特定客戶出貨專為下一代 CPU 設(shè)計(jì)的 1γ(1-gamma)第六代(10 納米級)DRAM 節(jié)點(diǎn) DDR5 內(nèi)存樣品。得益于美光此前在 1α(1-alpha)和 1
    發(fā)表于 02-26 13:58 ?324次閱讀

    EUV光刻技術(shù)面臨新挑戰(zhàn)者

    ? EUV光刻有多強(qiáng)?目前來看,沒有EUV光刻,業(yè)界就無法制造7nm制程以下的芯片。EUV光刻機(jī)也是歷史上最復(fù)雜、最昂貴的機(jī)器之一。 EUV光刻有哪些瓶頸?
    的頭像 發(fā)表于 02-18 09:31 ?1013次閱讀
    <b class='flag-5'>EUV</b>光刻技術(shù)面臨新挑戰(zhàn)者

    三星電子否認(rèn)1b DRAM重新設(shè)計(jì)報(bào)道

    DRAM內(nèi)存產(chǎn)品面臨的良率和性能雙重挑戰(zhàn),已決定在2024年底對現(xiàn)有的1b nm工藝進(jìn)行改進(jìn),并從頭開始設(shè)計(jì)新版1b nm DRAM。然而,三星電子現(xiàn)在對此表示否認(rèn),強(qiáng)調(diào)其并未有重新設(shè)計(jì)1b
    的頭像 發(fā)表于 01-23 15:05 ?573次閱讀

    清洗EUV掩膜版面臨哪些挑戰(zhàn)

    本文簡單介紹了極紫外光(EUV)掩膜版的相關(guān)知識,包括其構(gòu)造與作用、清洗中的挑戰(zhàn)以及相關(guān)解決方案。
    的頭像 發(fā)表于 12-27 09:26 ?686次閱讀

    日本首臺EUV光刻機(jī)就位

    據(jù)日經(jīng)亞洲 12 月 19 日報(bào)道,Rapidus 成為日本首家獲得極紫外 (EUV) 光刻設(shè)備的半導(dǎo)體公司,已經(jīng)開始在北海道芯片制造廠內(nèi)安裝極紫外光刻系統(tǒng)。 它將分四個(gè)階段進(jìn)行安裝,設(shè)備安裝預(yù)計(jì)在
    的頭像 發(fā)表于 12-20 13:48 ?902次閱讀
    日本首臺<b class='flag-5'>EUV</b>光刻機(jī)就位

    DRAM的基本構(gòu)造與工作原理

    本文介紹了動態(tài)隨機(jī)存取器DRAM的基本結(jié)構(gòu)與工作原理,以及其在器件縮小過程中面臨的挑戰(zhàn)。 DRAM的歷史背景與發(fā)展 動態(tài)隨機(jī)存取器(Dynamic Random Access Memory,簡稱
    的頭像 發(fā)表于 12-17 14:54 ?3288次閱讀
    <b class='flag-5'>DRAM</b>的基本構(gòu)造與工作原理

    SRAM和DRAM有什么區(qū)別

    靜態(tài)隨機(jī)存儲器(Static Random Access Memory,簡稱SRAM)和動態(tài)隨機(jī)存儲器(Dynamic Random Access Memory,簡稱DRAM)是兩種不同類
    的頭像 發(fā)表于 09-26 16:35 ?6874次閱讀

    DRAM存儲器的基本單元

    DRAM(Dynamic Random Access Memory),即動態(tài)隨機(jī)存取存儲器,是現(xiàn)代計(jì)算機(jī)系統(tǒng)中不可或缺的內(nèi)存組件。其基本單元的設(shè)計(jì)簡潔而高效,主要由一個(gè)晶體管(MOSFET)和一個(gè)電容組成,這一組合使得DRAM能夠在保持成本效益的同時(shí),實(shí)現(xiàn)高速的數(shù)據(jù)存取。
    的頭像 發(fā)表于 09-10 14:42 ?2153次閱讀

    大模型時(shí)代的算力需求

    現(xiàn)在AI已進(jìn)入大模型時(shí)代,各企業(yè)都爭相部署大模型,但如何保證大模型的算力,以及相關(guān)的穩(wěn)定性和性能,是一個(gè)極為重要的問題,帶著這個(gè)極為重要的問題,我需要在此書中找到答案。
    發(fā)表于 08-20 09:04

    SK海力士轉(zhuǎn)向4F2 DRAM以降低成本

    SK海力士近日宣布了一項(xiàng)重要計(jì)劃,即開發(fā)采用4F2結(jié)構(gòu)(垂直柵)的DRAM。這一決策緊跟其競爭對手三星的步伐,標(biāo)志著SK海力士在DRAM制造領(lǐng)域的新探索。SK海力士研究員表示,隨著極紫外(EUV
    的頭像 發(fā)表于 08-14 17:06 ?1259次閱讀

    日本大學(xué)研發(fā)出新極紫外(EUV)光刻技術(shù)

    近日,日本沖繩科學(xué)技術(shù)大學(xué)院大學(xué)(OIST)發(fā)布了一項(xiàng)重大研究報(bào)告,宣布該校成功研發(fā)出一種突破性的極紫外(EUV)光刻技術(shù)。這一創(chuàng)新技術(shù)超越了當(dāng)前半導(dǎo)體制造業(yè)的標(biāo)準(zhǔn)界限,其設(shè)計(jì)的光刻設(shè)備能夠采用更小巧的EUV光源,并且功耗僅為傳統(tǒng)EUV
    的頭像 發(fā)表于 08-03 12:45 ?1617次閱讀

    DRAM芯片的基本結(jié)構(gòu)

    如果內(nèi)存是一個(gè)巨大的矩陣,那么DRAM芯片就是這個(gè)矩陣的實(shí)體化。如下圖所示,一個(gè)DRAM芯片包含了8個(gè)array,每個(gè)array擁有1024行和256列的存儲單元。
    的頭像 發(fā)表于 07-26 11:41 ?1808次閱讀
    <b class='flag-5'>DRAM</b>芯片的基本結(jié)構(gòu)

    DRAM內(nèi)存操作與時(shí)序解析

    在數(shù)字時(shí)代,DRAM(動態(tài)隨機(jī)存取存儲器)扮演著至關(guān)重要的角色。它們存儲著我們的數(shù)據(jù),也承載著我們的記憶。然而,要正確地操作DRAM并確保其高效運(yùn)行,了解其背后的時(shí)序和操作機(jī)制是必不可少的。
    的頭像 發(fā)表于 07-26 11:39 ?1301次閱讀
    <b class='flag-5'>DRAM</b>內(nèi)存操作與時(shí)序解析