一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

賽靈思關(guān)于Zynq UltraScale+ RFSoC系列產(chǎn)品介紹

Xilinx賽靈思官微 ? 2019-07-26 15:43 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

產(chǎn)品優(yōu)勢

Zynq UltraScale+ RFSoC 在一款 SoC 架構(gòu)中集成數(shù)千兆采樣 RF 數(shù)據(jù)轉(zhuǎn)換器和軟判決前向糾錯 (SD-FEC)。最新產(chǎn)品系列在一款 Zynq UltraScale+ 器件中提供 ARM Cortex-A53 處理子系統(tǒng)、UltraScale+ 可編程邏輯和最高信號處理帶寬,能夠提供綜合 RF 信號鏈,滿足無線、有線電視接入、測量測試、早期預(yù)警/雷達以及其它高性能 RF 應(yīng)用需求。

系統(tǒng)性能和吞吐量

無需分立式 ADCDAC,可減少封裝尺寸

可增加 RF 通道數(shù)的可擴展增長路徑

集成 SD-FEC 集成型內(nèi)核

無與倫比的集成、高性能和低功耗

取消了 ADC/DAC 組件,可降低功耗

消除了 FPGA模擬接口功耗

符合嚴(yán)格的 5G 及 DOCSIS3.1 LDPC FEC 散熱要求

與軟實現(xiàn)方案相比,電源效率 SD-FEC 提高 80%

業(yè)經(jīng)驗證的高效生產(chǎn)力

數(shù)千兆采樣 RF 數(shù)據(jù)轉(zhuǎn)換器 RF 設(shè)計可提高靈活性

可消除艱難的 JESD204B/C 模擬接口設(shè)計

包含更少組件的簡化系統(tǒng)和 PCB 設(shè)計

對數(shù)字波束形成和信號調(diào)節(jié)的統(tǒng)一控制

工具與示例設(shè)計

各種解決方案可供開發(fā)人員輕松評估和調(diào)試基于 ZynqUltraScale + RFSoC 器件的設(shè)計。這些解決方案包括工具、IP 和參考設(shè)計,當(dāng)用戶設(shè)計在硬件中運行時,其可實現(xiàn)從性能評估到系統(tǒng)級調(diào)試的大量功能。

這些工具可作為一個平臺,高效配置和監(jiān)控 Zynq UltraScale+ RFSoC 特性并加速產(chǎn)品設(shè)計進程。

產(chǎn)品列表

賽靈思關(guān)于Zynq UltraScale+ RFSoC系列產(chǎn)品介紹

賽靈思關(guān)于Zynq UltraScale+ RFSoC系列產(chǎn)品介紹

賽靈思關(guān)于Zynq UltraScale+ RFSoC系列產(chǎn)品介紹

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 吞吐量
    +關(guān)注

    關(guān)注

    0

    文章

    48

    瀏覽量

    12531
  • 系統(tǒng)性能
    +關(guān)注

    關(guān)注

    0

    文章

    8

    瀏覽量

    6513
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    高性能緊湊型 RFSoC FPGA 開發(fā)平臺 AXW22,重塑射頻開發(fā)體驗

    UltraScale+? RFSoC FPGA 射頻開發(fā)平臺 AXW22) 和所有 RFSoC 平臺一樣,ALINX AXW22 天然具有一體化設(shè)計的優(yōu)勢,其采用的? AMD Zynq
    的頭像 發(fā)表于 06-24 10:24 ?197次閱讀
    高性能緊湊型 <b class='flag-5'>RFSoC</b> FPGA 開發(fā)平臺 AXW22,重塑射頻開發(fā)體驗

    AMD Spartan UltraScale+ FPGA 開始量產(chǎn)出貨

    高 I/O、低功耗及先進的安全功能,適用于成本敏感型邊緣應(yīng)用 AMD 很高興宣布,Spartan UltraScale+ 成本優(yōu)化型系列的首批器件現(xiàn)已投入量產(chǎn)! 三款最小型的器件——SU10P
    的頭像 發(fā)表于 06-18 10:32 ?1086次閱讀
    AMD Spartan <b class='flag-5'>UltraScale+</b> FPGA 開始量產(chǎn)出貨

    Xilinx Ultrascale系列FPGA的時鐘資源與架構(gòu)解析

    Ultrascale開發(fā)的支持包含步進功能的增強型FPGA架構(gòu),相比7系列的28nm工藝,Ult
    的頭像 發(fā)表于 04-24 11:29 ?978次閱讀
    Xilinx <b class='flag-5'>Ultrascale</b><b class='flag-5'>系列</b>FPGA的時鐘資源與架構(gòu)解析

    飛英特推出無源無線用電監(jiān)測系列產(chǎn)品

    在工業(yè)4.0與能源數(shù)字化的浪潮下,傳統(tǒng)電流監(jiān)測設(shè)備正面臨布線復(fù)雜、維護困難、數(shù)據(jù)顆粒度不足等挑戰(zhàn)。飛英特科技基于全球領(lǐng)先的無源物聯(lián)網(wǎng)技術(shù),正式推出RevoMinds用電監(jiān)測系列產(chǎn)品,以“自供能、免運維、非侵入安裝”為核心優(yōu)勢,為生產(chǎn)制造、能源、環(huán)保監(jiān)管等場景提供多樣化解
    的頭像 發(fā)表于 04-02 09:35 ?479次閱讀

    AMD Zynq RFSoC賦能富士通ORAN無線電產(chǎn)品

    富士通采用 AMD Zynq RFSoC 數(shù)字前端( DFE )器件來提供具有成本效益、高容量和高能效的無線電,以滿足不同市場需求。
    的頭像 發(fā)表于 03-12 17:12 ?767次閱讀

    致真精密儀器探針臺系列產(chǎn)品介紹

    致真精密儀器探針臺系列產(chǎn)品介紹
    的頭像 發(fā)表于 02-18 10:47 ?476次閱讀
    致真精密儀器探針臺<b class='flag-5'>系列產(chǎn)品</b><b class='flag-5'>介紹</b>

    致真精密儀器低溫設(shè)備系列產(chǎn)品介紹

    致真精密儀器低溫設(shè)備系列產(chǎn)品介紹
    的頭像 發(fā)表于 02-18 10:45 ?468次閱讀
    致真精密儀器低溫設(shè)備<b class='flag-5'>系列產(chǎn)品</b><b class='flag-5'>介紹</b>

    低溫失效的原因,有沒有別的方法或者一些見解?

    低溫失效的原因,有沒有別的方法或者一些見解。就是芯片工作溫度在100°--40°區(qū)間,然后呢我們到了0°以下就不工作了,然后在低溫的情況下監(jiān)測了電流和電壓都正常,頻率也都正常,頻率不是FPGA的頻率是晶振的頻率,焊接的話七
    發(fā)表于 12-30 16:28

    Zynq UltraScale+ MPSoC數(shù)據(jù)手冊

    電子發(fā)燒友網(wǎng)站提供《Zynq UltraScale+ MPSoC數(shù)據(jù)手冊.pdf》資料免費下載
    發(fā)表于 12-30 14:37 ?2次下載

    FPGA產(chǎn)品的主要特點

    近年來,全球半導(dǎo)體供應(yīng)鏈屢受挑戰(zhàn),芯片短缺問題一度對行業(yè)產(chǎn)生深遠影響。易通過優(yōu)化供應(yīng)鏈管理、強化產(chǎn)能規(guī)劃,確??蛻舻腇PGA需求得到及時滿足。面向工業(yè)控制、機器視覺、醫(yī)療影像、消費電子、汽車智駕等一眾終端領(lǐng)域,易
    的頭像 發(fā)表于 12-04 14:20 ?1496次閱讀
    易<b class='flag-5'>靈</b><b class='flag-5'>思</b>FPGA<b class='flag-5'>產(chǎn)品</b>的主要特點

    時序約束一主時鐘與生成時鐘

    一、主時鐘create_clock 1.1 定義 主時鐘是來自FPGA芯片外部的時鐘,通過時鐘輸入端口或高速收發(fā)器GT的輸出引腳進入FPGA內(nèi)部。對于7系列的器件,主時鐘必須手動
    的頭像 發(fā)表于 11-29 11:03 ?1369次閱讀
    時序約束一主時鐘與生成時鐘

    AMD/Xilinx Zynq? UltraScale+ ? MPSoC ZCU102 評估套件

    AMD/Xilinx Zynq? UltraScale+ ? MPSoC ZCU102 評估套件可快速啟動汽車、工業(yè)、視頻和通信應(yīng)用設(shè)計。AMD/Xilinx MPSoC ZCU102 評估套件采用
    的頭像 發(fā)表于 11-20 15:32 ?1586次閱讀
    AMD/Xilinx <b class='flag-5'>Zynq</b>? <b class='flag-5'>UltraScale+</b> ? MPSoC ZCU102 評估套件

    Xilinx ZYNQ 7000系列SoC的功能特性

    本文介紹下Xilinx ZYNQ 7000系列SoC的功能特性、資源特性、封裝兼容性以及如何訂購器件。
    的頭像 發(fā)表于 10-24 15:04 ?2697次閱讀
    Xilinx <b class='flag-5'>ZYNQ</b> 7000<b class='flag-5'>系列</b>SoC的功能特性

    為Xilinx? Zynq?UltraScale?系列多處理器中的VCCINT_VCU軌供電

    電子發(fā)燒友網(wǎng)站提供《為Xilinx? Zynq?UltraScale?系列多處理器中的VCCINT_VCU軌供電.pdf》資料免費下載
    發(fā)表于 09-25 10:54 ?0次下載
    為Xilinx? <b class='flag-5'>Zynq</b>?<b class='flag-5'>UltraScale</b>?<b class='flag-5'>系列</b>多處理器中的VCCINT_VCU軌供電

    使用TPS65086x PMIC為Xilinx Zynq UltraScale MPSoC供電

    電子發(fā)燒友網(wǎng)站提供《使用TPS65086x PMIC為Xilinx Zynq UltraScale MPSoC供電.pdf》資料免費下載
    發(fā)表于 09-21 11:11 ?0次下載
    使用TPS65086x PMIC為Xilinx <b class='flag-5'>Zynq</b> <b class='flag-5'>UltraScale</b> MPSoC供電