高性能自適應(yīng)邊緣計(jì)算助力工業(yè)應(yīng)用
工業(yè) 4.0 最為關(guān)鍵的技術(shù)之一就是利用機(jī)器人技術(shù)實(shí)現(xiàn)生產(chǎn)流程自動(dòng)化。在制造業(yè)中,這些解決方案適用于....
AI引擎架構(gòu)和陣列編程要求
Versal AI Core 系列可借助 AI 引擎提供突破性的 AI 推斷加速。此系列應(yīng)用范圍廣泛....
采用AMD賽靈思數(shù)字前端(DFE)和Versal處理器實(shí)現(xiàn)設(shè)計(jì)
mMIMO 面板的最大可實(shí)現(xiàn)增益決定了可以指向特定用戶的最大傳輸功率,而EIRP則直接與天線陣列的增....
Zynq UltraScale+ 率先通過汽車功能安全全面認(rèn)證
我們很高興宣布,我們已經(jīng)完成了 Zynq UltraScale+ 全功耗域( FPD )和可編程邏輯....
AMD為愛信下一代自動(dòng)泊車輔助系統(tǒng)提供支持
車規(guī)級(jí) Zynq UltraScale+ MPSoC 平臺(tái)部署于愛信 APA 系統(tǒng)的攝像頭內(nèi)。該平臺(tái)....
在設(shè)計(jì)中使用 IP 的方法
Vivado Design Suite 可提供圍繞 IP 的設(shè)計(jì)流程,支持您將來自各種設(shè)計(jì)的 IP ....
針對(duì)超低時(shí)延交易篩選和優(yōu)化的首款A(yù)MD網(wǎng)絡(luò)卡
Alveo X3522 低時(shí)延網(wǎng)絡(luò)適配器可用作即插即用型網(wǎng)卡( NIC ),為可靠的交易執(zhí)行提供確定....
一款基于傳感器的神經(jīng)網(wǎng)絡(luò)解決方案
盡管市面上的一些解決方案能夠解決這個(gè)問題,但它們要么過于昂貴,要么由于以設(shè)備而非人作為跟蹤對(duì)象,因而....
AMD宣布所有7系列FPGA和自適應(yīng)SoC的支持將延長(zhǎng)至 2035 年
我們的 28 納米 AMD 賽靈思 7 系列器件持續(xù)廣受歡迎,為工業(yè)、汽車、測(cè)試測(cè)量以及醫(yī)療市場(chǎng)的客....
AI引擎內(nèi)核編程設(shè)計(jì)進(jìn)程
本文檔聚焦 AI 引擎內(nèi)核編程,除單內(nèi)核編程外,還涵蓋了多方面的內(nèi)容,如內(nèi)核之間的數(shù)據(jù)通信,這些方面....
如何使用Vitis AI Library來安裝、使用和開發(fā)應(yīng)用
Vitis AI Library 是一組高層次庫(kù)和 API,專為利用深度學(xué)習(xí)處理單元 (DPU) 來....
如何充分發(fā)揮PHM和PdM4.0的優(yōu)勢(shì)?
PdM4.0 是工業(yè) 4.0 和工業(yè)物聯(lián)網(wǎng)(IIoT)計(jì)劃的組成部分,其目的是進(jìn)一步提高設(shè)備自動(dòng)化水....
AMD Xilinx 如何滿足金融行業(yè)對(duì)超低時(shí)延的需求
日期:2022年7月7日 時(shí)間:14:00-16:00 金融領(lǐng)域行情數(shù)據(jù)瞬息萬變,具有交易時(shí)間相對(duì)集....
Versal ACAP的高層次綜述
Vitis 環(huán)境開發(fā)方法論反應(yīng)了 Versal ACAP 系統(tǒng)的異構(gòu)性質(zhì),此類系統(tǒng)通常是由 PS、P....
Vitis HLS工具簡(jiǎn)介及設(shè)計(jì)流程
Vitis HLS 是一種高層次綜合工具,支持將 C、C++ 和 OpenCL 函數(shù)硬連線到器件邏輯....
Moxa構(gòu)建TSN交換機(jī),助力實(shí)現(xiàn)制造網(wǎng)絡(luò)與工業(yè)4.0兼容
其目標(biāo)是構(gòu)建一個(gè)支持 TSN 的全千兆管理型以太網(wǎng)交換機(jī)系列,為智慧工廠、鐵路、智能電網(wǎng)、發(fā)電、高速....
美樂威基于賽靈思自適應(yīng)平臺(tái)打造的優(yōu)化KVM方案
古代戰(zhàn)場(chǎng)上,指揮大營(yíng)是“運(yùn)籌帷幄,決勝于千里之外”的關(guān)鍵。 在信息和網(wǎng)絡(luò)技術(shù)極度發(fā)達(dá)的萬物互聯(lián)時(shí)代,....
UltraFast設(shè)計(jì)方法時(shí)序收斂快捷參考指南
《UltraFast 設(shè)計(jì)方法時(shí)序收斂快捷參考指南》提供了以下分步驟流程, 用于根據(jù)《UltraFa....

采用Zynq器件的完整流式處理解決方案
賽靈思宣布攜手其 IP 及系統(tǒng)集成商生態(tài)系統(tǒng),面向廣播及專業(yè)音視頻(A/V)應(yīng)用提供業(yè)界首款、也是唯....
賽靈思解決方案將ADC和DAC集成在單芯片封裝內(nèi)
為支持從 Sub-6GHz 基本測(cè)試到毫米波測(cè)試的多種功能,新的測(cè)試平臺(tái)需要通過每秒 5G 樣本數(shù)(....
Aupera視頻分析面向關(guān)鍵基礎(chǔ)設(shè)施應(yīng)用
今天,視頻分析廣泛正應(yīng)用于人們的日常生活。從幫助智能樓宇提升安全性、在智慧城市中檢測(cè)擁堵與犯罪,到配....
高端云臺(tái)攝像機(jī)VX600NF將超高清攝像機(jī)技術(shù)推上新高峰
在高端會(huì)議市場(chǎng),廣播、錄播、遠(yuǎn)程教育、遠(yuǎn)程醫(yī)療和視頻會(huì)議等應(yīng)用場(chǎng)景的要求可謂苛刻:高清晰度攝像機(jī)、無....
賽靈思FPGA的用武之地
借助加速圖形數(shù)據(jù)庫(kù)提高患者療效 醫(yī)療服務(wù)提供商收集的數(shù)據(jù)量正在不斷增長(zhǎng),并正在顛覆當(dāng)前的數(shù)據(jù)分析方法....
適用于存儲(chǔ)器接口的PCB準(zhǔn)則
Versal 自適應(yīng)計(jì)算加速平臺(tái) (ACAP) 將標(biāo)量引擎 (Scalar Engine)、自適應(yīng)引....
瑞薩電子推出給予智能電表解決方案
智能電表依托A/D轉(zhuǎn)換器對(duì)用戶電流、電壓開展實(shí)時(shí)采集,經(jīng)由CPU開展分析處理,實(shí)現(xiàn)正反向、峰谷或者四....
賽靈思Kria K26 SOM應(yīng)運(yùn)而生為ML邊緣應(yīng)用開發(fā)提供了更加理想的選擇
隨著人工智能和機(jī)器學(xué)習(xí)算法取得一系列新進(jìn)展 眾多高計(jì)算強(qiáng)度的應(yīng)用正在被部署到邊緣設(shè)備上 當(dāng)下,業(yè)界迫....
教你們?nèi)绾伪U细咝C設(shè)計(jì)
近年來,伴隨國(guó)內(nèi)芯片市場(chǎng)迅猛發(fā)展,芯片的驗(yàn)證、仿真、測(cè)試需求也隨之增大,且復(fù)雜度大大提升。在此情況下....
賽靈思自適應(yīng)平臺(tái)賦能新能源和智能網(wǎng)聯(lián)汽車
為什么選擇自適應(yīng)計(jì)算平臺(tái) 「創(chuàng)新的速度早已超越了芯片發(fā)展的速度,創(chuàng)新不能被芯片所局限」 當(dāng)前,數(shù)據(jù)正....