完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
數(shù)據(jù): DS90UB928Q-Q1 5MHz 至 85MHz 24 位彩色 FPD-Link III 至 FPD-Link 解串器, 具有雙向控制通道 數(shù)據(jù)表 (Rev. B)
DS90UB928Q-Q1解串器與DS90UB925Q-Q1或DS90UB927Q-Q1串行器配套使用,可針對汽車信息娛樂系統(tǒng)內(nèi)的內(nèi)容受保護(hù)數(shù)字視頻的安全分發(fā)提供一套解決方案..該解串器借助嵌入式時鐘(由單信號對(FPD-Link III)提供)將高速串行化接口數(shù)據(jù)轉(zhuǎn)換為四個低壓差分信令(LVDS)數(shù)據(jù)/控制流,一個LVDS時鐘對(FPD-Link)以及I2S音頻數(shù)據(jù).FPD-Link III串行總線方案支持通過單個差分鏈路實現(xiàn)高速正向通道數(shù)據(jù)傳輸和低速全雙工反向通道通信。通過單個差分對整合音頻,視頻和和控制數(shù)據(jù)可減小互連線尺寸和重量,同時還消除了偏差問題并簡化了系統(tǒng)設(shè)計。
通過對串行輸入數(shù)據(jù)流使用自適用輸入均衡功能,可對傳輸介質(zhì)損耗和確定性抖動進(jìn)行補償。通過使用低壓差分信令可最大限度減少電磁干擾(EMI)。
< small>所有商標(biāo)均為其各自所有者的財產(chǎn)。
? |
---|
Function |
Color Depth (bpp) |
Pixel Clock Min (MHz) |
Pixel Clock (Max) (MHz) |
Input Compatibility |
Output Compatibility |
Features |
Signal Conditioning |
EMI Reduction |
Diagnostics |
Total Throughput (Mbps) |
Rating |
Operating Temperature Range (C) |
Package Group |
Package Size: mm2:W x L (PKG) |
Pin/Package |
? |
DS90UB928Q-Q1 | DS90UB926Q-Q1 |
---|---|
Deserializer ? ? | Deserializer ? ? |
24 ? ? | 24 ? ? |
5 ? ? | 5 ? ? |
85 ? ? | 85 ? ? |
FPD-Link III LVDS ? ? | FPD-Link III LVDS ? ? |
LVDS ? ? | LVCMOS ? ? |
Dedicated GPIO I2C Config I2S Surround Audio Pattern Generator ? ? | I2C Config I2S Audio ? ? |
Adaptive Equalizer ? ? | Adaptive Equalizer ? ? |
LVDS ? ? | SSCG Staggered Outputs ? ? |
BIST ? ? | BIST ? ? |
2550 ? ? | 2550 ? ? |
Automotive ? ? | Automotive ? ? |
-40 to 105 ? ? | -40 to 105 ? ? |
WQFN ? ? | WQFN ? ? |
48WQFN: 49 mm2: 7 x 7(WQFN) ? ? | 60WQFN: 81 mm2: 9 x 9(WQFN) ? ? |
48WQFN ? ? | 60WQFN ? ? |