完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>
數(shù)據(jù): Quad High-Speed Differential Receivers 數(shù)據(jù)表
SN65LVDS348,SN65LVDT348,SN65LVDS352和SN65LVDT352是高速,四路差分接收器,具有寬共模輸入電壓范圍。這允許接收具有高達3V接地噪聲或各種差分和單端邏輯電平的TIA /EIA-644信號。 ?? 348采用16引腳封裝,符合DS90LV048的行業(yè)標準尺寸。 ?? 352在24引腳封裝中增加了兩個額外的V CC 和GND引腳,以便在運行中有多個接收器時提供更高的數(shù)據(jù)傳輸速率。所有產品都提供流通式架構,一側為所有輸入,另一側為輸出,以簡化電路板布局并減少接收器之間的串擾。 LVDT版本都集成了一個110- 線路終端電阻。
這些接收器也是提供3倍標準的最小共模噪聲電壓容差。 ?? 4 V至5 V共模范圍允許在惡劣的工作環(huán)境中使用,或接受LVPECL,PECL,LVECL,ECL,CMOS和LVCMOS電平,無需電平轉換電路。有關ECL /PECL至LVDS接口的更多詳細信息,請參見應用信息部分。
精確控制差分輸入電壓閾值允許包含50 mV的輸入電壓滯后,以改善噪聲抑制。在整個輸入共模電壓范圍內,差分輸入閾值仍不超過±50 mV。
接收器輸入可承受±15 kV人體模型(HBM),相對于地面,無損壞。這為有線和其他連接提供了可靠性,在這些連接中,潛在的破壞性噪聲始終是一種威??脅。
接收器還包括一個(正在申請專利的)故障保護電路,該電路在丟失后的600 ns內提供高電平輸出。輸入信號。信號丟失的最常見原因是斷開的電纜,短路或斷電的發(fā)射器。這可以防止在這些故障條件下將噪聲作為有效數(shù)據(jù)接收。此功能也可用于有線或總線信號傳輸。
SN65LVDT348和SN65LVDT352包括一個集成的終端電阻。通過消除對單獨終端電阻的需求,這減少了電路板空間要求和部件數(shù)量。這還可以通過減少從線路終端到接收器的短截線長度來改善接收器的信號完整性。
這些設備和信令技術的預期應用是通過受控制的點對點基帶數(shù)據(jù)傳輸阻抗介質約為100 。傳輸介質可以是印刷電路板跡線,背板或電纜。數(shù)據(jù)傳輸?shù)淖罱K速率和距離取決于介質的衰減特性和與環(huán)境耦合的噪聲。
SN65LVDS348,SN65LVDT348,SN65LVDS352和SN65LVDT352的工作溫度范圍為?? 40°C到85°C。
1 線路的信令速率是每秒產生的電壓轉換次數(shù),單位為bps(每秒位數(shù))。
? |
---|
Device Type |
Protocols |
No. of Tx |
No. of Rx |
Input Signal |
Output Signal |
Signaling Rate (Mbps) |
ESD HBM (kV) |
Function |
Operating Temperature Range (C) |
Package Group |
Package Size: mm2:W x L (PKG) |
Pin/Package |
? |
SN65LVDS348 |
---|
Receiver ? ? |
LVDS ? ? |
0 ? ? |
4 ? ? |
CMOS ECL LVCMOS LVDS LVECL LVPECL PECL ? ? |
LVTTL ? ? |
560 ? ? |
15 ? ? |
Receiver ? ? |
-40 to 85 ? ? |
SOIC TSSOP ? ? |
16SOIC: 59 mm2: 6 x 9.9(SOIC) 16TSSOP: 32 mm2: 6.4 x 5(TSSOP) ? ? |
16SOIC 16TSSOP ? ? |