完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > asic
ASIC是Application Specific Integrated Circuit的英文縮寫(xiě),在集成電路界被認(rèn)為是一種為專門(mén)目的而設(shè)計(jì)的集成電路。ASIC也是Australian Securities and Investment Commission的英文縮寫(xiě),即澳大利亞證券和投資委員會(huì),它是澳大利亞金融服務(wù)和市場(chǎng)的法定監(jiān)管機(jī)構(gòu)。
文章:996個(gè) 瀏覽:122176次 帖子:393個(gè)
當(dāng)今性能最高的ASIC和微處理器的功耗可能超過(guò)150W。當(dāng)電源電壓為1V至1.5V時(shí),這些器件所需的電流很容易超過(guò)100A。通過(guò)使用多相DC-DC轉(zhuǎn)換器...
FPGA該如何應(yīng)對(duì)ASIC的大爆發(fā)?
有人認(rèn)為,除了人才短缺、開(kāi)發(fā)難度較大,相比未來(lái)的批量化量產(chǎn)的ASIC芯片,F(xiàn)PGA在成本、性能、功耗方面仍有很多不足。這是否意味著,在ASIC大爆發(fā)之...
異構(gòu)計(jì)算為什么會(huì)異軍突起?基于FPGA的異構(gòu)計(jì)算討論
簡(jiǎn)單的介紹幾個(gè)概念,同道中人可以忽略這一段。云計(jì)算取代傳統(tǒng)IT基礎(chǔ)設(shè)施已經(jīng)基本成為業(yè)界共識(shí)和不可阻擋的趨勢(shì)。
抑制Retimer芯片在22GHz的雜訊是一回事,準(zhǔn)確提供所需解決方案的理想特征參數(shù)又是另外一回事。閱讀下文,了解一家全球網(wǎng)絡(luò)技術(shù)制造商如何在對(duì)比九種不...
具有高級(jí)輸入和負(fù)載保護(hù)的10A μModule降壓型穩(wěn)壓器
總線電壓浪涌不僅對(duì) DC/DC 轉(zhuǎn)換器造成危險(xiǎn),而且對(duì)負(fù)載也構(gòu)成危險(xiǎn)。涉及保險(xiǎn)絲的傳統(tǒng)過(guò)壓保護(hù)方案不一定足夠快,也不夠可靠,無(wú)法保護(hù)FPGA、ASIC和...
2023-04-19 標(biāo)簽:轉(zhuǎn)換器ASIC微處理器 1181 0
如何構(gòu)建更涼爽、更密集的ASIC礦機(jī)鉆機(jī)
加密貨幣和其他區(qū)塊鏈技術(shù)是計(jì)算密集型的。目前的區(qū)塊鏈采礦設(shè)備依賴于數(shù)百個(gè)專用ASIC,這些ASIC消耗千瓦的功率進(jìn)行計(jì)算。用于為ASIC供電的轉(zhuǎn)換器必須...
2023-06-16 標(biāo)簽:轉(zhuǎn)換器電感器asic 1170 0
帶相位擴(kuò)展器的VID控制器實(shí)現(xiàn)更高的輸出電流
FPGA、ASIC和處理器為高性能服務(wù)器、網(wǎng)絡(luò)和計(jì)算系統(tǒng)消耗的電流持續(xù)上升,100A或更高的負(fù)載電流正變得越來(lái)越普遍。同時(shí),隨著電壓調(diào)節(jié)要求的更嚴(yán)格,芯...
利用FPGA開(kāi)發(fā)板進(jìn)行ASIC原型開(kāi)發(fā)的技巧
ASIC設(shè)計(jì)在尺寸和復(fù)雜性上不斷增加,現(xiàn)代FPGA的容量和性能的新進(jìn)展意味著這些設(shè)計(jì)中的2/3能夠使用單個(gè)FPGA進(jìn)行建模。然而,這些設(shè)計(jì)中仍然保留有1...
一文看懂DPDK技術(shù) Linux+x86網(wǎng)絡(luò)IO瓶頸分析
網(wǎng)卡從1G到100G的發(fā)展,CPU從單核到多核到多CPU的發(fā)展,服務(wù)器的單機(jī)能力通過(guò)橫行擴(kuò)展達(dá)到新的高點(diǎn)。
FPGA中邏輯資源和門(mén)是如何進(jìn)行對(duì)應(yīng)的
而且現(xiàn)在的LUT都是4輸入或者6輸入,可以做成邏輯門(mén)的組合,跟普通的邏輯門(mén)個(gè)數(shù)肯定不會(huì)是一對(duì)一關(guān)系。今天我們來(lái)看下這個(gè)關(guān)系如果對(duì)應(yīng)。
如何在FPGA內(nèi)實(shí)現(xiàn)最佳化車用MCU設(shè)計(jì)方案?
下一代汽車電子系統(tǒng)需要高度專用、成本最佳化的元件以滿足市場(chǎng)需求。傳統(tǒng)MCU針對(duì)特殊應(yīng)用而設(shè)計(jì)的作法已不再適用,最佳化車用MCU設(shè)計(jì)方案由此誕生...
如何使用EDA工具來(lái)提供便捷高效的設(shè)計(jì)環(huán)境
如今FPGA已進(jìn)入硅片融合時(shí)代,集成了DSP、ARM等,這種混合系統(tǒng)架構(gòu)需要更好的開(kāi)發(fā)環(huán)境,如嵌入式軟件工具OS支持、DSP編程、基于C語(yǔ)言的編程工具、...
通過(guò)無(wú)引腳MicroPak和有引腳PicoGate邏輯封裝實(shí)現(xiàn)邏輯器件微型化
微型邏輯器件封裝的尺寸只有傳統(tǒng)SO封裝的1/15,在空間受限的移動(dòng)應(yīng)用中大幅縮小了占位面積,現(xiàn)在也可用于汽車應(yīng)用。
FPGA技術(shù),即現(xiàn)場(chǎng)可編程門(mén)陣列技術(shù),是一種在可編程邏輯器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路,既解決了定制...
專用集成電路(ASIC)和通用集成電路(ASIC)是兩種不同類型的集成電路,它們?cè)谠O(shè)計(jì)和用途上有很大的不同。以下是專用集成電路和通用集成電路之間的區(qū)別以...
將Blackfin DSP連接到無(wú)線應(yīng)用的高速轉(zhuǎn)換器
直到最近,大多數(shù)設(shè)計(jì)人員還必須將高速并行轉(zhuǎn)換器連接到專用IC(ASIC)或快速現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)。像這樣的設(shè)備能夠解決許多所需的同步并行數(shù)字操...
2023-06-17 標(biāo)簽:fpga轉(zhuǎn)換器ASIC 1130 0
技術(shù)日新月異,我們每天都走在創(chuàng)新的路上,獲取前沿的領(lǐng)域知識(shí),并轉(zhuǎn)化為自己的成果,創(chuàng)造出更適合用戶的產(chǎn)品。 在這一路上,貿(mào)澤電子始終會(huì)伴你左右,并隨時(shí)提供...
淺談IO-Link、OPC UA、單對(duì)以太網(wǎng)的優(yōu)勢(shì)
通過(guò)讓現(xiàn)場(chǎng)設(shè)備和傳感器更智能,使其成為助力制造企業(yè)實(shí)施數(shù)字化轉(zhuǎn)型的關(guān)鍵要素。
墨菲定律和設(shè)計(jì)“非數(shù)據(jù)手冊(cè)”的風(fēng)險(xiǎn)
本應(yīng)用筆記考慮了集成電路(IC)的數(shù)據(jù)手冊(cè)外工作。它討論了等待沒(méi)有經(jīng)歷過(guò)墨菲定律的工程師的陷阱,墨菲定律是任何可能出錯(cuò)的東西,都會(huì)在最糟糕的時(shí)候出錯(cuò)。本...
下一代光伏優(yōu)化器采用eGaN FET和專用ASIC控制器
低功率商業(yè)和住宅光伏系統(tǒng)主要有兩種配置。第一種配置是微型逆變器,在每個(gè)安裝的面板上使用一個(gè)逆變器,確保每個(gè)面板都能充分發(fā)揮其能源潛力。第二種配置是串聯(lián)逆...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |