完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。
文章:12585個 瀏覽:617929次 帖子:7903個
FPGA實現(xiàn)100G光傳送網(wǎng)的設(shè)計
目前的網(wǎng)絡(luò)載荷不斷增大,供應(yīng)商很難實施并管理他們的高級系統(tǒng)。為適應(yīng)對帶寬不斷增長的需求,光傳送網(wǎng)(OTN)成為下一代骨干網(wǎng)絡(luò)。光纖迅速替代了銅線和其他介...
2011-07-04 標(biāo)簽:FPGA100G光傳送網(wǎng) 2416 0
從局部性能優(yōu)化到系統(tǒng)架構(gòu)優(yōu)化,F(xiàn)PGA在機器人上的應(yīng)用
想要機器人實現(xiàn)智能化,需要具有敏銳且優(yōu)秀的感知,同時還能有精準(zhǔn)的運控。就感知計算而言,尤其是視覺以及深度學(xué)習(xí),計算量往往很大,對器件性能要求高。而且感知...
“中興事件”持續(xù)發(fā)酵 中國醫(yī)療AI芯片也會有“卡脖子”風(fēng)險
由于醫(yī)療人工智能的研究需要對大規(guī)模的數(shù)據(jù)進行計算,對芯片的需求非常大。在醫(yī)療人工智能領(lǐng)域使用芯片進行數(shù)據(jù)運算的場景主要有兩種,一種是在實驗室模型訓(xùn)練的過...
FPGA 在通信領(lǐng)域的應(yīng)用可以說是無所不能,得益于 FPGA 內(nèi)部結(jié)構(gòu)的特點,它可以很容易地實現(xiàn)分布式的算法結(jié)構(gòu),這一點對于實現(xiàn)無線通信中的高速數(shù)字信號...
2022-07-28 標(biāo)簽:fpga通信系統(tǒng)濾波函數(shù) 2409 0
snickerdoodle高速計算FPGA平臺可實現(xiàn)聯(lián)網(wǎng)系統(tǒng)快速開發(fā)
? 1 Snickerdoodle---高速計算FPGA平臺 ? ? snickerdoodle是一個邊緣計算平臺,可實現(xiàn)高完整性物聯(lián)網(wǎng)系統(tǒng)的快速開發(fā)和...
2020-12-28 標(biāo)簽:fpga物聯(lián)網(wǎng)邊緣計算 2409 0
在FPGA內(nèi)如何實現(xiàn)MCU為汽車圖形控制器帶來應(yīng)用開發(fā)的靈活性
在汽車電子中廣為采用的微控制器(MCU)經(jīng)過全速發(fā)展目前遇到了時間和成本障礙。采用MCU帶來的主要好處一直體現(xiàn)在高水平的系統(tǒng)集成和相對低的成本。但在使用...
瑞薩電子推出IP Utilities,強化IP授權(quán)業(yè)務(wù),助力芯片開發(fā)
瑞薩前期用戶套件使開發(fā)人員可以對存算一體化(PIM)AI加速器IP(注1)進行早期評估,該IP可實現(xiàn)8.8TOPS/W的卓越能效。
多家外媒24 日報導(dǎo),消息謠傳有買主提議要以150 億美元購并Xilinx。對此,Cowen & Co. 半導(dǎo)體分析師Timothy Arcuri 認(rèn)為...
FPGA實現(xiàn)基于Vivado的BRAM IP核的使用
Xilinx公司的FPGA中有著很多的有用且對整個工程很有益處的IP核,比如數(shù)學(xué)類的IP核,數(shù)字信號處理使用的IP核,以及存儲類的IP核,本篇文章主要介...
2023-12-05 標(biāo)簽:fpga 2404 0
FPGA技術(shù)在視頻處理領(lǐng)域的應(yīng)用
視頻處理綜述: 視頻處理 是目前 多媒體 領(lǐng)域最熱門的技術(shù),主要分為 視頻編解碼 和目標(biāo)信息識別兩大類。前者為了節(jié)省視頻數(shù)據(jù)的傳輸帶寬,主要依靠傳統(tǒng)的信...
Xilinx囊括AIIA人工智能端側(cè)芯片測評板卡類6項性能冠軍
賽靈思公司今天宣布其人工智能平臺Zynq UltraScale+ MPSoC ZCU104 評估套件在中國人工智能產(chǎn)業(yè)發(fā)展聯(lián)盟(AIIA)主導(dǎo)的“AII...
fpga與dsp通訊怎樣同步時鐘頻率?dsp和fpga通信如何測試?
fpga與dsp通訊怎樣同步時鐘頻率?dsp和fpga通信如何測試? 在FPGA與DSP通訊時,同步時鐘頻率非常重要,因為不同的設(shè)備有不同的時鐘頻率,如...
分立式ARM+FPGA工業(yè)核心板,490元起,不香嗎?
創(chuàng)龍科技的SOM-TL437xF是一款基于TI Sitara系列AM4376/AM4379 ARM Cortex-A9 + Xilinx Spartan...
深入剖析FPGA 20nm工藝 Altera創(chuàng)新發(fā)展之道
電子發(fā)燒友網(wǎng)核心提示: 本文就可編程邏輯廠商阿爾特拉(Altera)公司首次公開的20nm創(chuàng)新技術(shù)展開調(diào)查以及深入的分析;深入闡述了FPGA邁向20nm...
基于FPGA的級聯(lián)結(jié)構(gòu)FFT處理器的優(yōu)化設(shè)計
基于FPGA的級聯(lián)結(jié)構(gòu)FFT處理器的優(yōu)化設(shè)計 0 引 言 數(shù)字信號處理主要研究采用數(shù)字序列或符號序列表示信號,并用數(shù)字計算方法對這些序列進行...
據(jù)媒體報道,全球最大的可編程芯片(FPGA)廠商賽靈思日前正式推出了有史以來最大容量的FPGA芯片——Virtex UltraScale+ VU19P。
基于FPGA的PCB測試機的硬件控制系統(tǒng),提高了PCB測試機的測試速度、簡化電路的設(shè)計。
2020-04-01 標(biāo)簽:fpga華強pcb線路板打樣 2392 0
以下是一些在IP設(shè)計過程中可以使用的策略。雖然IP設(shè)計和驗證是一個非常耗時的階段,但如果設(shè)計需要新的功能實現(xiàn),則必須進行IP設(shè)計和開發(fā)。例如,市場上出現(xiàn)...
UltraScale+“羊”帆起航 賽靈思成16nm領(lǐng)頭羊
在率先量產(chǎn)20nm UltraScale系列產(chǎn)品之后,全球領(lǐng)先的All Programmable解決方案提供商賽靈思最近又推出了全新的16nm Ultr...
2015-03-04 標(biāo)簽:FPGA賽靈思All Programmable 2391 0
無到有(make something from scratch)一直是工程師的浪漫,例如自行調(diào)配出操作系統(tǒng)、自己寫系統(tǒng)核心等(如Linux)。然而,在家...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |