完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。
文章:12585個 瀏覽:617978次 帖子:7903個
基于FPGA設(shè)計環(huán)境中加時序約束的詳細分析與優(yōu)化結(jié)果
在給FPGA做邏輯綜合和布局布線時,需要在工具中設(shè)定時序的約束。通常,在FPGA設(shè)計工具中都FPGA中包含有4種路徑:從輸入端口到寄存器,從寄存器到寄存...
2017-11-24 標(biāo)簽:fpgaFPGA設(shè)計時序約束 1900 0
FPGA時序收斂設(shè)計技巧的詳細分析與消除差異的方法
您編寫的代碼是不是雖然在仿真器中表現(xiàn)正常,但是在現(xiàn)場卻斷斷續(xù)續(xù)出錯?要不然就是有可能在您使用更高版本的工具鏈進行編譯時,它開始出錯。您檢查自己的測試平臺...
基于CPCI架構(gòu)符合PICMG2.0 D3.0標(biāo)準的軟件無線電處理方案
軟件無線電的基本思想是以一個通用、標(biāo)準、模塊化的硬件平臺為依托,通過軟件編程來實現(xiàn)無線電臺的各種功能,從基于硬件、面向用途的電臺設(shè)計方法中解放出來。功能...
具體介紹ISE中通過編輯UCF文件來對FPGA設(shè)計進行約束
本文主要通過一個實例具體介紹ISE中通過編輯UCF文件來對FPGA設(shè)計進行約束,主要涉及到的約束包括時鐘約束、群組約束、邏輯管腳約束以及物理屬性約束。 ...
2017-11-24 標(biāo)簽:fpgaFPGA設(shè)計 4040 0
耗費數(shù)月精力做出的設(shè)計卻無法滿足時序要求,這確實非常令人傷心。然而,試圖正確地對設(shè)計進行約束以保證滿足時序要求的過程幾乎同樣令人費神。找到并確定時序約束...
2017-11-24 標(biāo)簽:fpgaFPGA設(shè)計時序問題 1.0萬 0
深入了解時序約束以及如何利用時序約束實現(xiàn)FPGA 設(shè)計的最優(yōu)結(jié)果
作為賽靈思用戶論壇的定期訪客(見 ),我注意到新用戶往往對時序收斂以及如何使用時序約束來達到時序收斂感到困惑。為幫助 FPGA設(shè)計新手實現(xiàn)時序收斂,讓我...
以基于賽靈思 FPGA 的硬件加速技術(shù)打造高速系統(tǒng)
設(shè)計人員時常需要通過增加計算能力或額外輸入(或兩者)延長現(xiàn)有的嵌入式系統(tǒng)的壽命。而可編程系統(tǒng)平臺在這里大有用武之地。我們曾經(jīng)希望用安全網(wǎng)絡(luò)連接功能升級...
2017-11-24 標(biāo)簽:fpga高速系統(tǒng) 889 0
基于FPGA 的可編程系統(tǒng)提供完整的 SATA解決方案
工業(yè)、科學(xué)和醫(yī)療 (ISM) 應(yīng)用領(lǐng)域的嵌入式系統(tǒng)必須支持多種接口。正因如此,許多設(shè)計團隊都選擇 將FPGA 子卡直接插入 PC 主板,從而獲得一些特殊...
基于構(gòu)造的的嵌入式微處理器MicroBlaze的開發(fā)與應(yīng)用
MicroBlaze是一款基于構(gòu)造的的嵌入式微處理器,它的顯著優(yōu)勢在于能滿足復(fù)雜應(yīng)用的需求,在除了運行簡單的通用應(yīng)用以外,還能運行操作系統(tǒng)。 設(shè)計人員能...
2017-11-24 標(biāo)簽:fpgamicroblaze 1315 0
基于賽靈思FPGA設(shè)計的整體時序具有完全可重復(fù)性
滿足設(shè)計的時序要求本身已非易事,而要實現(xiàn)某項設(shè)計的整體時序具有完全可重復(fù)性有時候卻是不可能的任務(wù)。幸運的是,設(shè)計人員可以借助有助于實現(xiàn)可重復(fù)時序結(jié)果的...
2017-11-24 標(biāo)簽:fpgaFPGA設(shè)計可重復(fù)時序 903 0
基于FPGA可實現(xiàn)的跳頻MSK信號實時截獲和識別的設(shè)計方案
采用MSK 調(diào)制的跳頻通信具有主瓣能量集中、旁瓣衰落滾降快、頻譜利用率高和抗干擾能力強等優(yōu)點,在軍事通信中應(yīng)用廣泛。如美軍現(xiàn)役的聯(lián)合戰(zhàn)術(shù)信息分發(fā)系統(tǒng)采用...
基于FPGA的高速圖像采集系統(tǒng)的詳細分析與結(jié)論
現(xiàn)代化生產(chǎn)和科學(xué)研究對圖像采集系統(tǒng)的要求日益提高。傳統(tǒng)的圖像采集卡速度慢、處理功能簡單,不能很好地滿足特殊要求,因此,我們構(gòu)建了 高速圖像采集 系統(tǒng)。它...
利用VHDL硬件描述語言和FPGA技術(shù)完成驅(qū)動時序電路的實現(xiàn)
CCD驅(qū)動 電路的實現(xiàn)是CCD應(yīng)用技術(shù)的關(guān)鍵問題。以往大多是采用普通數(shù)字芯片實現(xiàn)驅(qū)動電路,CCD外圍電路復(fù)雜,為了克服以上方法的缺點,利用VHDL硬件描...
基于FPGA研究設(shè)計平臺不斷推動創(chuàng)新網(wǎng)絡(luò)發(fā)展的步伐
斯坦福大學(xué)與賽靈思研究實驗室(Xilinx Research Labs) 聯(lián)手,正在開發(fā)專門面向研究社群的第二代高速網(wǎng)絡(luò)設(shè)計平臺NetFPGA-10G。...
2017-11-24 標(biāo)簽:fpga 3730 0
希望擁有一臺經(jīng)典、龐大且計算能力強大的超級計算機嗎?自己構(gòu)建一臺吧。 1976年,迪斯科還大行其道,冷戰(zhàn)正處于高潮,而我要到9年之后才出生。那年,正是C...
基于FPGA的CAN總線轉(zhuǎn)換USB接口的設(shè)計方案
CAN總線是現(xiàn)場總線的一種,因為其成本低、容錯能力強、支持分布式控制、通信速率高等優(yōu)點在汽車、工業(yè)控制、航天等領(lǐng)域得到廣泛應(yīng)用。但是計算機沒有CAN總線...
基于TD-LTE無線終端綜合測試儀表的開發(fā)并使用FPGA實現(xiàn)的方案
正交頻分復(fù)用技術(shù)[1](OFDM)由于頻譜利用率高、易于實現(xiàn)等優(yōu)點,在現(xiàn)代無線通信領(lǐng)域得到了廣泛的應(yīng)用。在TD-LTE中,下行鏈路采用的就是OFDM技術(shù)...
基于FPGA的LZW算法在雷達回波信號壓縮中的應(yīng)用
隨著測試參數(shù)種類增加,測試環(huán)境越來越復(fù)雜,海量雷達數(shù)據(jù)與有限存儲容量之間的矛盾日益明顯,實時數(shù)據(jù)采集與壓縮技術(shù)可以緩解這一矛盾的加劇。雷達數(shù)據(jù)采集系統(tǒng)采...
基于FPGA軟核技術(shù)應(yīng)用于高速數(shù)據(jù)采集系統(tǒng)設(shè)計的方法減少開發(fā)時間
為解決不同性能指標(biāo)數(shù)據(jù)采集系統(tǒng)開發(fā)時間較長的問題,提出了一種將FPGA軟核技術(shù)應(yīng)用于高速數(shù)據(jù)采集系統(tǒng)設(shè)計的方法。系統(tǒng)以Xilinx公司的FPGA為例設(shè)...
2017-11-24 標(biāo)簽:fpga 974 0
基于賽靈思Virtex-4簡要分析了圖像自適應(yīng)分段線性拉伸算法
由于紅外圖像的成像機理以及紅外成像自身的原因,紅外圖像有對比度低、圖像較模糊、噪聲大等特點。因此抑止噪聲,提高圖像信噪比,以及調(diào)整紅外圖像對比度,以利于...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |