的設計與實現(xiàn),基于FPGA的模式可調(diào)線陣CCD驅(qū)動電路設計,基于FPGA的線陣CCD驅(qū)動模塊的實現(xiàn),基于FPGA的線陣型CCD驅(qū)動電路設計,基于USB3_0的FPGA對線陣CCD驅(qū)動時序電路設計,基于單片機的線陣CCD驅(qū)動模塊硬件設計與實現(xiàn)。
2019-06-03 16:45:25
支持大規(guī)模設計的分解和已有設計的再利用功能。4.門級網(wǎng)表對于用 VHDL 完成的一個確定的設計,可以利用 EDA 工具進行邏輯綜合和優(yōu)化,并自動把VHDL 描述設計轉(zhuǎn)變成門級網(wǎng)表。5.獨立性VHDL 對設計的描述具有相對獨立性,設計者可以不懂硬件的結(jié)構(gòu),也不必對最終設計實現(xiàn)的目標器件有很深入地了解。
2018-09-07 09:04:45
VHDL硬件描述語言與和數(shù)字邏輯電路設計.侯伯亭&顧新
2020-05-11 09:22:18
VHDL硬件描述語言與和數(shù)字邏輯電路設計.侯伯亭&顧新.掃描版
2020-05-03 09:46:42
VHDL與其他傳統(tǒng)集成電路描述語言相比具有什么優(yōu)勢?VHDL語言為核心的EDA技術在醫(yī)學中的應用
2021-05-07 06:38:41
硬件描述語言VHDL課件 硬件描述語言VHDL 數(shù)字系統(tǒng)設計分為硬件設計和軟件設計, 但是隨著計算機技術、超大規(guī)模集成電路(CPLD
2008-09-11 15:47:23
個人感覺:硬件描述語言(vhdl等):是為了制造cpu(類似的芯片),設計人員使用hdl設計和安排寄存器和時序電路如何組合,然后最終會生成門級網(wǎng)表,然后通過相關軟件等生成最終物理電氣電路(怎么布局
2022-02-28 06:10:16
系統(tǒng)進行方案設計和功能劃分,由硬件描述語言完成系統(tǒng)行為級設計,利用先進的開發(fā)工具自動完成邏輯編譯、化簡、分割、綜合、優(yōu)化、布局布線(PAR,Place And Route)、仿真及特定目標芯片的適配
2008-06-26 16:16:11
Verilog HDL硬件描述語言
2013-01-13 14:40:20
Verilog HDL硬件描述語言(非常經(jīng)典的教材)FPGA軟件無線電開發(fā)(全階視頻教程+開發(fā)板+實例)詳情鏈接:http://url.elecfans.com/u/5e4a12f2ba
2013-07-22 14:50:03
Verilog_HDL硬件描述語言 FPGA的資料
2013-02-26 14:03:42
[VHDL硬件描述語言與和數(shù)字邏輯電路設計].侯伯亭&顧新.掃描版
2020-05-21 09:25:46
verilog硬件描述語言課程講義
2012-08-06 11:35:33
摘要:RS 232接口是現(xiàn)在最常用的一種通信接口。隨著FPGA技術的高速發(fā)展,一些常見的接口電路的時序電路可以通過FPGA實現(xiàn),通過這種設計可減少電路系統(tǒng)元件的數(shù)量,提高系統(tǒng)集成度和可靠性。詳細闡述
2019-06-19 07:42:37
,一般情況下,速度指標是首要的,在滿足速度要求的前提下,盡可能實現(xiàn)面積優(yōu)化。因此,本文結(jié)合在設計超聲探傷數(shù)據(jù)采集卡過程中的CPLD編程經(jīng)驗,提出串行設計、防止不必要鎖存器的產(chǎn)生、使用狀態(tài)機簡化電路描述、資源共享,利用E2PROM芯片節(jié)省片內(nèi)資源等方法對VHDL電路進行優(yōu)化。
2019-06-18 07:45:03
實驗二 基本時序電路設計(1)實驗目的:熟悉QuartusⅡ的VHDL文本設計過程,學習簡單時序電路的設計、仿真和硬件測試。(2)實驗內(nèi)容:Ⅰ.用VHDL設計一個帶異步復位的D觸發(fā)器,并利用
2009-10-11 09:21:16
利用現(xiàn)場可編程門陣列(FPGA)和VHDL 語言實現(xiàn)了PCM碼的解調(diào),這樣在不改變硬件電路的情況下,能夠適應PCM碼傳輸速率和幀結(jié)構(gòu)變化,從而正確解調(diào)數(shù)據(jù)。
2021-05-07 06:58:37
為了系統(tǒng)的擴展性和構(gòu)建良好的人機交互,如何利用FPGA的硬件描述語言來實現(xiàn)AES的加解密算法?
2021-04-08 06:01:05
本文介紹應用美國ALTERA公司的MAX+PLUSⅡ平臺,使用VHDL硬件描述語言實現(xiàn)的十六路彩燈控制系統(tǒng)。
2021-04-19 07:43:57
CCD驅(qū)動電路的實現(xiàn)是CCD應用技術的關鍵問題。以往大多是采用普通數(shù)字芯片實現(xiàn)驅(qū)動電路,CCD外圍電路復雜,為了克服以上方法的缺點,利用VHDL硬件描述語言.運用FPGA技術完成驅(qū)動時序電路的實現(xiàn)
2019-10-21 06:05:17
如何利用VHDL硬件描述語言和FPGA器件構(gòu)建鍵盤掃描模塊?
2021-05-06 06:02:07
VHDL(Very High Speed Integrated Circuit Hardware Description Language)是IEEE工業(yè)標準硬件描述語言,是隨著可編程邏輯器件
2019-08-28 08:05:46
本文利用CPLD數(shù)字控制技術對時序電路進行改進。CPLD(Complex Programmable Logic Device)是新一代的數(shù)字邏輯器件,具有速度快、集成度高、可靠性強、用戶可重復編程或
2021-05-06 09:44:24
什么是VHDL?VHDL(Very High Speed Integrated Circuit Hardware Description Language)是IEEE工業(yè)標準硬件描述語言,是隨著
2019-08-08 07:08:00
TD支持哪些硬件描述語言,支持混合語言嗎?
2023-08-11 08:21:10
)領域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。HDL硬件描述語言(HDL)是一種用來設計數(shù)字邏輯系統(tǒng)和描述數(shù)字電路的語言,常用的主要有VHDL、Verilog HDL、System Verilog 和 System C。VHDL是一種用于電路設計的高級
2021-12-22 07:39:43
如何使用Verilog硬件描述語言實現(xiàn)AES密碼算法?
2021-04-14 06:29:10
本書簡要介紹了Verilog硬件描述語言的基礎知識,包括語言的基本內(nèi)容和基本結(jié)構(gòu) ,以及利用該語言在各種層次上對數(shù)字系統(tǒng)的建模方法。書中列舉了大量實例,幫助讀者掌握語
2006-03-27 23:44:08
101 VHDL硬件描述語言教學:包括fpga講義,VHDL硬件描述語言基礎,VHDL語言的層次化設計的教學幻燈片
2006-03-27 23:46:49
93
VHDL的定義和功能VHDL的發(fā)展概況程序編程語言和硬件描述語言的對比引入硬件描述語言對系統(tǒng)進
2008-09-03 12:58:41
39 數(shù)字系統(tǒng)設計分為硬件設計和軟件設計, 但是隨著計算機技術、超大規(guī)模集成電路(CPLD、FPGA)的發(fā)展和硬件描述語言(HDL, Hardware Description Language)的出現(xiàn),軟、硬件設計之間的界
2008-09-11 15:15:56
90
全面地介紹了VHDL硬件描述語言的基本知識和利用VHDL進行數(shù)字電路系統(tǒng)設計的方法。全書共分13章:第1-6
2008-09-11 15:45:27
1333 [學習要求] 掌握VHDL硬件描述語言的基本語法和源文件的結(jié)構(gòu),學會用VHDL硬件描述語言設計典型數(shù)字邏輯電路。[重點與難點]重點:VHDL語言的程序結(jié)構(gòu);VHDL語言的數(shù)據(jù)類型及數(shù)
2009-03-18 20:02:35
47 本書簡要介紹了Verilog硬件描述語言的基礎知識,包括語言的基本內(nèi)容和基本結(jié)構(gòu) ,以及利用該語言在各種層次上對數(shù)字系統(tǒng)的建模方法。書中列舉了大量實例,幫助讀者掌握語言
2009-07-20 11:36:35
0 VHDL語言概述:本章主要內(nèi)容:硬件描述語言(HDL)VHDL語言的特點VHDL語言的開發(fā)流程
1.1 1.1 硬件描述語言( 硬件描述語言(HDL HDL)H
2009-08-09 23:13:20
47 VHDL語言描述數(shù)字系統(tǒng):本章介紹用 VHDL 描述硬件電路的一些基本手段和基本方法。 VHDL 語言是美國國防部在 20 世紀 80 年代初為實現(xiàn)其高速集成電路計劃(VHSIC)而提出的
2009-09-01 09:02:40
37 VHDL硬件描述語言與數(shù)字邏輯電路設計:本書系統(tǒng)地介紹了一種硬件描述語言,即VHDL語言設計數(shù)字邏輯電路和數(shù)字系統(tǒng)的新方法。這是電子電路設計方法上一次革命性的變化,也是邁
2010-02-06 16:55:22
359 本書簡要介紹了Verilog 硬件描述語言的基礎知識,包括語言的基本內(nèi)容和基本結(jié)構(gòu),以及利用該語言在各種層次上對數(shù)字系統(tǒng)的建模方法。書中列舉了大量實例,幫助讀者掌握
2010-07-02 14:55:51
124 實驗目的
1、 熟悉用硬件描述語言(VHDL)設計一般狀態(tài)機所包含的幾個基本部分;2、 掌握用硬件描述語言(VHDL)設計Moore型和Mealy型有限狀態(tài)機的方法;3、 了解狀態(tài)
2010-09-03 09:48:17
0 實驗六、VHDL的基本描述語句設計一? 實驗目的1掌握VHDL語言的基本結(jié)構(gòu)及設計的輸入方法。2掌握VHDL語言的基本描述語句的使用方法。二? 實驗設備
2009-03-13 19:23:57
1998
時序電路設計串入/并出移位寄存器一 實驗目的1掌握VHDL語言的基本描述語句的使用方法。2掌握使用VHDL語言進行時序電路設計的方法。
2009-03-13 19:29:51
5733 
時序電路設計串入/并出移位寄存器一 實驗目的1掌握VHDL語言的基本描述語句的使用方法。2掌握使用VHDL語言進行時序電路設計的方法。
2009-03-13 19:29:52
2024 
同步時序電路
4.2.1 同步時序電路的結(jié)構(gòu)和代數(shù)法描述
2010-01-12 13:31:55
4672 
采用CPLD/FPGA的VHDL語言電路優(yōu)化原理設計
VHDL(Very High Speed Integrated Circuit Hardware Description Language)是IEEE工業(yè)標準硬件描述語言,是隨著可編程邏輯器件(PLD)的發(fā)展而發(fā)展起
2010-03-19 11:38:02
2318 
CCD驅(qū)動電路的實現(xiàn)是CCD應用技術的關鍵問題。以往大多是采用普通數(shù)字芯片實現(xiàn)驅(qū)動電路,CCD外圍電路復雜,為了克服以上方法的缺點,利用VHDL硬件描述語言.運用FPGA技術完
2010-08-30 09:58:19
1289 
介紹一種基于FPGA(Field Programmable Gate Array)現(xiàn)場可編程門陣列的可鍵盤控制的計數(shù),顯示電路的實現(xiàn)方法。應用VHDL語言(高速集成電路硬件描述語言)完成了34矩陣開關的掃描電路,可
2011-05-03 18:02:14
97 verilog硬件描述語言課程講義
2012-05-21 15:01:29
33 電子發(fā)燒友網(wǎng)站提供《[VHDL硬件描述語言與和數(shù)字邏輯電路設計].侯伯亭&顧新.掃描版.txt》資料免費下載
2012-07-10 18:32:33
0 電子發(fā)燒友網(wǎng)核心提示 :硬件描述語言HDL是一種用形式化方法描述數(shù)字電路和系統(tǒng)的語言。 利用這種語言,數(shù)字電路系統(tǒng)的設計可以從上層到下層(從抽象到具體)逐層描述自己的設
2012-10-15 10:36:08
3385 電子發(fā)燒友網(wǎng)核心提示 :目前,硬件描述語言(HDL)可謂是百花齊放,有VHDL、Superlog、Verilog、SystemC、Cynlib C++、C Level等等。電子發(fā)燒友網(wǎng)小編今天就帶大家一起來了解下幾種具有代表
2012-10-15 10:51:38
4127 電子發(fā)燒友網(wǎng)站提供《經(jīng)典教材-VHDL硬件描述語言與數(shù)字邏輯電路設計(第三版).txt》資料免費下載
2014-08-27 11:41:09
0 Verilog硬件描述語言參考手冊,Verilog語法內(nèi)容介紹
2015-11-12 17:20:37
0 Verilog HDL硬件描述語言
有需要的下來看看
2015-12-29 15:31:27
0 硬件描述語言VHDL簡介,好東西,喜歡的朋友可以下載來學習。
2016-02-19 17:19:50
0 VHDL語言編程學習之VHDL硬件描述語言
2016-09-01 15:27:27
0 VHDL語言編程學習Verilog硬件描述語言
2016-09-01 15:27:27
0 硬件描述語言VHDL的學習文檔,詳細的介紹了VHDL
2016-09-02 17:00:53
12 Verilog HDL硬件描述語言,感興趣的小伙伴們可以瞧一瞧。
2016-11-11 11:20:11
11 VHDL硬件描述語言與數(shù)字邏輯電路設計,感興趣的小伙伴們可以瞧一瞧。
2016-11-10 14:20:34
0 在小規(guī)模數(shù)字集成電路就要淘汰的今天,作為一個電類專業(yè)的畢業(yè)生應該熟悉VHDL語言和CPLD、FPGA器件的設計,閻石教授新編寫的教材也加入了VHDL語言方面的內(nèi)容,可見使用VHDL語言將數(shù)字系統(tǒng)集成
2017-12-05 09:00:31
20 數(shù)字系統(tǒng)設計分為硬件設計和軟件設計, 但是隨著計算機技術、超大規(guī)模集成電路(CPLD、FPGA)的發(fā)展和硬件描述語言(HDL, Hardware Description Language)的出現(xiàn)
2017-12-05 10:45:32
12 1987年, VHDL被正式確定為IEEE 1076標準。 VHDL是一種強類型語言, 具有豐富的表達能力, 可使各種復雜度(系統(tǒng)級、 電路板級、 芯片級、 門級)的電路網(wǎng)絡在同一抽象程度上被描述
2018-03-30 11:20:15
9 VHDL語言是一種在EDA設計中廣泛流行的硬件描述語言,主要用于描述數(shù)字系統(tǒng)的結(jié)構(gòu)、行為、功能和接口。除了含有許多具有硬件特征的語句外,VHDL語言的句法、語言形式和描述風格十分類似于一般的計算機高級語言,是目前硬件描述語言中應用最為廣泛的一種。
2018-03-30 16:04:27
21 基于EDA 技術及VHDL 硬件描述語言, 提出了一種TDMA 數(shù)字頻帶通信系統(tǒng), 在一片EPF10K10 的FPGA 芯片上完成了位同步、幀同步、A 律壓縮與解壓、FSK 調(diào)制與解調(diào)等系統(tǒng)的大部分功能, 實現(xiàn)了4 路語音與2路64kB 數(shù)據(jù)全雙工通信。
2018-09-29 16:54:54
5 本文檔詳細介紹的是FPGA教程之AHDL硬件描述語言的詳細資料說明主要內(nèi)容包括了:1 硬件描述語言(HDL)概述,2 Altera 的硬件描述語言AHDL,3 AHDL電路設計舉例
2019-02-27 17:27:56
16 本文檔的主要內(nèi)容詳細介紹的是VHDL硬件描述語言入門教程資料免費下載包括了:1. VHDL語言基礎,2. VHDL基本結(jié)構(gòu),3. VHDL語句,4. 狀態(tài)機在VHDL中的實現(xiàn),5. 常用電路VHDL程序,6. VHDL仿真,7. VHDL綜合
2019-04-08 08:00:00
41 從數(shù)字電路中學到的邏輯電路功能,使用硬件描述語言(Verilog/VHDL)描述出來,這需要設計人員能夠用硬件編程思維來編寫代碼,以及擁有扎實的數(shù)字電路功底。
2019-12-05 07:10:00
2977 
本文檔的主要內(nèi)容詳細介紹的是基于Verilog硬件描述語言的IEEE標準硬件描述語言資料合集免費下載:1995、2001、2005;SystemVerilog標準:2005、2009
2020-06-18 08:00:00
10 什么是vhdl語言 VHDL 的英文全名是VHSIC Hardware Description Language(VHSIC硬件描述語言)。VHSIC是Very High Speed
2020-04-23 15:58:49
10242 的電子電路設計功能。EDA技術使得電子電路設計者的工作僅限于利用硬件描述語言和EDA軟件平臺來完成對系統(tǒng)硬件功能的實現(xiàn),極大地提高了設計效率,縮短了設計周期,節(jié)省了設計成本。
2020-07-21 08:51:16
6818 
基于以上討論,可以看出ASIP+FPGA設計模式可以從很大程度上解決引言中提到的兩個難題。為了進行更深入的研究,我們對該設計模式進行了嘗試,用VHDL硬件描述語言在FPGA上實現(xiàn)了一個8位微處理器
2020-07-28 17:44:49
562 
本設計采用EDA技術,以硬件描述語言VHDL為系統(tǒng)邏輯描述手段設計文件,在QUARTUSII工具軟件環(huán)境下, 采用自頂向下的設計方法, 由各個基本模塊共同構(gòu)建了一個基于FPGA的數(shù)字鐘。
2020-08-28 09:36:00
19 本文檔的主要內(nèi)容詳細介紹的是基于VHDL硬件描述語言,對基帶信號進行FSK調(diào)制。
2021-01-19 14:34:00
19 本文檔的主要內(nèi)容詳細介紹的是基于VHDL硬件描述語言實現(xiàn)CPSK調(diào)制的程序及仿真。
2021-01-19 14:34:15
11 本文檔的主要內(nèi)容詳細介紹的是使用VHDL硬件描述語言實現(xiàn)基帶信號的MASK調(diào)制的程序與仿真。
2021-01-19 14:34:17
13 本文檔的主要內(nèi)容詳細介紹的是使用VHDL硬件描述語言實現(xiàn)基帶信號的MFSK調(diào)制的程序與仿真。
2021-01-19 14:34:19
4 本文檔的主要內(nèi)容詳細介紹的是如何使用VHDL硬件描述語言實現(xiàn)基帶信號的MPSK調(diào)制。
2021-01-19 14:34:21
2 本文檔的主要內(nèi)容詳細介紹的是使用VHDL硬件描述語言實現(xiàn)基帶碼發(fā)生器的程序設計與仿真免費下載。
2021-01-20 13:44:16
11 本文檔的主要內(nèi)容詳細介紹的是硬件描述語言VHDL及其應用的詳細說明。
2021-01-21 16:02:11
21 本文檔的主要內(nèi)容詳細介紹的是VHDL的硬件描述語言基礎詳細資料說明包括了:簡介,基本結(jié)構(gòu),基本數(shù)據(jù)類型,設計組合電路,設計時序電路,設計狀態(tài)機,大規(guī)模電路的層次化設計,F(xiàn)unction and Procedure
2021-01-21 17:03:16
18 按鍵是FPGA設計當中最常用也是最簡單的外設,本章通過按鍵檢測實驗,檢測開發(fā)板的按鍵功能是否正常,并了解硬件描述語言和FPGA的具體關系,學習Vivado RTL ANALYSIS的使用。
2022-02-08 17:27:53
658 
本文檔的主要內(nèi)容詳細介紹的是VHDL硬件描述語言的學習課件免費下載包括了:VHDL概述,VHDL數(shù)據(jù)類型與數(shù)據(jù)對象,VHDL命令語句
2021-01-22 08:00:00
5 CN0540硬件描述語言設計
2021-03-23 00:07:26
4 VHDL與Verilog硬件描述語言在數(shù)字電路的設計中使用的非常普遍,無論是哪種語言,仿真都是必不可少的。而且隨著設計復雜度的提高,仿真工具的重要性就越來越凸顯出來。在一些
2021-08-04 14:16:44
3307 個人感覺:硬件描述語言(vhdl等):是為了制造cpu(類似的芯片),設計人員使用hdl設計和安排寄存器和時序電路如何組合,然后最終會生成門級網(wǎng)表,然后通過相關軟件等生成最終物理電氣電路(怎么布局
2022-01-13 15:09:46
0 HDLBits 是一組小型電路設計習題集,使用 Verilog/SystemVerilog 硬件描述語言 (HDL) 練習數(shù)字硬件設計~
2022-08-31 09:06:59
1168 基于硬件描述語言HDL,抽象出HLS(High-Level Synthesis)(翻譯為高層次綜合?怎么聽起來都沉得別扭)技術,通過高層設計去隱藏很多底層邏輯和細節(jié),讓FPGA的開發(fā)更加簡單。
2022-09-05 09:12:48
704 同步和異步時序電路都是使用反饋來產(chǎn)生下一代輸出的時序電路。根據(jù)這種反饋的類型,可以區(qū)分這兩種電路。時序電路的輸出取決于當前和過去的輸入。時序電路分為同步時序電路和異步時序電路是根據(jù)它們的觸發(fā)器來完成的。
2023-03-25 17:29:52
17514 
VHDL與Verilog硬件描述語言在數(shù)字電路的設計中使用的非常普遍,無論是哪種語言,仿真都是必不可少的。而且隨著設計復雜度的提高,仿真工具的重要性就越來越凸顯出來。在一些
2023-09-09 10:16:56
721 
時序電路是一種能夠按照特定的順序進行操作的電路。它以時鐘信號為基準,根據(jù)輸入信號的狀態(tài)和過去的狀態(tài)來確定輸出信號的狀態(tài)。時序電路廣泛應用于計算機、通信系統(tǒng)、數(shù)字信號處理等領域。根據(jù)不同的分類標準
2024-02-06 11:25:21
399 和VHDL都是用于邏輯設計的硬件描述語言,并且都已成為IEEE標準。它們能形式化地抽象表示電路的結(jié)構(gòu)和行為,支持邏輯設計中層次與領域的描述,具有電路仿真與驗證機制以保證設計的正確性,并便于文檔管理和設計重用。 fpga用什么語言開發(fā) FPGA(現(xiàn)場可編程邏輯門陣列)的開發(fā)主要使用硬件描述語言(HD
2024-03-14 17:09:32
223
評論