完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。
文章:12585個 瀏覽:617878次 帖子:7903個
作為一種硬件可重構(gòu)的體系結(jié)構(gòu),F(xiàn)PGA經(jīng)常被用作專用芯片(ASIC)的小批量替代品,隨著全球數(shù)據(jù)中心的大規(guī)模部署,
Xilinx以成本優(yōu)化型UltraScale+產(chǎn)品組合拓展新應(yīng)用,實現(xiàn)超緊湊、高性能邊緣計算
對緊湊型智能邊緣應(yīng)用的需求正推升對處理和帶寬引擎的需求。這些引擎不僅要提供更高的性能,還要提供更高級別的計算密度,以支持最小尺寸的系統(tǒng)。
2021-03-23 標(biāo)簽:fpgaXilinxUltraScale 4802 0
京微齊力HME-P1P60 FPGA榮獲年度最佳處理器/FPGA獎項
2021年度中國IC設(shè)計成就獎頒獎典禮于3月18日在上海舉辦。京微齊力(北京)科技有限公司產(chǎn)品HME-P1P60 FPGA榮獲年度最佳處理器/FPGA獎...
簡述關(guān)于FPGA的CPCI總線多功能通信卡的設(shè)計
為了提高航空航天領(lǐng)域?qū)π盘柼幚?、傳輸?shù)膶崟r性及可靠性,以Cyclone III系列EP3C40F324I7為核心處理器,設(shè)計了一種基于CPCI總線的多功...
引言:傳輸介質(zhì)的選擇,無論是PCB材料還是電纜類型,都會對系統(tǒng)性能產(chǎn)生很大的影響。盡管任何傳輸介質(zhì)在GHz頻率都是有損的,但本章提供了一些管理信號衰減的...
Xilinx 7系列FPGA PCB的設(shè)計指導(dǎo)
引言:傳輸線沿其長度定義并控制特性阻抗。然而,它們接口的三維結(jié)構(gòu)在信號路徑上沒有容易定義的或恒定的阻抗。計算10Gb/s信號通過這些結(jié)構(gòu)時所看到的阻抗,...
CERN如何使用深度學(xué)習(xí)和英特爾oneAPI加速蒙特卡洛模擬介紹
獨立顧問 James Reinders 剛剛在 NextPlatform.com 網(wǎng)站上發(fā)表了題為“CERN 采用英特爾深度學(xué)習(xí)加速技術(shù)和 oneAPI...
2021-03-22 標(biāo)簽:fpga英特爾神經(jīng)網(wǎng)絡(luò) 2260 0
引言:從本文開始,我們陸續(xù)介紹Xilinx 7系列FPGA的時鐘資源架構(gòu),熟練掌握時鐘資源對于FPGA硬件設(shè)計工程師及軟件設(shè)計工程師都非常重要。本章概述...
Xilinx 7系列中FPGA架構(gòu)豐富的時鐘資源介紹
引言:7系列FPGA具有多個時鐘路由資源,以支持各種時鐘方案和要求,包括高扇出、短傳播延遲和極低的偏移。為了最好地利用時鐘路由資源,必須了解如何從PCB...
聊一聊在SpinalHDL里時鐘域中時鐘的定制與命名。 相較于Verilog,在SpinalHDL里,其對時鐘域有著更細(xì)致的描述,從而也能夠更精細(xì)的控制...
引言:本文我們介紹一下全局時鐘資源。全局時鐘是一個專用的互連網(wǎng)絡(luò),專門設(shè)計用于到達(dá)FPGA中各種資源的所有時鐘輸入。這些網(wǎng)絡(luò)被設(shè)計成具有低偏移和低占空比...
RAM的 Parity 與 ECC 一、概念介紹 1.1 Parity的概念 Parity,即奇偶校驗位,指在數(shù)據(jù)存儲和傳輸中,字節(jié)中額外增加一個比特位...
Xilinx 7系列FPGA架構(gòu)的區(qū)域時鐘資源介紹
引言:本文我們介紹區(qū)域時鐘資源。區(qū)域時鐘網(wǎng)絡(luò)是獨立于全局時鐘的時鐘網(wǎng)絡(luò)。不像全局時鐘,一個區(qū)域時鐘信號(BUFR)的跨度被限制在一個時鐘區(qū)域,一個I/O...
異構(gòu) 3D 系統(tǒng)級封裝集成 3D 集成與封裝技術(shù)的進(jìn)步使在單個封裝(包含采用多項技術(shù)的芯片)內(nèi)構(gòu)建復(fù)雜系統(tǒng)成為了可能。 過去,出于功耗、性能和成本的考慮...
引言:FPGA作為數(shù)字電路三大基石之一,其選型的好壞決定了產(chǎn)品的成本、項目研發(fā)效率、產(chǎn)品上市時間、產(chǎn)品生命周期等諸多方面。FPGA選型策略可以分為FPG...
基于單片機和FPGA實現(xiàn)舵機轉(zhuǎn)角控制系統(tǒng)的設(shè)計
在機器人機電控制系統(tǒng)中,舵機控制效果是性能的重要影響因素。舵機可以在微機電系統(tǒng)和航模中作為基本的輸出執(zhí)行機構(gòu),其簡單的控制和輸出使得單片機系統(tǒng)非常容易與之接口。
流水燈,有時候也叫跑馬燈,是一個簡單、有趣又經(jīng)典的實驗,基本所有單片機的玩家們在初期學(xué)習(xí)的階段都做過。本次我們也來介紹一下如何通過小腳丫FPGA實現(xiàn)一個流水燈。
軟件定義+硬件加速,賽靈思詮釋可組合式的數(shù)據(jù)中心
“數(shù)據(jù)中心并不存在模板,因為其工作負(fù)載是持續(xù)動態(tài)變化的,并不存在單一應(yīng)用主導(dǎo)數(shù)據(jù)中心,因此現(xiàn)在數(shù)據(jù)中心在需求和應(yīng)用上面臨著持續(xù)的變化,在保持可擴展性的同...
悅芯科技攜SOC測試設(shè)備亮相亮相SEMICON CHINA 2021
2021年3月17日至19日,一年一度的半導(dǎo)體行業(yè)盛會 - SEMICON China 2021在上海新國際博覽中心隆重舉辦。作為今年半導(dǎo)體行業(yè)首展,悅...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |