完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > xilinx
Xilinx是全球領(lǐng)先的可編程邏輯完整解決方案的供應(yīng)商。Xilinx研發(fā)、制造并銷售范圍廣泛的高級(jí)集成電路、軟件設(shè)計(jì)工具以及作為預(yù)定義系統(tǒng)級(jí)功能的IP(Intellectual Property)核。
文章:1672個(gè) 瀏覽:124807次 帖子:5355個(gè)
Xilinx助力計(jì)算平臺(tái)滿足CNN的嵌入式AI要求
隨著智能安全、機(jī)器人或無人駕駛汽車等應(yīng)用越來越依靠嵌入式人工智能技術(shù)來提高性能,交付全新的用戶體驗(yàn),推斷引擎必須滿足嚴(yán)格定義的推斷精度,還受限于總線寬度...
概述 此項(xiàng)目解釋了如何在FPGA上使用resizer IP來調(diào)整圖像的大小。其中對(duì)比了兩種圖像大小調(diào)整的解決方案的運(yùn)算速度,其中之一為使用Python ...
利用 ISE Design Suite 11 內(nèi)的 Xilinx Platform Studio
除了 Xilinx Platform Studio(XPS)v11 內(nèi)的新特性,本視頻還介紹了推薦硬件和軟件設(shè)計(jì)流程。觀眾還能了解將硬件項(xiàng)目導(dǎo)至軟件開發(fā)...
解放雙手:基于Zynq SoC的EyeTech眼球跟蹤系統(tǒng)演示
EyeTech Digital System公司總裁Robert Chappel 將向您演示他們采用Zynq-7000 All Programmable...
2018-06-05 標(biāo)簽:Xilinx跟蹤系統(tǒng)zynq 3685 0
100G以太網(wǎng)光口的FPGA測(cè)試實(shí)例
100G光口測(cè)試采用C50測(cè)試儀和Xilinx的VCU118開發(fā)板測(cè)試,經(jīng)過測(cè)試發(fā)現(xiàn),Xilinx自帶的100G IP核仍然無法跑到滿速,跟10G一樣,...
賽靈思為各企業(yè)提供的專業(yè)的關(guān)于Xilinx的資源培訓(xùn)介紹
介紹賽靈思為各企業(yè)提供的專業(yè)的關(guān)于Xilinx的資源培訓(xùn),以及課程內(nèi)容
2018-05-22 標(biāo)簽:xilinx 3674 0
OLOGIC 資源 OLOGIC塊在FPGA內(nèi)的位置緊挨著IOB,其作用是FPGA通過IOB發(fā)送數(shù)據(jù)到器件外部的專用同步塊。OLOGIC 資源的類型有O...
2018-04-25 標(biāo)簽:xilinx 3656 0
最重磅的發(fā)布,最新的視頻和白皮書,還有最新的課程介紹,以及來自 Xilinx 合作伙伴和客戶的成功案例,實(shí)用工具和套件分享。一文即可掌握,本月我們給您帶...
2017-09-20 標(biāo)簽:Xilinx 3656 0
FPGA選型時(shí)的速度等級(jí)參數(shù)解析
本文主要介紹FPGA選型時(shí)的速度等級(jí)這個(gè)參數(shù)。 大家在進(jìn)行FPGA選型時(shí)都會(huì)看見一個(gè)參數(shù):Speed Grade,這就是芯片的速度等級(jí)。 芯片的速度等級(jí)...
在生成濾波器IP核之前需要產(chǎn)生抽頭系數(shù),這個(gè)抽頭系數(shù)的階數(shù)是自己設(shè)定的,階數(shù)越高代表濾波器乘累加運(yùn)算越多,但是階數(shù)大小的選擇要看是否滿足自己的設(shè)計(jì)要求(...
如何讓級(jí)聯(lián)URAM獲得最佳時(shí)序性能
在上一篇文章里《如何使用UltraScale+芯片中UltraRam資源》,我們向大家介紹了在RTL設(shè)計(jì)中使用URAM的方法。其中,我們推薦大家使用Xi...
Xilinx ZYNQ UltraScale+系列產(chǎn)品介紹
Zynq UltraScale+MPSoC是Xilinx推出的第二代多處理SoC系統(tǒng),它在第一代Zynq-7000的基礎(chǔ)上進(jìn)行了全面升級(jí)。
xilinx公司SoC器件Zynq-7000開發(fā)方案介紹
xilinx公司的Zynq-7000是全編程SoC器件,是系統(tǒng)級(jí)集成電路,并具有硬件,軟件和I/O可編程性,可設(shè)計(jì)更智能化的系統(tǒng),大大地降低BOM成本,...
Xilinx的新一代設(shè)計(jì)套件Vivado中引入了全新的約束文件 XDC,在很多規(guī)則和技巧上都跟上一代產(chǎn)品 ISE 中支持的 UCF 大不相同,給使用者帶...
利用賽靈思FPGA解決方案攻克28nm產(chǎn)品設(shè)計(jì)最大挑戰(zhàn)
賽靈思7系列FPGA平臺(tái)整合了業(yè)內(nèi)功耗最低、性能最高的28nm FPGA、ISE設(shè)計(jì)工具、符合AXI4規(guī)范的IP和在開發(fā)板上運(yùn)行的目標(biāo)參考設(shè)計(jì),能夠讓工...
用RAM實(shí)現(xiàn)一個(gè)DDS,從原理上來說很簡(jiǎn)單,在實(shí)際使用的時(shí)候,可能沒有直接使用官方提供的IP核來的方便。這個(gè)博客就記錄一下,最近使用到的這個(gè)DDS IP。
成功的產(chǎn)品設(shè)計(jì)或解決方案 - Powered By Xilinx
在 AR/VR 應(yīng)用當(dāng)中,延遲永遠(yuǎn)是最最重要的考慮因素。在 Vrvana 公司所推出的頭戴式設(shè)備當(dāng)中,Zynq SoC 是幫助其解決延遲問題的關(guān)鍵所在。
2017-09-20 標(biāo)簽:Xilinx 3617 0
Xilinx FPGA遠(yuǎn)程調(diào)試方法(一)
日常的FPGA開發(fā)常常會(huì)遇到“編碼與上機(jī)調(diào)試使用各自的電腦”的場(chǎng)景,解決方法一般如下。
ZYNQ SOC案例開發(fā):網(wǎng)絡(luò)調(diào)試助手+W5500協(xié)議棧芯片
在上一篇該系列博文中講解了MATLAB待處理數(shù)據(jù)寫入.bin二進(jìn)制數(shù)據(jù)文件的過程,接下來需要將數(shù)據(jù)通過以太網(wǎng)發(fā)送到ZYNQ驗(yàn)證平臺(tái)。之前了解過Xilin...
Zynq-7000 Extensible Processing Platform in Action
Zynq-7000 Extensible Processing Platform in Action
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |