一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示
電子發(fā)燒友網(wǎng) > 技術(shù)文庫

電子發(fā)燒友網(wǎng)技術(shù)文庫為您提供最新技術(shù)文章,最實用的電子技術(shù)文章,是您了解電子技術(shù)動態(tài)的最佳平臺。

  • 動態(tài)時鐘停止重啟太快,可通過編程LPDDR2控制器解決

    在沒有內(nèi)存事務(wù)處理執(zhí)行以及如果接收到內(nèi)存請求重啟時鐘時,用戶可通過編程 LPDDR2 控制器來停止 DRAM 時鐘。...

    1606次閱讀 · 0評論 dramsoc
  • FPGA中的冒險現(xiàn)象和如何處理毛刺

    通過改變設(shè)計,破壞毛刺產(chǎn)生的條件,來減少毛刺的發(fā)生。例如,在數(shù)字電路設(shè)計中,常常采用格雷碼計數(shù)器取代普通的二進(jìn)制計數(shù)器,這是因為格雷碼計數(shù)器的輸出每次只有一位跳變,消除了競爭冒險的發(fā)生條件,避免了毛刺的產(chǎn)生。...

    1977次閱讀 · 0評論 fpga邏輯電路毛刺
  • FPGA資源怎么平民化?阿里云的新改造

    FPGA (現(xiàn)場可編程門陣列)由于其硬件并行加速能力和可編程特性,在傳統(tǒng)通信領(lǐng)域和IC設(shè)計領(lǐng)域大放異彩。一路走來,F(xiàn)PGA并非一個新興的硬件器件,由于其開發(fā)門檻過高,硬件加速算法的發(fā)布和部署保護(hù)要求非常高,F(xiàn)PGA的使用一直是高冷的美人,沒有走入尋常百姓家,導(dǎo)致FPGA的計算潛力還沒有得到深入的挖掘...

    1065次閱讀 · 0評論 fpga阿里云異構(gòu)計算
  • 基于單片機(jī)對FPGA進(jìn)行編程配置

    本文實現(xiàn)了基于遺傳算法的硬件演化過程。通過Mcu隨機(jī)產(chǎn)生種群,選擇好的基因進(jìn)行交叉變異產(chǎn)生后代,然后將合適的基因通過 測試 找到最佳重構(gòu)方案。選擇最佳方案應(yīng)用于硬件,實現(xiàn)自我修復(fù)和自適應(yīng)。...

    5704次閱讀 · 0評論 fpga單片機(jī)
  • 基于FPGA的PCIe設(shè)備如何才能滿足PCIe設(shè)備的啟動時間的要求?

    根據(jù)PCIe的協(xié)議,當(dāng)設(shè)備啟動后,PCIe設(shè)備必須滿足啟動時間的要求,即上電后100ms內(nèi),完成PCIe設(shè)備的初始化。如果不能滿足PCIe設(shè)備啟動時間的要求,則lspci可能無法檢測到基于FPGA的PCIe設(shè)備,需要reboot服務(wù)器。眾所周知,F(xiàn)PGA芯片規(guī)模越來越大,那么如何做才能滿足PCIe設(shè)...

    8686次閱讀 · 0評論 fpgapcie可編程邏輯
  • 可擴(kuò)展處理平臺Zynq的啟動過程

    BootROM在POR復(fù)位后經(jīng)過硬件啟動后自動運(yùn)行,也可在非POR復(fù)位后直接運(yùn)行(不經(jīng)過硬件啟動),其內(nèi)容固化在內(nèi)部ROM中,不能修改,主要初始化MMU和一些系統(tǒng)資源(以使其滿足BootROM執(zhí)行的要求)以及加載FSBL程序段等。BootROM在CPU 0執(zhí)行,而CPU 1執(zhí)行WFE指令...

    1119次閱讀 · 0評論 可編程邏輯zynq
  • 如何避免升級失敗而使FPGA變磚呢?

    如果升級過程中出現(xiàn)意外情況,F(xiàn)LASH里面原有的固件被破壞,那么FPGA能夠從備份固件區(qū)啟動配置,即FLASH里要有另外一份沒有問題的固件備份,且FPGA可以自動跳轉(zhuǎn)到這個固件區(qū)讀取固件。...

    2636次閱讀 · 0評論 fpgaflashxilinx
  • 可編程在輔助駕駛系統(tǒng)中的應(yīng)用

    通過消除繁瑣的駕駛動作,輔助駕駛還可提供更高的舒適水平。例如,傳統(tǒng)的巡航控制允許司機(jī)設(shè)定一個固定的行駛速度,同時在需要時可手動控制。而現(xiàn)在的汽車則提供自動巡航控制(ACC)功能,可以自動控制油門和剎車來適應(yīng)前面車輛的速度,從而與其保持安全距離。如果前面的車輛加速開走或改變行駛路徑,ACC會自動返回傳...

    699次閱讀 · 0評論 fpgaxilinx可編程邏輯
  • Xilinx的7系列FPGA高速收發(fā)器:TX發(fā)送端的介紹

    每一個收發(fā)器擁有一個獨(dú)立的發(fā)送端,發(fā)送端有PMA(Physical Media Attachment,物理媒介適配層)和PCS(Physical Coding Sublayer,物理編碼子層)組成,其中PMA子層包含高速串并轉(zhuǎn)換(Serdes)、預(yù)/后加重、接收均衡、時鐘發(fā)生器及時鐘恢復(fù)等電路。PC...

    3160次閱讀 · 0評論 fpgaxilinx可編程邏輯
  • PCB設(shè)計過程中需要考慮的因素

    千兆位級串行I/O技術(shù)有著極其出色的優(yōu)越性能,但這些優(yōu)越的性能是需要條件來保證的,即優(yōu)秀的信號完整性。例如,有個供應(yīng)商報告說,他們第一次試圖將高速、千兆位級串行設(shè)計用于某種特定應(yīng)用時,失敗率為90%。為了提高成功率,我們可能需要進(jìn)行模擬仿真,并采用更復(fù)雜的新型旁路電路。...

    2612次閱讀 · 0評論 fpgapcb
  • FPGA和ASIC之間界限正在模糊,F(xiàn)PGA為未來的ASIC提供設(shè)計架構(gòu)

    該系列器件現(xiàn)在包括從基本的可編程邏輯一直到復(fù)雜的SoC。在各種應(yīng)用領(lǐng)域(包括汽車,AI,企業(yè)網(wǎng)絡(luò),航空航天,國防和工業(yè)自動化等)中,F(xiàn)PGA可以使芯片制造商以在必要時可以更新的方式來實施系統(tǒng)。在協(xié)議,標(biāo)準(zhǔn)和最佳實踐仍在發(fā)展以及要求ECOS保持競爭力的新市場中,這種靈活性至關(guān)重要。...

    791次閱讀 · 0評論 fpgaasic可編程邏輯
  • 一個SDSoC設(shè)計開發(fā)流程需要哪些步驟呢?

    SDSoC將自動執(zhí)行那些通過PL(可編程邏輯)加速的功能,其他功能保留在PS(處理器系統(tǒng))中。SDSoC也將自動生成軟/硬件之間的連接和DataMover邏輯以連接PL和PS中的功能。如果最終的結(jié)果未達(dá)到設(shè)計要求,開發(fā)者可以重新進(jìn)行軟硬件功能分區(qū),探索最優(yōu)的系統(tǒng)架構(gòu)。...

    1938次閱讀 · 0評論 soc可編程邏輯
  • 可編程邏輯器件改變數(shù)字系統(tǒng)設(shè)計方法

    可編程邏輯器件PLD(Programmable Logic De-vice)是一種數(shù)字電路,它可以由用戶來進(jìn)行編程和進(jìn)行配置,利用它可以解決不同的邏輯設(shè)計問題。PLD由基本邏輯門電路、觸發(fā)器以及內(nèi)部連接電路構(gòu)成,利用軟件和硬件(編程器)可以對其進(jìn)行編程,從而實現(xiàn)特定的邏輯功能。可編程邏輯器件自20世...

  • 機(jī)器視覺和智能圖像處理技術(shù)之間的關(guān)系

    機(jī)器視覺(Machine Vision)是人工智能領(lǐng)域中發(fā)展迅速的一個重要分支,目前正處于不斷突破、走向成熟的階段。一般認(rèn)為機(jī)器視覺“是通過光學(xué)裝置和非接觸傳感器自動地接受和處理一個真實場景的圖像,通過分析圖像獲得所需信息或用于控制機(jī)器運(yùn)動的裝置”,可以看出智能圖像處理技術(shù)在機(jī)器視覺中占有舉足輕重的...

    12922次閱讀 · 0評論 圖像處理機(jī)器視覺
  • 一種基于CPLD的可編程頻率電壓變換電路介紹

    電氣自動化和過程自動化及自動檢測領(lǐng)域常常用到頻率電壓變換器F/V,需要將頻率信號轉(zhuǎn)換為電壓信號。F/V變換器的實現(xiàn)方法一般有3種:一是基于專用F/V轉(zhuǎn)換芯片(如LM331),二是基于模擬電路,三是基于微處理器和D/A轉(zhuǎn)換器。前兩種F/V變換器的共同缺點是量程單一,頻率變換范圍不能在線改變或不能方便地...

    2442次閱讀 · 0評論 cpld可編程邏輯
  • 這種可編程衰減器最高可支持8×8輸入輸出的矩陣結(jié)構(gòu)

    可編程衰減器位于基站和終端之間,通過對射頻信號的衰減控制,實現(xiàn)對無線信號的模擬,從而實現(xiàn)對測試場景的模擬??删幊趟p器提供多個數(shù)控接口,從小到大可以構(gòu)建各個層次的測試網(wǎng)絡(luò)。所構(gòu)成的衰減矩陣通過模擬空口信道實現(xiàn)移動、切換、覆蓋等多種測試項。...

    3626次閱讀 · 0評論 fpgacpu衰減器
  • 利用FPGA的可編程性和Java平臺良好的移植性的嵌入式系統(tǒng)平臺

    傳統(tǒng)的嵌入式系統(tǒng)設(shè)計的主要目標(biāo)是找到一種優(yōu)化的體系結(jié)構(gòu)來完成單一的,特定的功能。對這樣的系統(tǒng)來說,ASIC和核心處理器是作為特別的構(gòu)件模塊加以考慮 的:設(shè)計者根據(jù)應(yīng)用的要求選擇適當(dāng)?shù)腁SIC,根據(jù)給定的性能要求比如處理器主頻,系統(tǒng)穩(wěn)定性,以及對功耗的要求等選用適當(dāng)?shù)奶幚砥鲀?nèi)核。...

    1669次閱讀 · 0評論 fpgajava可編程邏輯
  • 用FPGA來實現(xiàn)控制電阻的提供的設(shè)計過程

    本文介紹了用FPGA來實現(xiàn)控制電阻的提供,用軟件的方式來設(shè)計硬件,設(shè)計過程中可用有關(guān)軟件進(jìn)行各種仿真,同時整個系統(tǒng)可集成在一個芯片上,體積小、功耗低,可靠性高,又因為其內(nèi)部有存儲單元,所以能夠滿足上述的“記憶”功能。...

    4119次閱讀 · 0評論 fpga可編程邏輯
  • 基于CPLD的可編程高精度CCD信號發(fā)生器的設(shè)計方案

    CCD (Charge Coupled Devices)電荷藕合器件是20世紀(jì)70年代初發(fā)展起來的新型半導(dǎo)體 器件。目前CCD作為光電傳感器由于其具有體積小、重量輕、功耗小、工作電壓低和抗燒毀 等優(yōu)點以及在分辨率、動態(tài)范圍、靈敏度、實時傳輸、自掃描等特性,廣泛地應(yīng)用于攝像 材、氣象、航天航空、軍事、...

    1725次閱讀 · 0評論 ccdcpld可編程邏輯
  • Xilinx DocNav工具的使用(文檔查詢利器)

    DocNav(Documentation Navigator)可以看作是Xilinx的文檔、視頻“集裝箱”,幾乎所有與芯片、開發(fā)工具、設(shè)計方法、IP等相關(guān)的文檔和視頻都可以在這里找到,更重要的是它提供了一些快速查找資料的方法。 DocNav的安裝: -可單獨(dú)安裝 -Vivado安裝文件中已包含該軟件...

    21254次閱讀 · 0評論 fpgaxilinx