一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>模擬技術(shù)>Giga ADC的架構(gòu)及優(yōu)化輸出雜散性能的主要措施

Giga ADC的架構(gòu)及優(yōu)化輸出雜散性能的主要措施

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦

6種常見的成因分析及解決辦法

雖然目前的高分辨率SAR ADC和Σ-Δ ADC可提供高分辨率和低噪聲,但系統(tǒng)設(shè)計(jì)師們可能難以實(shí)現(xiàn)數(shù)據(jù)手冊上的額定SNR性能。而要達(dá)到最佳SFDR,也就是在系統(tǒng)信號(hào)鏈中實(shí)現(xiàn)無的干凈噪底,可能
2019-02-14 14:18:45

ADC輸出的成因是什么?有哪些優(yōu)化措施

Giga ADC 是 TI 推出的采樣率大于 1GHz 的數(shù)據(jù)轉(zhuǎn)換產(chǎn)品系列,主要應(yīng)用于微波通信、衛(wèi)星通信以及儀器儀表。本文介紹了 Giga ADC主要架構(gòu)以及 ADC 輸出的成因分析,以及優(yōu)化性能主要措施。
2021-04-07 06:23:37

ADC兩種電源所需性能的指導(dǎo)原則

估計(jì)DC / DC轉(zhuǎn)換器中存在的最大允許紋波,現(xiàn)在考慮到ADC直接由包含紋波的電源供電。圖7:非理想AVDD電源的電路配置系統(tǒng)設(shè)計(jì)公差將揭示維持所需性能的最大可接受刺激。我們在這里考慮最差的
2019-12-11 17:00:25

Giga ADC架構(gòu)怎么樣?ADC輸出的原因是什么?

Giga ADC目前已經(jīng)廣泛的應(yīng)用于數(shù)據(jù)采集、儀器儀表、雷達(dá)和衛(wèi)星通信系統(tǒng);隨著采樣速率和精度的進(jìn)一步提高,Giga ADC架構(gòu) 是什么樣的? Giga ADC中的輸出的形成原因是什么?有什么樣相應(yīng)的優(yōu)化措施了?
2021-04-06 06:38:13

優(yōu)化信號(hào)鏈的電源系統(tǒng) — 多少電源噪聲可以接受?

)或載波信號(hào)(dBc)來指定。電源紋波耦合到載波信號(hào)可產(chǎn)生干擾信號(hào),這會(huì)降低SFDR。圖1比較了采用干凈電源和噪聲電源供電兩種情況下,AD9208高速ADC的SFDR性能。在這種情況下,當(dāng)1 MHz
2021-06-16 09:18:18

測試線損怎么確定?

測試線損問題? 有的時(shí)候是一個(gè)范圍,怎么確定線損呢?
2020-05-08 05:55:31

測試線損問題?

測試線損問題? 有的時(shí)候測得是一個(gè)范圍,怎么確定線損呢?
2016-09-11 23:41:06

電感對高效IGBT4逆變器設(shè)計(jì)的影響

電流,這樣該階段的損耗會(huì)比低電感設(shè)置的損耗低1.8 mJ。這種效果主要受拖尾電流降低的影響,即“更快速”地獲得10%的值。實(shí)驗(yàn)表明隨著電感的升高IGBT的開通損耗會(huì)降低,二極管損耗會(huì)增大。圖4顯示在
2018-12-10 10:07:35

相關(guān)問題解答

達(dá)到高鑒相頻率,低相噪的目的,甚至?xí)^小數(shù)分頻的鎖相環(huán)。另外也需要考慮由于采用了補(bǔ)償電路,所以該電路會(huì)增加環(huán)內(nèi)的相位噪聲。 從性能上看,在較小的信道間隔(1MHz)上,小數(shù)分頻的鎖相環(huán)的
2019-01-16 12:27:07

問題如何解決?

考慮由于采用了補(bǔ)償電路,所以該電路會(huì)增加環(huán)內(nèi)的相位噪聲。從性能上看,在較小的信道間隔(1MHz)上,小數(shù)分頻的鎖相環(huán)的性能也會(huì)比整數(shù)分頻的鎖相環(huán)好。在中等的信道間隔(10kHz,1MHz)上
2017-04-27 15:58:16

AD9164問題如何解決?

出現(xiàn)一個(gè)與基帶信號(hào)相關(guān)的點(diǎn)幅度-50dBm左右,影響了射頻輸出的Sfdr。具體現(xiàn)象: 輸出2.2ghz點(diǎn)頻時(shí),點(diǎn)在2.6GHz 輸出2.3ghz點(diǎn)頻時(shí),在2.5ghz 輸出2.4ghz點(diǎn)頻
2023-12-04 07:39:16

AD9361輸出點(diǎn)頻很大

的是載波信號(hào),2.5Ghz,如圖,頻譜很好,我用DDS產(chǎn)生一個(gè)500K的單音信號(hào),理論上出來是2.5G偏移500K的單音信號(hào),用頻譜測得確實(shí)輸出了2.5G偏移500K的信號(hào),但是周圍還有很多,不知道
2018-08-27 11:51:16

AD9361的TX輸出

我們準(zhǔn)備把AD9361用于TDD系統(tǒng),但由于時(shí)延等問題,想把9361配置成FDD模式,通過外部的開關(guān)實(shí)現(xiàn)TDD切換;需要了解一下FDD模式下TX通道的/噪底等情況,以便設(shè)計(jì)開關(guān)的收發(fā)隔離;1
2018-12-27 09:24:47

AD9467采集信號(hào)有

各位大牛,請教一下。我現(xiàn)在用AD9467-250,采樣時(shí)鐘用AD9517-3出的200MHz,采集70M、0dBm單音信號(hào)。頻譜上出現(xiàn)較多的。ADC前端電路按照AD9467手冊推薦的設(shè)計(jì)。ADC
2019-01-25 08:21:14

AD9467采集信號(hào)的如何消除?

各位大牛,請教一下。我現(xiàn)在用AD9467-250,采樣時(shí)鐘用AD9517-3出的200MHz,采集70M、0dBm單音信號(hào)。頻譜上出現(xiàn)較多的。ADC前端電路按照AD9467手冊推薦的設(shè)計(jì)。ADC
2023-12-08 06:52:03

AD9912輸出

參考輸入為245.76MHz/0dBm,輸出61.44MHz附近給鎖相環(huán)做參考,可是輸出一直有。我改用信號(hào)源直接給鎖相環(huán)提供參考就沒有散了,所以推斷出是AD9912引入的。我同事他也用
2018-12-25 11:41:21

AD9912的DAC輸出比較大

近日通過多次測試,發(fā)現(xiàn)AD9912的DAC輸出比較大。望幫忙分析分析 環(huán)境條件如下:1、3.3v,1.8v均為LDO電源供電;原理圖參考的是官方提供的文件。2、外部1G時(shí)鐘輸入,旁路內(nèi)部PLL
2019-03-08 15:14:23

AD9958只有80左右的抑制

前段時(shí)間做了一個(gè)關(guān)于AD9958的板子,輸出頻率在14MHz到22MHz,從其PDF資料上的相位噪聲曲線看,15MHz在10KHz以內(nèi)的非常好,而實(shí)際上做出來近端幾百Hz的最差的只有80左右
2019-02-22 08:27:59

ADF4351有輸出

我使用ADF4351,其輸出在中心頻率偏移184k附近有輸出,通過減小環(huán)路帶寬,減小充電電流等,有一定的降低, 此時(shí)帶來靠近中心頻率出的噪聲升高,通過對比不同的板卡,都存在類似的現(xiàn)象,環(huán)路
2018-10-12 09:24:23

ADF4355近端

最近在用adf4355,輸出頻率3915MHz,參考頻率100MHz,PDF頻率50MHz,其余配置為adi軟件導(dǎo)出的默認(rèn)配置,結(jié)果近端出現(xiàn)如圖所示,頻率大約在28kHz和66kHz兩處比較明顯。已經(jīng)排除電源影響,且修改環(huán)路濾波器和降低cp電流均沒有什么變化。請教各位大神還有什么原因是沒有考慮到的
2022-01-21 16:49:31

CC1120 gfsk問題

我用cc1120實(shí)現(xiàn)頻分復(fù)用,現(xiàn)在發(fā)現(xiàn)存在現(xiàn)象,尤其是2個(gè)以上不同信道一起發(fā)射時(shí),他們的疊加導(dǎo)致其他信道被污染,請問這種情況有解決方法么
2018-06-24 03:14:54

HMC704非整數(shù)邊界

在使用HMC704中遇到非整數(shù)邊界問題,麻煩各位看看: REFin:100MHz, N=2, 鑒相頻率50MHz輸出分別為10025MHz,10050MHz和10075MHz環(huán)路濾波器帶寬:1
2019-02-21 14:05:56

ad9914太大是什么原因?

n你好,我在用9914時(shí)候是用adf34351提供3G參考,9914輸出1.12G信號(hào),可是經(jīng)常出現(xiàn)很大,躁底抬起很高。請問,這是什么問題?附件
2018-09-26 15:35:06

pll芯片整數(shù)邊界

眾所周知,ADI公司的頻率源芯片在鑒相頻率整數(shù)倍處存在整數(shù)邊界問題。拿ADF4355舉例,鑒相頻率取20MHz,輸出5000.01MHz,由于5000MHz為20MHz的整數(shù)倍,所以此輸出頻率只
2018-09-04 11:35:47

一種新型的共址測試方案

傳統(tǒng)測試方案以TD-LTE Band40移動(dòng)基站的發(fā)射機(jī)部分為例,其下行Tx射頻性能基本情況如下:最大輸出功率:20 W=43 dBm;載波頻率:2 300 MHz—2 400 MHz;載波帶寬
2020-12-03 15:58:08

什么是內(nèi)存優(yōu)化?有那些優(yōu)化措施?

什么是內(nèi)存優(yōu)化?有那些優(yōu)化措施?
2022-01-14 06:22:51

使用AD9783時(shí)遇到的問題如何解決?

每隔3KHz存在,無法通過降低信號(hào)功率,改變時(shí)鐘數(shù)據(jù)相位來改善 更改參考時(shí)鐘為60MHz,間隔變?yōu)?5K 更改參考時(shí)鐘為20MHz是,消失 請問各位大神這個(gè)問題應(yīng)該怎么考慮,謝謝 另外當(dāng)去掉DAC輸出輔助之后用示波器測試波形如下,這種現(xiàn)象是信號(hào)發(fā)生反射了嗎?
2023-12-07 07:09:55

分析、優(yōu)化和消除帶VCO的鎖相環(huán)在高達(dá)13.6 GHz處的整數(shù)邊界

采樣,這種偏移1 MHz的IBS混疊至所需信號(hào)的兩側(cè)。因此,當(dāng)所需輸出為2001 MHz時(shí),信號(hào)將位于2000 MHz和2002 MHz。整數(shù)邊界不受歡迎的兩個(gè)主要原因:如果它們距離載波(期望
2019-10-11 08:30:00

發(fā)現(xiàn)抖動(dòng)、相位噪聲、鎖定時(shí)間或問題怎么解決

于相位噪聲、鎖定時(shí)間或卻并非如此。表1給出了環(huán)路帶寬對這些性能指標(biāo)的影響的大致參考。 性能指標(biāo)最優(yōu)帶寬備注抖動(dòng)BWJIT最優(yōu)值一般為BWJIT。在低集成限制更高的一些情況下,有時(shí)較窄的環(huán)路帶寬實(shí)際上效果更好。鎖定時(shí)間無限VCO鎖定時(shí)間隨著環(huán)路帶寬的增加而提高,但有時(shí)會(huì)受到VCO校準(zhǔn)時(shí)間…
2022-11-16 07:56:45

各測試點(diǎn)對系統(tǒng)測試的意義

測量發(fā)射機(jī)1(或2)的輸出載頻和,從多工器泄漏過來的另一臺(tái)發(fā)射機(jī)的信號(hào)。以及發(fā)射機(jī)由此所產(chǎn)生的反向互調(diào)。而端口3對于系統(tǒng)來說是最為重要的,因?yàn)樗械妮d頻和都從這里開始輻射到空中。也就是說,無論
2017-11-15 10:35:09

如何仿真并消除整數(shù)邊界?

整數(shù)邊界不受歡迎的原因有哪些?如何改變PFD頻率?怎樣將ADIsimFrequencyPlanner應(yīng)用到寬帶VCO里?
2021-04-12 06:28:29

如何在保證相位噪聲性能的基礎(chǔ)上改善整數(shù)邊界達(dá)10dB?

小數(shù)分頻器整數(shù)邊界問題的提出小數(shù)分頻器整數(shù)邊界優(yōu)化設(shè)計(jì)
2021-04-19 08:32:15

如何抑制DDS輸出信號(hào)中問題?

DDS的工作原理是什么?如何抑制DDS輸出信號(hào)中問題?
2021-05-26 07:15:37

如何滿足高性能基站(BTS)接收機(jī)對半中頻指標(biāo)的要求?

如何滿足高性能基站(BTS)接收機(jī)對半中頻指標(biāo)的要求?為達(dá)到這一目標(biāo),工程師必須理解混頻器的IP2與二階響應(yīng)之間的關(guān)系,然后選擇滿足系統(tǒng)級(jí)聯(lián)要求的RF混頻器。混頻器數(shù)據(jù)手冊以二階交調(diào)點(diǎn)(IP2)或2x2抑制指標(biāo)的形式表示二階響應(yīng)性能。
2019-08-21 07:53:30

如何確定DDS輸出信號(hào)頻譜中的

直接數(shù)據(jù)頻率合成器(DDS)因能產(chǎn)生頻率捷變且殘留相位噪聲性能卓越而著稱。另外,多數(shù)用戶都很清楚DDS輸出頻譜中存在的噪聲,比如相位截?cái)?b class="flag-6" style="color: red">雜以及與相位-幅度轉(zhuǎn)換過程相關(guān)的等。此類是實(shí)際
2023-12-15 07:38:37

如何確定總體半中頻指標(biāo)?為LTE接收機(jī)選擇RF混頻器?

如何滿足高性能基站(BTS)接收機(jī)對半中頻指標(biāo)的要求?為達(dá)到這一目標(biāo),工程師必須理解混頻器的IP2與二階響應(yīng)之間的關(guān)系,然后選擇滿足系統(tǒng)級(jí)聯(lián)要求的RF混頻器?;祛l器數(shù)據(jù)手冊以二階交調(diào)點(diǎn)(IP2)或2x2抑制指標(biāo)的形式表示二階響應(yīng)性能。
2019-08-30 07:53:12

如何降低輸出信號(hào)電平?

DDS的工作原理是什么如何降低輸出信號(hào)電平?DDS作為分頻器在鎖相環(huán)中的應(yīng)用研究
2021-04-22 06:09:32

怎么在相位噪聲、和鎖定時(shí)間達(dá)成平衡?

假設(shè)您已經(jīng)通過迭代信息傳遞相位邊限和回路帶寬在鎖相環(huán)(PLL)上花費(fèi)了一些時(shí)間。但遺憾地是,還是無法在相位噪聲、和鎖定時(shí)間之間達(dá)成良好的平衡。感到泄氣?想要放棄?等一下!你是否試過伽馬優(yōu)化參數(shù)?
2019-07-31 07:26:15

手機(jī)輻射測試及分析/移動(dòng)通信基站的輻射測試

測試的一些資料,期刊論文,有需要的朋友自行下載吧
2018-09-26 10:15:21

教你辨別電源的噪聲性能是否足夠?

,這會(huì)降低SFDR。圖1比較了采用干凈電源和噪聲電源供電兩種情況下,AD9208高速ADC的SFDR性能。在這種情況下,當(dāng)1 MHz電源紋波作為調(diào)制散出現(xiàn)在ADC的快速傅立葉變換(FFT)頻譜輸出
2021-06-21 09:26:33

時(shí)序至關(guān)重要:具有分?jǐn)?shù)頻率合成器的鎖相環(huán)邊界怎么減少

—— 該現(xiàn)象發(fā)生在載波的偏移距離等于到最近整數(shù)通道的距離時(shí)。 例如,若是鑒相器頻率為100MHz,輸出頻率為2001MHz,那么整數(shù)邊界將為1MHz的偏移量。在這種情況下,1MHz還是可以容忍的。但
2018-09-06 15:11:00

構(gòu)建手機(jī)RF傳導(dǎo)與輻射實(shí)驗(yàn)室,求證

傳導(dǎo)和輻射的FCC限值是什么情況,沒看懂,求指點(diǎn)。另外,2G和3G的測試,除了測試頻率范圍不同外,還有哪些不同,提前謝謝大神?。。。。。?!
2013-03-10 21:38:03

求教有關(guān)鎖相環(huán)的問題

小弟正在調(diào)試一款X波段(9.6-10.8GHz)的鎖相環(huán),采用的是內(nèi)部集成VCO的HMC778LP6CE芯片。在調(diào)試中,我發(fā)現(xiàn)在距中心頻率50Hz整數(shù)倍的頻率處有很多,請問各位大神這些
2014-07-21 15:47:54

汽車電子電氣架構(gòu)設(shè)計(jì)及優(yōu)化措施

的知識(shí),開發(fā)周期也延長到了三到五年。所以,基于市場需求的汽車電子電氣架構(gòu)設(shè)計(jì)及其優(yōu)化措施需要引起生產(chǎn)廠家的高度重視。1.汽車電子電氣架構(gòu)設(shè)計(jì)的主要優(yōu)化工具分析1.1 數(shù)據(jù)庫基準(zhǔn)數(shù)據(jù)庫幾乎囊括了世界上
2016-10-18 22:10:19

混頻器分量如何正確測量

的其余部分。此類不希望有的輸出信號(hào)被稱為 “脈沖”。假如這些脈沖的功率足夠高,那就會(huì)在射頻設(shè)計(jì)中引發(fā)很多問題,例如:發(fā)送器中相鄰?fù)ǖ赖奈廴?、接收器中的靈敏度損失、或期望信號(hào)自身的失真。視系統(tǒng)
2019-07-23 08:17:34

電源系統(tǒng)優(yōu)化系列——如何分析高性能信號(hào)鏈中電源紋波

優(yōu)化PDN。為了驗(yàn)證優(yōu)化PDN的噪聲性能是否足以滿足高性能技術(shù)規(guī)格要求,對AD9175進(jìn)行相位噪聲評(píng)估,并檢測載波周圍邊帶的DAC輸出頻譜。1如表2所示,相位噪聲檢測結(jié)果在數(shù)據(jù)手冊技術(shù)規(guī)格規(guī)定
2021-07-03 07:00:00

直流電流干擾的判別方法

時(shí),則認(rèn)為有直流電流干擾;當(dāng)管道任意點(diǎn)上的管地電位較自然電位正向偏移100mV或管道附近的土壤電位梯度大于2.5mV/m時(shí),應(yīng)及時(shí)采取防護(hù)措施。歐盟標(biāo)準(zhǔn)EN50162規(guī)定可以使用管地電位較自然電位偏移
2020-12-01 16:22:35

確定散來源的方法

直接數(shù)據(jù)頻率合成器(DDS)因能產(chǎn)生頻率捷變且殘留相位噪聲性能卓越而著稱。另外,多數(shù)用戶都很清楚DDS輸出頻譜中存在的噪聲,比如相位截?cái)?b class="flag-6" style="color: red">雜以及與相位-幅度轉(zhuǎn)換過程相關(guān)的等。此類是實(shí)際
2018-08-27 11:34:36

認(rèn)識(shí)寬帶GSPS ADC中的無動(dòng)態(tài)范圍

(ENOB)、輸入帶寬、無動(dòng)態(tài)范圍(SFDR)以及微分或積分非線性度等。對于GSPS ADC,最重要的一個(gè)交流性能參數(shù)可能就是SFDR。簡單而言,該參數(shù)規(guī)定了ADC以及系統(tǒng)從其他噪聲或者任何其他頻率中
2018-11-01 11:31:37

請問AD9910由哪里產(chǎn)生的?

最近使用AD9910時(shí)發(fā)現(xiàn),在960MHz時(shí)鐘下。AD9910輸出300MHz、290MHz和302MHz(均為單音模式),3個(gè)點(diǎn)頻信號(hào)。其中300MHz信號(hào)在100MHz頻寬內(nèi)較好,基本都在
2018-11-29 09:49:07

請問AD9914問題如何解決

貴公司的專家們好,我最近在做的項(xiàng)目使用的AD9914芯片,芯片使用3.2GHz參考時(shí)鐘,DDS輸出950MHz信號(hào)時(shí)150MHz,200MHz,處有-65dBc左右的,300MHz處有
2018-11-13 09:35:04

請問ADF4351的輸出和相噪怎么減小?

ADF4351輸出,相噪遠(yuǎn)不及器件參考值理想。而且在離中心頻率最近處的散出現(xiàn)在偏離中心頻率5KHz的地方。從頻譜來分析,我估計(jì)如果能減小或者消除該,則相噪應(yīng)該可以明顯變好。電源我采用了兩顆
2018-09-29 15:40:47

請問ADF4355近端有什么解決辦法

Current可優(yōu)化至51dBc左右。ADIsimfrequencyPlanner也沒有這么近的仿真值提供,該從何而來,有何推薦的解決方法?(設(shè)置輸出為4100MHz則無此)另外若采用
2018-08-22 10:40:08

請問ADF4356鑒相頻率諧波處有較強(qiáng)是什么導(dǎo)致的?

的?舉例說明:鑒相頻率50M,輸出頻率5015M,這個(gè)時(shí)候在5000M和5030M觀察到,約為-75dBc,同時(shí)輸出信號(hào)的參考也較強(qiáng),約為-82dBc,請問有什么解決辦法么?@
2019-02-15 13:26:51

請問HMC833整數(shù)邊界緣由是什么?

如圖,這是數(shù)據(jù)手冊上說的HMC833參考為50MHz輸出為5900.8Mhz時(shí)的情況。圖上頻偏頻偏為400KHz和800Khz的地方都有。根據(jù)數(shù)據(jù)手冊上的理論,我能理解800Khz處的是整數(shù)邊界,但我沒弄懂400Khz處的緣由?哪位明白的,可以解釋一下?謝謝
2018-10-09 17:57:58

請問HMC833是否有低模式

HMC833低(1)HMC833是否有低模式。(2)改變seed in fraction是否有作用?
2019-01-15 08:42:05

請問ad9361的整數(shù)邊界指標(biāo)是多少?

請問ADI和各位大神,AD9361的整數(shù)邊界指標(biāo)是多少啊?我以前用ADI的小數(shù)分頻芯片如ADF4112、AD4350、ADRF6750等都能控制在近-60dBc以下,現(xiàn)在用AD9361
2018-08-23 07:15:55

請問開關(guān),邊帶的含義是什么?

各位好我在看模擬對話的時(shí)候,看到邊帶和開關(guān)不太明白,請問大家這其中的含義以及它將導(dǎo)致什么后果?謝謝大家了?。。?/div>
2019-01-09 09:29:01

選擇環(huán)路帶寬涉及抖動(dòng)、相位噪聲、鎖定時(shí)間或問題

而言是最優(yōu)的,但對于相位噪聲、鎖定時(shí)間或卻并非如此。表1給出了環(huán)路帶寬對這些性能指標(biāo)的影響的大致參考。 性能指標(biāo)最優(yōu)帶寬備注抖動(dòng)BWJIT最優(yōu)值一般為BWJIT。在低集成限制更高的一些情況下,有時(shí)
2018-08-29 16:02:55

通過輸電網(wǎng)絡(luò)合探討GSPS ADC性能

V 域供電的 PDN 在各種輸入頻率下顯示出了良好的性能。這證明了可以組合域,并在不損失大量 ADC 性能的情況下以高效率、高性價(jià)比的方式為它們供電?! ¢_關(guān)  除了噪聲性能,由于采用了開關(guān)
2018-11-20 10:50:51

鑒相頻率的與環(huán)路濾波器的布線怎么改善

Hello! 請教個(gè)關(guān)于鑒相頻率與環(huán)路濾波器布線的問題。例如ADF4360,鑒相頻率的抑制的典型值為-70dBc左右,而實(shí)測為-60~-65dBc,也能接受,只是感覺各次倍頻的鑒相頻率太多
2018-11-07 09:03:01

風(fēng)扇引入的及噪聲問題

最近調(diào)試遇到個(gè)問題,40W功放輸出功率時(shí)在225K左右會(huì)有,抑制在-50dB左右,初步認(rèn)為是由于風(fēng)扇引起的,如過是風(fēng)扇引起的話,該如何解決
2014-03-28 09:58:41

高分辨率精密ADC產(chǎn)生原因是什么?

雖然目前的高分辨率SAR ADC和Σ-Δ ADC可提供高分辨率和低噪聲,但系統(tǒng)設(shè)計(jì)師們可能難以實(shí)現(xiàn)數(shù)據(jù)手冊上的額定SNR性能。而要達(dá)到最佳SFDR,也就是在系統(tǒng)信號(hào)鏈中實(shí)現(xiàn)無的干凈噪底,可能就更加困難了。信號(hào)可能源于ADC周圍的不合理電路,也有可能是因惡劣工作環(huán)境下出現(xiàn)的外部干擾而導(dǎo)致。
2019-08-12 06:51:54

高精度ADC信號(hào)鏈中固定頻率降低的特定設(shè)計(jì)解決方案

Steven Xie雖然目前的高分辨率SAR ADC和Σ-Δ ADC可提供高分辨率和低噪聲,但系統(tǒng)設(shè)計(jì)師們可能難以實(shí)現(xiàn)數(shù)據(jù)手冊上的額定SNR性能。而要達(dá)到最佳SFDR,也就是在系統(tǒng)信號(hào)鏈中實(shí)現(xiàn)無
2018-10-19 10:38:17

已全部加載完成