今天的內(nèi)容僅為設(shè)計(jì)模擬LDO的一些考慮。數(shù)字LDO和混合型LDO的內(nèi)容下次再更新。
首先,讓我們了解一些基本概念。LDO是用來(lái)做什么的?對(duì)于一個(gè)電源來(lái)說(shuō),我們希望得到一個(gè)非常干凈的DC電壓,但是,負(fù)載的瞬態(tài)變化以及輸入紋波都是LDO需要考慮的干擾因素。
LDO使用誤差放大器來(lái)比較參考電壓和反饋的輸出電壓,通過(guò)調(diào)整功率晶體管的柵極電壓,來(lái)調(diào)整輸出電流大小。在等效電路模型中,LDO簡(jiǎn)單地建模為一個(gè)可調(diào)電阻,確保當(dāng)輸入電壓和負(fù)載發(fā)生變化時(shí)輸出電壓是穩(wěn)定的。
壓差(Dropout Voltage)的定義為:LDO能夠支持的額定最大輸出電流情況下,最小的輸入減輸出的電壓差。
靜態(tài)電流IQ是輸入電流減輸出電流的差值。主要由三部分組成:基準(zhǔn)電壓源的電流,誤差放大器的電流以及電阻分壓器的電流。顯然,為了使電流效率最高,需要盡量小。
我們來(lái)看一下效率的計(jì)算公式。效率等于輸出功率與輸入功率之比。通常來(lái)說(shuō),IQ遠(yuǎn)小于負(fù)載電流,故可以忽略不計(jì)。當(dāng)輸入和輸出電壓差變大,效率會(huì)線(xiàn)性減小。因此效率低是LDO穩(wěn)壓器的主要問(wèn)題。
可以考慮以下兩個(gè)例子,如果前級(jí)的DC-DC轉(zhuǎn)換器提供了1.2V的輸入,目標(biāo)輸出電壓是1.0V,并且當(dāng)傳輸100mA時(shí),IQ為0.1mA,那么效率為1/1.2 = 83.3%。如果LDO直接與輸出電壓為3.7V的鋰離子電池連接,在其他條件相同的情況下,效率僅僅為27%。因此,LDO通常只作為第二級(jí)電源穩(wěn)壓器使用,前一級(jí)由開(kāi)關(guān)電源實(shí)現(xiàn)高效率的功率電壓轉(zhuǎn)換。
現(xiàn)在我們來(lái)看一下電源抑制PSR的概念。PSR的定義為在一定頻率下,輸出紋波電壓和輸入紋波電壓的比值。為了測(cè)試PSR,我們可以在不同頻率下在上加入正弦波并觀(guān)察衰減的輸出紋波。
在電池供電的應(yīng)用中,1MHz到100MHz這個(gè)頻帶是比較重要的。因?yàn)榍凹?jí)的DC-DC轉(zhuǎn)換器工作在此頻率下,并且會(huì)產(chǎn)生幾mV到幾十mV的電源紋波。從應(yīng)用的角度看,MHz范圍里的PSR也十分重要。正如在4G的通信系統(tǒng)中,基帶信號(hào)的帶寬可以達(dá)到20MHz,而在5G系統(tǒng)中,帶寬超過(guò)100MHz。
對(duì)于負(fù)載瞬態(tài)響應(yīng),一般使用輸出電容來(lái)提供緩沖電流,以緩解LDO環(huán)路延時(shí)。需要注意的是,電容不可避免地存在等效串聯(lián)電阻(ESR)。在古老的設(shè)計(jì)中,會(huì)添加ESR產(chǎn)生一個(gè)左半平面零點(diǎn)來(lái)補(bǔ)償次主極點(diǎn)以增加相位裕度?;蛘撸珽SR可能來(lái)源于布線(xiàn)的寄生電阻。負(fù)載瞬變過(guò)程中,ESR會(huì)提供額外的電壓誤差。比如當(dāng)負(fù)載從高到低發(fā)生瞬變時(shí),在LDO反饋回路響應(yīng)之前,電容會(huì)提供絕大部分的輸出電流,而電容電流會(huì)在ESR產(chǎn)生一個(gè)相反方向的電壓。因此,我們會(huì)觀(guān)察到額外的負(fù)脈沖電壓(紅色部分)。
為了比較不同的LDO的性能,英特爾公司的Peter Hazucha提出了一種性能指標(biāo)FoM。其中,響應(yīng)時(shí)間TR等于負(fù)載電容乘以ΔVOUT再除以最大輸出電流。為了獲得更好的FoM,我們需要使用更小的IQ來(lái)提供更大的最大電流。為此,需要設(shè)計(jì)一種低功耗的快速響應(yīng)LDO。很明顯,這是功耗和速度的折中。如果速度不夠,那就只能電容(面積)來(lái)湊了。
除了響應(yīng)速度,PSR對(duì)于噪聲敏感的模擬和射頻負(fù)載來(lái)說(shuō)是一個(gè)非常重要的指標(biāo)。此外,還有幾個(gè)考慮因素,比如實(shí)現(xiàn)低壓差才能實(shí)現(xiàn)高能量效率。同時(shí),全集成LDO需要做到面積優(yōu)化,面積就是成本。并且,其性能相對(duì)于工藝制程來(lái)說(shuō)應(yīng)該是要可擴(kuò)展的,即當(dāng)我們把同樣的電路結(jié)構(gòu)搬到更先進(jìn)工藝的情形下時(shí),性能也應(yīng)該要相應(yīng)地變得更好。但這一點(diǎn)并不是所有的LDO設(shè)計(jì)都能滿(mǎn)足的,取決于設(shè)計(jì)者的思路和采用的架構(gòu)。這個(gè)后面還會(huì)提到。
在一個(gè)典型的LDO設(shè)計(jì)中,LDO會(huì)存在至少兩個(gè)低頻極點(diǎn)。Power MOS的柵極有很大的RC時(shí)間常數(shù),這是因?yàn)檎`差放大器的輸出電阻和柵極的寄生電容都很大。同時(shí),輸出節(jié)點(diǎn)也有大電容,它來(lái)自濾波電容或者負(fù)載本身。顯然,由于LDO的負(fù)載電阻和導(dǎo)通電阻會(huì)隨著輸出電流的改變而改變,輸出極點(diǎn)也會(huì)因負(fù)載條件的不同而改變。
使LDO反饋回路穩(wěn)定是LDO設(shè)計(jì)中最基本的需求。因此,在我們?cè)O(shè)計(jì)LDO的時(shí)候,我們需要想清楚應(yīng)該把LDO的主極點(diǎn)設(shè)計(jì)在什么位置。
如果我們把主極點(diǎn)設(shè)計(jì)在輸出節(jié)點(diǎn)處,當(dāng)負(fù)載較大時(shí),單位增益頻率UGF在重載條件下會(huì)增加,因?yàn)檩敵鰳O點(diǎn)會(huì)移到更高的頻率。當(dāng)單位增益頻率接近第一個(gè)非主極點(diǎn)時(shí),環(huán)路的穩(wěn)定性會(huì)降低。
另一方面,如果我們把主極點(diǎn)設(shè)計(jì)在LDO的內(nèi)部節(jié)點(diǎn)時(shí),需要把內(nèi)部極點(diǎn)設(shè)計(jì)在較低的頻率下。這樣在輕載或空載的情況下,輸出幾點(diǎn)會(huì)接近主極點(diǎn),環(huán)路的穩(wěn)定性會(huì)受到的限制。
另一方面,如果考慮到PSR的影響,最好把主極點(diǎn)放在輸出節(jié)點(diǎn)。這樣我們可以在輸出節(jié)點(diǎn)處放置一個(gè)大電容來(lái)濾去電源的紋波。這樣,當(dāng)頻率高于的頻率時(shí),高頻紋波就會(huì)被負(fù)載電容濾去。
而在內(nèi)部主極點(diǎn)的情形下,PSR主要由LDO穩(wěn)壓反饋回路決定。當(dāng)環(huán)路增益減小時(shí),PSR會(huì)變得很差。在UGF附近的頻率處,PSR下降到大約0dB,即沒(méi)有PSR。
該表總結(jié)了把主極點(diǎn)設(shè)計(jì)在輸出節(jié)點(diǎn)和內(nèi)部節(jié)點(diǎn)時(shí)的各自?xún)?yōu)缺點(diǎn)。把輸出極點(diǎn)PO作為主極點(diǎn)時(shí),當(dāng)工藝尺寸變小時(shí),電路性能也會(huì)隨之變好,這是因?yàn)樵诟冗M(jìn)的工藝條件下,內(nèi)部極點(diǎn)更容易被推到高頻。而把內(nèi)部極點(diǎn)作為主極點(diǎn)時(shí),即使工藝變得更好,單位增益頻率UGF也難以提升,因?yàn)樵谳p載的情況下,UGF會(huì)受到的限制(除非引入其他的零點(diǎn)技術(shù)在補(bǔ)償次極點(diǎn))。把PO作為主極點(diǎn)的缺點(diǎn)是,需要大電流來(lái)驅(qū)動(dòng)內(nèi)部極點(diǎn)去到高頻,這樣會(huì)導(dǎo)致LDO的靜態(tài)電流增加。
我們可以選擇PMOS或NMOS來(lái)作為功率管。顯然,PMOS更容易在低壓下被驅(qū)動(dòng),而同樣條件下,NMOS需要更高的電壓來(lái)驅(qū)動(dòng)。為了保持低壓差,一般需要用到升壓電荷泵電路來(lái)驅(qū)動(dòng)NMOS的誤差放大器EA。
就輸出阻抗而言,由于NMOS功率級(jí)的一個(gè)源級(jí)跟隨器,因此它可以提供對(duì)負(fù)載瞬態(tài)變化的本征響應(yīng)(intrinsic response)。因?yàn)樵贚DO反饋回路響應(yīng)之前,VOUT已下降,那么NMOS功率管的VGS會(huì)隨之增加,并因此自動(dòng)提供更大的輸出電流。因此,在輸出阻抗ZoN的計(jì)算中,我們將1/gmN與其他因子并聯(lián),其中g(shù)mN為NMOS功率管的跨導(dǎo)。
基于NMOS LDO的特性,Replica LDO是一種簡(jiǎn)單適用于數(shù)字負(fù)載的選擇。在Replica LDO中,MN1和MN2是一對(duì)尺寸比為1:N匹配晶體管。如果偏置電流IB和輸出電流之比也為1:N,VOUT則近似等于VMIR,其中VMIR是基準(zhǔn)電壓VREF的鏡像電壓。當(dāng)然,IB和輸出電流不可能完全匹配,所以VOUT會(huì)隨著負(fù)載電流的變化而變化。如果負(fù)載能夠接受電源的變化,比如數(shù)字電路,就問(wèn)題不大。
另一個(gè)好處是,相比于well-regulated情況,VOUT隨負(fù)載變化的情況在瞬態(tài)響應(yīng)的時(shí)候會(huì)實(shí)現(xiàn)更小的undershoot和overshoot, 如右下角的圖。
前面講到,Source Follower的輸出阻抗為1/gm。有論文提出了一種新型的源級(jí)跟隨器Fliipped-Voltage Follower (FVF)。與普通的源級(jí)跟隨器相比,F(xiàn)VF具有更大的輸出電流能力和更小的輸出阻抗。在FVF結(jié)構(gòu)中,M1作為共柵放大級(jí),如果vo發(fā)生一個(gè)很小的變化,這一變化將被gm1ro1倍放大到va,并會(huì)控制M2的跨導(dǎo)gm2。因此,F(xiàn)VF的輸出阻抗為1/gm1ro1gm2。
良好的輸出電流的能力使得FVF本身即可作為一個(gè)簡(jiǎn)單的LDO,其中VSET僅為M8提供直流偏置。當(dāng)I1和I2,M7和M8大小匹配時(shí),VOUT應(yīng)該近似等于VMIR,其值接近VREF。誤差放大器和VSET電壓偏置僅消耗微小的電流,因?yàn)樗鼈儍H提供直流偏置電壓。與具有的差分輸入對(duì)的傳統(tǒng)LDO相比,F(xiàn)VF是單端結(jié)構(gòu),它的電流利用率相對(duì)差分結(jié)構(gòu)更高。因?yàn)閭鹘y(tǒng)差分輸入的誤差放大器的一端在LDO里面是恒定接VREF,那一條只支路的電流被浪費(fèi)了。
但是,簡(jiǎn)單結(jié)構(gòu)的電路只能提供很小的環(huán)路增益,這會(huì)導(dǎo)致DC regulation較差。為了達(dá)到更大的DC增益,可以使用共源共柵FVF結(jié)構(gòu)。它采用M2作為另一個(gè)共柵放大器級(jí)。現(xiàn)在,環(huán)路中存在來(lái)自于VOUT、VA、VG的三個(gè)極點(diǎn)。因此,從穩(wěn)定性角度來(lái)考慮,需要采用密勒補(bǔ)償。
如圖顯示了一種典型的LDO,其帶有片外負(fù)載電容和一個(gè)內(nèi)插的buffer。片外的大電容使得輸出極點(diǎn)很容易能成為主極點(diǎn)。同時(shí),buffer的輸入電容和輸出阻抗都很小,這樣可以更好地驅(qū)動(dòng)MOS功率管。因此,buffer的作用是把MOS功率管的一個(gè)低頻極點(diǎn)拆分成兩個(gè)相對(duì)高頻的極點(diǎn)。實(shí)現(xiàn)buffer最簡(jiǎn)單的方法是使用一個(gè)輸出阻抗為1/gm的源跟隨器。但是,如果我們想進(jìn)一步降低輸出阻抗,只用source follower,需要消耗很大的電流。
我們可以使用負(fù)反饋特性來(lái)進(jìn)一步減小輸出阻抗,而不是簡(jiǎn)單地增加source follower的偏置電流。如上圖計(jì)算的那樣,如果有一個(gè)環(huán)路增益為βA0的負(fù)反饋,輸出阻抗可以減小1+βA0倍。
利用負(fù)反饋的特性,我們就得到了super source follower (SSF),它增加了一個(gè)晶體管M2用于減小輸出阻抗。雖然在SSF中多了一個(gè)分支消耗功率,但是DC偏置電流得到了更高效的利用。當(dāng)輸入減小時(shí),將有更多的動(dòng)態(tài)電流可以用來(lái)下拉緩沖器的輸出。
評(píng)論