一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Mentor工具鏈接FPGA方不方便設(shè)計(jì)pcb

PCB線路板打樣 ? 來源:ct ? 2019-08-14 12:31 ? 次閱讀

加利福尼亞州圣克魯茲。 Mentor Graphics公司本周將推出一款工具,它將支持并發(fā)FPGA和電路板設(shè)計(jì)。 I/O Designer讓那些設(shè)計(jì)印刷電路板的人以圖形方式將信號(hào)分配給FPGA引腳,同時(shí)觀察FPGA設(shè)備供應(yīng)商設(shè)定的約束條件。該公司表示。圖形引腳分配可能聽起來像一個(gè)簡(jiǎn)單的任務(wù),但其影響遠(yuǎn)遠(yuǎn)不夠從瑣碎的。 Mentor表示,在產(chǎn)品案例研究中,I/O Designer允許用戶將設(shè)計(jì)的總板電路板長(zhǎng)度減少15%以上,從而減少了布線層和過孔。這些變化減少了設(shè)計(jì)時(shí)間和制造成本。

“過去,F(xiàn)PGA設(shè)計(jì)人員設(shè)計(jì)了FPGA并將其交給了pcb設(shè)計(jì)人員,后者不得不接受FPGA的指定引腳分配。 “Mentor系統(tǒng)設(shè)計(jì)部門產(chǎn)品開發(fā)總監(jiān)John Isaac說。 “當(dāng)您選擇布線PCB時(shí),會(huì)產(chǎn)生大量過多的連接長(zhǎng)度,更多的層和更多的過孔。”

電路板設(shè)計(jì)人員通常無法訪問FPGA設(shè)計(jì)規(guī)則來告訴他們什么是FPGA針用于什么目的。 Isaac表示,如果印刷電路板設(shè)計(jì)師交換引腳,結(jié)果可能是“不連續(xù)”,迫使電路板重新插入。

但I(xiàn)/O Designer是一個(gè)自動(dòng)化工具,可讓電路板設(shè)計(jì)師分配引腳遵循FPGA供應(yīng)商設(shè)置的約束和規(guī)則。 “pcb設(shè)計(jì)人員可以在[FPGA]器件庫中提供的限制條件下優(yōu)化基于pcb的引腳排列,并將這些引腳自動(dòng)傳回FPGA設(shè)計(jì)系統(tǒng),”Isaac說。他指出,所有這一切都是在圖形化的“拖放”環(huán)境中完成的。

除了圖形引腳分配外,I/O Designer還可以自動(dòng)生成FPGA描述中的原理圖符號(hào),如有必要,“破裂”一個(gè)太大而無法放在單張紙上的原理圖符號(hào)。

I/O Designer現(xiàn)已上市,起價(jià)為10,000美元。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
收藏 人收藏

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    ADS8528如何與FPGA鏈接通訊,采集數(shù)據(jù)?

    哪位用過ADS8528這款芯片,如何在硬件模式下設(shè)置它的外圍配置,如何讓它與FPGA鏈接通訊,采集數(shù)據(jù)
    發(fā)表于 02-05 08:51

    智多晶EDA工具HqFpga軟件實(shí)用小功能

    智多晶EDA工具HqFpga軟件實(shí)用小功能增加啦,支持生成可調(diào)用網(wǎng)表的功能和ballmap功能。下面來給大家講解一下如何通過HqFpga軟件生成可調(diào)用的網(wǎng)表文件以及ballmap功能的使用。
    的頭像 發(fā)表于 12-05 10:23 ?779次閱讀
    智多晶EDA<b class='flag-5'>工具</b>Hq<b class='flag-5'>Fpga</b>軟件實(shí)用小功能

    FPGA基礎(chǔ)知識(shí)及設(shè)計(jì)和執(zhí)行FPGA應(yīng)用所需的工具

    本文將首先介紹FPGA的基礎(chǔ)知識(shí),包括FPGA的工作原理以及為什么要使用FPGA等,然后討論設(shè)計(jì)和執(zhí)行FPGA應(yīng)用所需的工具。
    的頭像 發(fā)表于 11-11 11:29 ?1561次閱讀
    <b class='flag-5'>FPGA</b>基礎(chǔ)知識(shí)及設(shè)計(jì)和執(zhí)行<b class='flag-5'>FPGA</b>應(yīng)用所需的<b class='flag-5'>工具</b>

    C2000 SysConfig 鏈接器命令工具數(shù)據(jù)手冊(cè)

    電子發(fā)燒友網(wǎng)站提供《C2000 SysConfig 鏈接器命令工具數(shù)據(jù)手冊(cè).pdf》資料免費(fèi)下載
    發(fā)表于 09-09 09:20 ?0次下載
    C2000 SysConfig <b class='flag-5'>鏈接</b>器命令<b class='flag-5'>工具</b>數(shù)據(jù)手冊(cè)

    先進(jìn)的鏈接器技術(shù),方便高效地使用內(nèi)存

    電子發(fā)燒友網(wǎng)站提供《先進(jìn)的鏈接器技術(shù),方便高效地使用內(nèi)存.pdf》資料免費(fèi)下載
    發(fā)表于 09-06 15:02 ?0次下載
    先進(jìn)的<b class='flag-5'>鏈接</b>器技術(shù),<b class='flag-5'>方便</b>高效地使用內(nèi)存

    萊迪思Propel工具套件加速FPGA應(yīng)用開發(fā)

    許多嵌入式系統(tǒng)的開發(fā)者都對(duì)使用基于FPGA的SoC系統(tǒng)感興趣,但是基于傳統(tǒng)HDL硬件描述語言的FPGA開發(fā)工具和復(fù)雜流程往往會(huì)令他們望而卻步。為了解決這一問題,萊迪思的Propel工具
    的頭像 發(fā)表于 08-30 17:23 ?1241次閱讀

    FPGA的開發(fā)工具

    學(xué)習(xí)開發(fā)FPGA,需要預(yù)先準(zhǔn)備好的工具嗎?比如示波器‘邏輯分析儀之類的。畢竟側(cè)重于硬件方面的處理。不知道和單片機(jī)開發(fā)有多少不同,和需要注意的地方。
    發(fā)表于 07-29 22:04

    淺談如何克服FPGA I/O引腳分配挑戰(zhàn)

    需要進(jìn)行調(diào)整,在采用這一法晨這些問題通常也已經(jīng)局部化了,只需要在PCBFPGA設(shè)計(jì)中進(jìn)行很小的設(shè)計(jì)修改。 步驟1: 評(píng)估設(shè)計(jì)參數(shù) 那么,從哪里開始呢? 首先應(yīng)當(dāng)盡早制定I/O分配策略。 但沒有優(yōu)化
    發(fā)表于 07-22 00:40

    Xilinx 7系列FPGA PCB設(shè)計(jì)指導(dǎo)

    引言: 從本文開始,我們陸續(xù)介紹下有關(guān)7系列FPGA通用PCB設(shè)計(jì)指導(dǎo),重點(diǎn)介紹在PCB和接口級(jí)別做出設(shè)計(jì)決策的策略。由于FPGA本身也屬于數(shù)字集成電路,文章中的大部分設(shè)計(jì)策略及概念也
    發(fā)表于 07-19 16:56

    FPGA無芯片HDMI接入方案及源碼

    。 2.選擇FPGA板卡和 Vivado 工具版本 下載與主板和 Vivado 工具版本相關(guān)的硬件 (hw) 和軟件 (sw) zip 文件。 下載的 zip 文件中既包含 .bit 文件,也
    發(fā)表于 07-16 19:25

    FPGA時(shí)序課件下載

    方便FPGA愛好者學(xué)習(xí)
    發(fā)表于 07-12 11:45 ?3次下載

    使用什么EDA工具打開EVAL-AD2428WD1BZ-layout.pcbPCB文件?

    使用什么EDA工具打開EVAL-AD2428WD1BZ-layout.pcbPCB文件
    發(fā)表于 07-05 06:38

    e2 studio中鏈接腳本的修改指導(dǎo)

    一般而言,程序編譯經(jīng)歷下圖四個(gè)階段,鏈接是編譯的最后一步,無論是在PC上編譯代碼,還是在PC上使用嵌入式gcc工具交叉編譯嵌入式代碼,編譯過程都是如下幾步。深入理解鏈接過程是嵌入式工程師必要掌握的能力!
    的頭像 發(fā)表于 06-13 10:49 ?829次閱讀
    e2 studio中<b class='flag-5'>鏈接</b>腳本的修改指導(dǎo)

    FPGA的sata接口設(shè)計(jì)時(shí)需要注意哪些問題

    。 信號(hào)完整性 : SATA接口使用差分信號(hào)傳輸,對(duì)信號(hào)完整性要求較高。在PCB設(shè)計(jì)時(shí),需要注意差分對(duì)的阻抗匹配、走線長(zhǎng)度和間距等問題,以減少信號(hào)衰減、反射和串?dāng)_等問題。 電源和散熱 : FPGA
    發(fā)表于 05-27 16:20

    想通過CYUSB3014配置xilinx FPGA,如何下載CYUSB3014的FPGA配置實(shí)用程序工具?

    你好 我想通過 CYUSB3014 配置 xilinx FPGA,如何下載 CYUSB3014 的 FPGA 配置實(shí)用程序工具? 謝謝。
    發(fā)表于 05-22 07:31