Intel正在打造基于Xe架構(gòu)的獨(dú)立顯卡產(chǎn)品,首款開(kāi)發(fā)樣卡DG1我們已經(jīng)見(jiàn)過(guò),不過(guò)定位較為入門,主要面向1080P網(wǎng)游。
日前,老外從Inel Iris Plus的開(kāi)源編程文檔中發(fā)現(xiàn)了DG2的蛛絲馬跡,它基于Xe_HP打造,HP是High Performance(高性能)的縮寫,與DG1的Xe_LP(Low Power)核心截然不同。
驅(qū)動(dòng)文檔似乎還暗示了DG2的EU單元(相當(dāng)于NVIDIA SM流處理器集群)配置信息,如下:
- iDG2HP512 = “Intel(R) UHD Graphics, Gen12 HP DG2” “gfx-driver-ci-master-2624”
- iDG2HP256 = “Intel(R) UHD Graphics, Gen12 HP DG2” “gfx-driver-ci-master-2624”
- iDG2HP128 = “Intel(R) UHD Graphics, Gen12 HP DG2” “gfx-driver-ci-master-2624”
簡(jiǎn)單翻譯下,DG2設(shè)計(jì)了三種EU規(guī)模,分別是128個(gè)、256個(gè)和512個(gè)。此前,DG1配置了96個(gè)EU,單精度浮點(diǎn)2~3TFlops。結(jié)合此次又是高能核心,512 EU的DG2顯卡摸到10~15TFLOPS難度不大。
早先有爆料稱,Xe_HP的每組EU中有8顆流處理器,所以512 EU可換算為4096顆流處理器。另外,Xe_HP支持MCM,最大4芯,也就是16384顆流處理器。
這樣解釋就說(shuō)通了,不論是游戲顯卡還是性能密度更極限的數(shù)據(jù)中心加速卡,Xe架構(gòu)都能支撐。
如此的實(shí)力,況且又基于Intel 7nm EUV工藝打造,消費(fèi)級(jí)領(lǐng)域叫板NVIDA Ampere、AMD RDNA2/CDNA應(yīng)該不成問(wèn)題。
責(zé)任編輯:wv
-
intel
+關(guān)注
關(guān)注
19文章
3496瀏覽量
188509 -
顯卡
+關(guān)注
關(guān)注
16文章
2505瀏覽量
69569
發(fā)布評(píng)論請(qǐng)先 登錄
Intel-Altera FPGA:通信行業(yè)的加速引擎,開(kāi)啟高速互聯(lián)新時(shí)代
如何下載GPG-PUB-KEY-INTEL-OPENVINO-2021?
EUV光刻技術(shù)面臨新挑戰(zhàn)者

英特爾18A與臺(tái)積電N2工藝各有千秋
英特爾計(jì)劃拆分風(fēng)投部門Intel Capital為獨(dú)立基金
國(guó)民技術(shù)受邀參加2024 Intel LOEM Summit
國(guó)民技術(shù)亮相2024 Intel LOEM Summit
今日看點(diǎn)丨 傳蘋果2025年采用自研Wi-Fi芯片 臺(tái)積電7nm制造;富士膠片開(kāi)始銷售用于半導(dǎo)體EUV光刻的材料
所謂的7nm芯片上沒(méi)有一個(gè)圖形是7nm的

評(píng)論