一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

【vivado學(xué)習(xí)】典型時序模型的三條時鐘路徑分析

電子設(shè)計 ? 來源: FPGA開源工作室 ? 作者: FPGA開源工作室 ? 2020-11-26 14:16 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

典型的時序模型由發(fā)起寄存器、組合邏輯和捕獲寄存器3部分組成,如圖1所示形成了三條時鐘路徑:原時鐘路徑(Source Clock path)、數(shù)據(jù)時鐘路徑(Data path)、目的時鐘路徑(Destination Clock path)。

圖1 時序模型1

1、建立時間(setup)和保持時間(hold)

如圖1所示,時鐘上升邊沿(Capture Edge 、Next Launch Edge)會將數(shù)據(jù)保存下來,但是必須要滿足一定的條件:

A,建立時間Tsu:在時鐘有效沿之前,數(shù)據(jù)必須保持穩(wěn)定的最小時間;

B,保持時間Th:在時鐘有效沿之后,數(shù)據(jù)必須保持穩(wěn)定的最小時間;

這就相當(dāng)于一個窗口時間,在有效邊沿的窗口時間內(nèi),數(shù)據(jù)必須保持穩(wěn)定;這里的時鐘信號時序和數(shù)據(jù)信號時序,都是寄存器實際感受到的時序。

2、發(fā)起沿和捕獲沿

如圖1所示,發(fā)起沿和捕獲沿通常相差一個時鐘周期同時捕獲沿也是下一個發(fā)起沿。

發(fā)起沿(LaunchEdge):數(shù)據(jù)被launch的時鐘邊沿;也就是說,每一個啟動沿,一般都會產(chǎn)生一個新的數(shù)據(jù)!

捕獲沿(CaptureEdge):數(shù)據(jù)被latch的時鐘邊沿;也就是說,每一個鎖存沿,都會有一個新的數(shù)據(jù)被保存!

3、時序模型2

如圖2所示:

Clk--時鐘源

Rega--發(fā)起寄存器

Regb--捕獲寄存器

Tclka--原時鐘延時

Tclkb--目的時鐘延時

Tco--發(fā)起沿有效到數(shù)據(jù)出現(xiàn)在發(fā)起寄存器Q端口所需時間

Tdata--數(shù)據(jù)延時(組合邏輯和走線延時)

Tsu--捕獲寄存器建立時間

Th--捕獲寄存器保持時間

圖2 時序模型2

4、數(shù)據(jù)到達(dá)時間(Data Arrival Time)

圖3 數(shù)據(jù)到達(dá)時間

數(shù)據(jù)到達(dá)時間(Data Arrival Time)=Launch Edge +Tclka+Tco+Tdata

已發(fā)起沿為時間參考點,LaunchEdge 通常為0。

5、數(shù)據(jù)建立需求時間(setup)


數(shù)據(jù)建立需求時間(DataRequired Time(setup)) = Tclkb-Tsu-Clock Uncertainty

表明數(shù)據(jù)必須提前Tsu穩(wěn)定存在于捕獲寄存器的輸入端口。

6、數(shù)據(jù)保持需求時間(hold)


數(shù)據(jù)保持需求時間(DataRequired Time(hold))=Tclkb +Th-Clock Uncertainty

表明數(shù)據(jù)必須在時鐘捕獲沿(regb/clk)之后穩(wěn)定存在一段時間Th。

7、建立時間裕量(Setup Slack)


建立時間裕量(SetupSlack)= Data Required Time(setup)-Data Arrival Time(setup)

如果SetupSlack為正,則說明數(shù)據(jù)在規(guī)定的時間內(nèi)達(dá)到了目標(biāo)。反之,則認(rèn)為數(shù)據(jù)并沒有在規(guī)定的時間達(dá)到目標(biāo),此時REG2鎖存的數(shù)據(jù)很有可能存在亞穩(wěn)態(tài)。

8、保持時間裕量(Hold Slack)


保持時間裕量(holdSlack)=DataRequired Time(hold)-Data Arrival Time(hold)

如果為正,則認(rèn)為數(shù)據(jù)在被鎖存的時候有足夠多的穩(wěn)定時間,是有效的。反之則認(rèn)為數(shù)據(jù)有誤或者數(shù)據(jù)可能存在亞穩(wěn)態(tài)。

編輯:hfy


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 寄存器
    +關(guān)注

    關(guān)注

    31

    文章

    5435

    瀏覽量

    124590
  • 數(shù)據(jù)信號
    +關(guān)注

    關(guān)注

    0

    文章

    61

    瀏覽量

    12137
  • Vivado
    +關(guān)注

    關(guān)注

    19

    文章

    835

    瀏覽量

    68821
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    FPGA時序約束之設(shè)置時鐘

    Vivado時序分析工具默認(rèn)會分析設(shè)計中所有時鐘相關(guān)的時序
    的頭像 發(fā)表于 04-23 09:50 ?478次閱讀
    FPGA<b class='flag-5'>時序</b>約束之設(shè)置<b class='flag-5'>時鐘</b>組

    TDengine 發(fā)布時序數(shù)據(jù)分析 AI 智能體 TDgpt,核心代碼開源

    組成部分,標(biāo)志著時序數(shù)據(jù)庫在原生集成 AI 能力方面邁出了關(guān)鍵一步。 TDgpt 是內(nèi)嵌于 TDengine 中的時序數(shù)據(jù)分析 AI 智能體,具備時序數(shù)據(jù)預(yù)測、異常檢測、數(shù)據(jù)補(bǔ)全、分類等多項智能
    的頭像 發(fā)表于 03-27 10:30 ?314次閱讀
    TDengine 發(fā)布<b class='flag-5'>時序數(shù)據(jù)分析</b> AI 智能體 TDgpt,核心代碼開源

    一文詳解Vivado時序約束

    Vivado時序約束是保存在xdc文件中,添加或創(chuàng)建設(shè)計的工程源文件后,需要創(chuàng)建xdc文件設(shè)置時序約束。時序約束文件可以直接創(chuàng)建或添加已存在的約束文件,創(chuàng)建約束文件有兩種方式:Con
    的頭像 發(fā)表于 03-24 09:44 ?3535次閱讀
    一文詳解<b class='flag-5'>Vivado</b><b class='flag-5'>時序</b>約束

    AMD Vivado Design Suite IDE中的設(shè)計分析簡介

    本文檔涵蓋了如何驅(qū)動 AMD Vivado Design Suite 來分析和改善您的設(shè)計。
    的頭像 發(fā)表于 02-19 11:22 ?597次閱讀
    AMD <b class='flag-5'>Vivado</b> Design Suite IDE中的設(shè)計<b class='flag-5'>分析</b>簡介

    集成電路設(shè)計中靜態(tài)時序分析介紹

    Analysis,STA)是集成電路設(shè)計中的一項關(guān)鍵技術(shù),它通過分析電路中的時序關(guān)系來驗證電路是否滿足設(shè)計的時序要求。與動態(tài)仿真不同,STA不需要模擬電路的實際運(yùn)行過程,而是通過分析
    的頭像 發(fā)表于 02-19 09:46 ?631次閱讀

    ads1248使用三條校準(zhǔn)指令校驗時,要使用內(nèi)部的VREF,還是使用外部的REF0?

    我的系統(tǒng)使用外部REF0輸入基準(zhǔn)電壓?,F(xiàn)在疑惑的是:使用三條校準(zhǔn)指令校驗時,要使用內(nèi)部的VREF,還是使用我外部的REF0?手冊中沒有提到。
    發(fā)表于 01-16 07:00

    Vivado Design Suite用戶指南: 設(shè)計分析與收斂技巧

    電子發(fā)燒友網(wǎng)站提供《Vivado Design Suite用戶指南: 設(shè)計分析與收斂技巧.pdf》資料免費(fèi)下載
    發(fā)表于 01-15 15:28 ?0次下載
    <b class='flag-5'>Vivado</b> Design Suite用戶指南: 設(shè)計<b class='flag-5'>分析</b>與收斂技巧

    使用ads1148制作的測溫電路中與430單片機(jī)通信,2.CKPH會使得不能正常通信嗎?

    ,第二是單片機(jī)的輸出SIMO,第三條是單片的輸入SOMI) 問題:1.請問這個時序圖是正確的嗎,怎么讀的? 如果把程序第(3)改為U0TCTL|=CKPL+SSEL1+STC;,單片機(jī)收不到數(shù)據(jù),
    發(fā)表于 01-14 07:22

    ADS1291 ECG三條感應(yīng)信號,在主板走線如圖, 影響大不大?

    ECG 三條感應(yīng)信號,在主板走線如圖, 影響大不大?
    發(fā)表于 11-28 06:52

    TPS65950實時時鐘時序補(bǔ)償分析

    電子發(fā)燒友網(wǎng)站提供《TPS65950實時時鐘時序補(bǔ)償分析.pdf》資料免費(fèi)下載
    發(fā)表于 10-29 10:01 ?0次下載
    TPS65950實時<b class='flag-5'>時鐘</b><b class='flag-5'>時序</b>補(bǔ)償<b class='flag-5'>分析</b>

    Vivado使用小技巧

    有時我們對時序約束進(jìn)行了一些調(diào)整,希望能夠快速看到對應(yīng)的時序報告,而又不希望重新布局布線。這時,我們可以打開布線后的dcp,直接在Vivado Tcl Console里輸入更新后的時序
    的頭像 發(fā)表于 10-24 15:08 ?1022次閱讀
    <b class='flag-5'>Vivado</b>使用小技巧

    AI大模型與深度學(xué)習(xí)的關(guān)系

    AI大模型與深度學(xué)習(xí)之間存在著密不可分的關(guān)系,它們互為促進(jìn),相輔相成。以下是對兩者關(guān)系的介紹: 一、深度學(xué)習(xí)是AI大模型的基礎(chǔ) 技術(shù)支撐 :深度學(xué)習(xí)
    的頭像 發(fā)表于 10-23 15:25 ?2905次閱讀

    使用IBIS模型進(jìn)行時序分析

    電子發(fā)燒友網(wǎng)站提供《使用IBIS模型進(jìn)行時序分析.pdf》資料免費(fèi)下載
    發(fā)表于 10-21 10:00 ?1次下載
    使用IBIS<b class='flag-5'>模型</b>進(jìn)行<b class='flag-5'>時序</b><b class='flag-5'>分析</b>

    電路中的基爾霍夫定律是什么

    一、基本概念 支路:在電路中,支路是指從一個結(jié)點到另一個結(jié)點的電流路徑。它是電路的一個分支,可以是一個簡單的導(dǎo)線,也可以包含電阻、電容、電感等元件。 結(jié)點:結(jié)點是電路中三條三條以上支路的連接點。在
    的頭像 發(fā)表于 09-24 17:43 ?1223次閱讀

    【《大語言模型應(yīng)用指南》閱讀體驗】+ 基礎(chǔ)知識學(xué)習(xí)

    的信息,提供更全面的上下文理解。這使得模型能夠更準(zhǔn)確地理解復(fù)雜問題中的多個層面和隱含意義。 2. 語義分析 模型通過訓(xùn)練學(xué)習(xí)到語言的語義特征,能夠識別文本中的命名實體、句法結(jié)構(gòu)和語義關(guān)
    發(fā)表于 08-02 11:03