一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀(guān)看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

典型的FPGA芯片解讀

我快閉嘴 ? 來(lái)源:EDA365網(wǎng) ? 作者:EDA365網(wǎng) ? 2020-09-30 12:11 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

目前市場(chǎng)上FPGA芯片主要來(lái)自Xilinx公司和Altera公司,這兩家公司占據(jù)了FPGA 80%以上的市場(chǎng)份額,其他的FPGA廠(chǎng)家產(chǎn)品主要是針對(duì)某些特定的應(yīng)用,比如,Actel公司主要生產(chǎn)反熔絲結(jié)構(gòu)的FPGA,以滿(mǎn)足應(yīng)用條件極為苛刻的航空、航天領(lǐng)域產(chǎn)品。下面介紹Altera和Xilinx兩家公司的代表產(chǎn)品。

Altera公司的典型產(chǎn)品

Altera公司的FPGA器件大致分三個(gè)系列:一是低端的Cyclone系列;二是高端的Stratix系列;三是介于二者之間可以方便ASIC化的Arriva系列。

1. 面向高性能的Stratix系列FPGA

Stratix系列FPGA能夠幫助用戶(hù)以更低的風(fēng)險(xiǎn)和更高的效能盡快推出最先進(jìn)的高性能產(chǎn)品。結(jié)合了高密度、高性能及豐富的特性,Stratix系列FPGA能夠集成更多的功能,提高系統(tǒng)帶寬。Stratix系列產(chǎn)品代的特性是革命性的,而且還在不斷發(fā)展。

Stratix FPGA和Stratix GX型號(hào)是Altera公司Stratix FPGA系列中最早的型號(hào)產(chǎn)品。這一高性能FPGA系列引入了DSP硬核知識(shí)產(chǎn)權(quán)(IP)模塊及Altera應(yīng)用廣泛的TriMatrix片內(nèi)存儲(chǔ)器和靈活的I/O結(jié)構(gòu)。

Stratix II FPGA和Stratix II GX型號(hào)引入了自適應(yīng)邏輯模塊(ALM)體系結(jié)構(gòu),采用高性能8輸入分段式查找表(LUT)替代了4輸入LUT。Altera最新的高端FPGA使用了這一創(chuàng)新的ALM邏輯結(jié)構(gòu),可批量提供Stratix II和Stratix II GX FPGA,還是強(qiáng)烈建議新設(shè)計(jì)使用它們。

Stratix III FPGA是業(yè)界功耗最低的高性能65nm FPGA??梢越柚壿嬓停↙)、存儲(chǔ)器和DSP增強(qiáng)型(E)來(lái)綜合考慮用戶(hù)的設(shè)計(jì)資源要求,而不會(huì)采用資源比實(shí)際需求大得多的器件進(jìn)行設(shè)計(jì),從而節(jié)省了電路板,縮短了編譯時(shí)間,降低了成本。Stratix III FPGA主要面向很多應(yīng)用的高端內(nèi)核系統(tǒng)處理設(shè)計(jì)。

Stratix IV FPGA在任何40nm FPGA中都是密度最大、性能最好、功耗最低的。Stratix IV FPGA系列提供增強(qiáng)型(E)和帶有收發(fā)器的增強(qiáng)型器件(GX和GT),滿(mǎn)足了無(wú)線(xiàn)和固網(wǎng)通信、軍事、廣播等眾多市場(chǎng)和應(yīng)用的需求,這一高性能40nm FPGA系列包括同類(lèi)最佳的11.3 Gbps收發(fā)器。

在所有28nm FPGA中,Stratix V FPGA實(shí)現(xiàn)了最大帶寬和最高系統(tǒng)集成度,非常靈活。器件系列包括兼容背板、芯片至芯片和芯片至模塊功能的14.1 Gbps(GS和GX)型號(hào),以及支持芯片至芯片和芯片至模塊的28G(GT)收發(fā)器型號(hào),具有一百多萬(wàn)LE,以及4 096個(gè)精度可調(diào)DSP模塊。

采用了Intel 14nm三柵極技術(shù)的Altera Stratix 10 FPGA是任何FPGA中性能最好、帶寬和系統(tǒng)集成度最高的,而且功耗非常低。Stratix 10器件具有56Gbps收發(fā)器、28Gbps背板、浮點(diǎn)數(shù)字信號(hào)處理(DSP)性能,支持增強(qiáng)IEEE 754單精度浮點(diǎn),單片管芯中有四百多萬(wàn)邏輯單元(LE),支持多管芯3D解決方案,包括SRAM、DRAM和ASIC。Stratix 10 SoC是Intel 14nm三柵極晶體管技術(shù)的第一款高端SoC系列,具有針對(duì)每瓦最佳性能進(jìn)行了優(yōu)化的下一代硬核處理器系統(tǒng)。

2. 面向低成本的Cyclone系列FPGA

Cyclone系列FPGA是為了滿(mǎn)足用戶(hù)對(duì)低功耗、低成本設(shè)計(jì)的需求,幫助用戶(hù)更迅速地將產(chǎn)品推向市場(chǎng)。每一代Cyclone系列FPGA都致力于解決提高集成度和性能的技術(shù)挑戰(zhàn),降低功耗,產(chǎn)品及上市時(shí)間的問(wèn)題,同時(shí)滿(mǎn)足用戶(hù)的低成本要求。

Cyclone FPGA是第一款低成本FPGA。對(duì)于當(dāng)今需要高級(jí)功能及極低功耗的設(shè)計(jì)來(lái)說(shuō),可以考慮密度更高的Cyclone IV和Cyclone III FPGA,這些更新的Cyclone系列將繼續(xù)為用戶(hù)的大批量、低成本應(yīng)用提供業(yè)界最好的解決方案。

Cyclone II FPGA從根本上針對(duì)低成本進(jìn)行設(shè)計(jì),為大批量低成本應(yīng)用提供用戶(hù)需要的各種功能。Cyclone II FPGA以相當(dāng)于ASIC的成本實(shí)現(xiàn)了高性能和低功耗的目標(biāo)。

Cyclone III FPGA前所未有地幫助用戶(hù)同時(shí)實(shí)現(xiàn)了低成本、高性能和最佳功耗,大大提高了競(jìng)爭(zhēng)力。Cyclone III FPGA系列采用臺(tái)積電(TSMC)的低功耗工藝技術(shù)制造,以相當(dāng)于ASIC的價(jià)格實(shí)現(xiàn)了低功耗的目標(biāo)。

Cyclone IV FPGA是市場(chǎng)上成本最低、功耗最低的FPGA,現(xiàn)在還提供收發(fā)器型號(hào)產(chǎn)品。Cyclone IV FPGA系列面向?qū)Τ杀久舾械拇笈繎?yīng)用,以滿(mǎn)足用戶(hù)對(duì)越來(lái)越大的帶寬需求,同時(shí)降低了成本。

Cyclone V FPGA為工業(yè)、無(wú)線(xiàn)、固網(wǎng)、廣播和消費(fèi)類(lèi)應(yīng)用提供市場(chǎng)上系統(tǒng)成本最低、功耗最低的FPGA解決方案,該系列集成了豐富的硬核知識(shí)產(chǎn)權(quán)(IP)模塊,幫助用戶(hù)以更低的系統(tǒng)總成本和更短的設(shè)計(jì)時(shí)間完成更多的工作。Cyclone V系列中的SoC FPGA實(shí)現(xiàn)了獨(dú)特的創(chuàng)新技術(shù),例如,以硬核處理器系統(tǒng)(HPS)為中心,采用了雙核ARM CortexTM-A9 MPCoreTM處理器,以及豐富的硬件外設(shè),從而降低了系統(tǒng)功耗和成本,減小了電路板面積。

Xilinx公司的典型產(chǎn)品

Xilinx的主流FPGA分為兩大類(lèi):一種側(cè)重低成本應(yīng)用,容量中等,性能可以滿(mǎn)足一般的邏輯設(shè)計(jì)要求,如Spartan系列;另一種側(cè)重于高性能應(yīng)用,容量大,性能能滿(mǎn)足各類(lèi)高端應(yīng)用,如Virtex系列,用戶(hù)可以根據(jù)實(shí)際應(yīng)用要求進(jìn)行選擇,在性能可以滿(mǎn)足的情況下,優(yōu)先選擇低成本器件。

1. 面向高性能的Virtex系列FPGA

Virtex系列是Xilinx的高端產(chǎn)品,也是業(yè)界的頂級(jí)產(chǎn)品,Xilinx公司正是憑借Virtex系列產(chǎn)品贏得市場(chǎng),從而獲得FPGA供應(yīng)商領(lǐng)頭羊的地位??梢哉f(shuō),Xilinx以其Virtex系列FPGA產(chǎn)品引領(lǐng)現(xiàn)場(chǎng)可編程門(mén)陣列行業(yè)。主要面向電信基礎(chǔ)設(shè)施、汽車(chē)工業(yè)、高端消費(fèi)電子等應(yīng)用。目前的主流芯片包括Vitrex-2、Virtex-2 Pro、Virtex-4、Virtex-5、Virtex-6和Virtex-7等種類(lèi)。

Virtex-2系列于2002年推出,其采用0.15nm工藝,1.5V的內(nèi)核電壓,工作時(shí)鐘可高達(dá)420MHz,支持20多種I/O接口標(biāo)準(zhǔn),具有完全的系統(tǒng)時(shí)鐘管理功能,且內(nèi)置IP核硬核技術(shù),可以將硬IP核分配到芯片的任何地方,具有比Virtex系列更多的資源和更高的性能。

Virtex-2 Pro系列在Virtex-2的基礎(chǔ)上,增強(qiáng)了嵌入式處理功能,內(nèi)嵌了PowerPC405內(nèi)核,還包括了先進(jìn)的主動(dòng)互聯(lián)(Active Interconnect)技術(shù),以解決高性能系統(tǒng)所面臨的挑戰(zhàn),此外,還增加了高速串行收發(fā)器,提供了千兆以太網(wǎng)的解決方案。

Virtex-4系列是基于高級(jí)硅片組合模塊(ASMBL)架構(gòu)的,其具有邏輯密度高,時(shí)鐘頻率高達(dá)500 MHz;具備DCM模塊、PMCD相位匹配時(shí)鐘分頻器、片上差分時(shí)鐘網(wǎng)絡(luò);采用了集成FIFO控制邏輯的500MHz SmartRAM技術(shù),每個(gè)I/O都集成了ChipSync源同步技術(shù)的1 Gbps I/O和Xtreme DSP邏輯片。設(shè)計(jì)者可以根據(jù)需求選擇不同的Virtex-4子系統(tǒng),面向邏輯密集的設(shè)計(jì):Virtex-4 LX,面向高性能信號(hào)處理應(yīng)用:Virtex-4 SX,面向高速串行連接和嵌入式處理應(yīng)用:Virtex-4 FX。Virtex-4系列的各項(xiàng)指標(biāo)比VirtexII均有很大程度的提高,從2005年年底開(kāi)始批量生產(chǎn),已取代VirtexII,VirtexII-Pro,是Xilinx在當(dāng)今高端FPGA市場(chǎng)中的最重要的產(chǎn)品。

Virtex-5系列以最先進(jìn)的65nm銅工藝技術(shù)為基礎(chǔ),采用第二代ASMBL(高級(jí)硅片組合模塊)列式架構(gòu),包含五種截然不同的平臺(tái)(子系列)。每種平臺(tái)都包含不同的功能配比,以滿(mǎn)足諸多高級(jí)邏輯設(shè)計(jì)的需求。除了最先進(jìn)的高性能邏輯架構(gòu)外,Virtex-5 FPGA還包含多種硬IP系統(tǒng)級(jí)模塊,包括強(qiáng)大的36 Kb Block RAM/FIFO、第二代25x18 DSP Slice、帶有內(nèi)置數(shù)控阻抗的SelectIO技術(shù)、ChipSync源同步接口模塊、系統(tǒng)監(jiān)視器功能、帶有集成DCM(數(shù)字時(shí)鐘管理器)和鎖相環(huán)(PLL)時(shí)鐘發(fā)生器的增強(qiáng)型時(shí)鐘管理模塊及高級(jí)配置選項(xiàng)。其他基于平臺(tái)的功能包括針對(duì)增強(qiáng)型串行連接的電源優(yōu)化高速串行收發(fā)器模塊、兼容PCI Express的集成端點(diǎn)模塊、三態(tài)以太網(wǎng)MAC (媒體訪(fǎng)問(wèn)控制器)和高性能PowerPC 440微處理器嵌入式模塊,這些功能使高級(jí)邏輯設(shè)計(jì)人員能夠在其基于FPGA的系統(tǒng)中體現(xiàn)最高級(jí)別的性能。

Virtex-6系列為FPGA市場(chǎng)提供了最新、最高級(jí)的特性。Virtex-6 FPGA是提供軟硬件組件的目標(biāo)測(cè)試平臺(tái)可編程硅技術(shù)基礎(chǔ),可幫助設(shè)計(jì)人員在開(kāi)發(fā)工作啟動(dòng)后集中精力于創(chuàng)新工作。Virtex-6系列采用第三代ASMBL(高級(jí)硅片組合模塊)柱式架構(gòu),包括了多個(gè)不同的子系列。本概述將介紹LXT、SXT和HXT子系列的器件。每個(gè)子系列都包含不同的特性組合,可高效滿(mǎn)足多種高級(jí)邏輯設(shè)計(jì)需求。除了高性能邏輯結(jié)構(gòu)外,Virtex-6 FPGA還包括許多內(nèi)置的系統(tǒng)級(jí)模塊。上述特性能使邏輯設(shè)計(jì)人員在FPGA系統(tǒng)中構(gòu)建最高級(jí)的性能和功能。Virtex-6 FPGA采用了尖端的40nm銅工藝技術(shù),為定制ASIC技術(shù)提供了一種可編程的選擇方案。Virtex-6 FPGA還為滿(mǎn)足高性能邏輯設(shè)計(jì)人員、高性能DSP設(shè)計(jì)人員和高性能嵌入式系統(tǒng)設(shè)計(jì)人員的需求而提供了最佳解決方案,其帶來(lái)了前所未有的邏輯、DSP、連接和軟微處理器功能。

Virtex-7是2011年推出的超高端FPGA產(chǎn)品,工藝為28nm,使客戶(hù)在功能方面收放自如,既能降低成本和功耗,也能提高性能和容量,從而降低低成本和高性能系列產(chǎn)品的開(kāi)發(fā)部署投資。此外,與Virtex-6相比,可確保將成本降低35%,且無(wú)需增量轉(zhuǎn)換或工程投資,從而進(jìn)一步提高了生產(chǎn)率。

2. 面向低成本的Spartan系列FPGA

Spartan系列適用于普通的工業(yè)、商業(yè)等領(lǐng)域,目前主流的芯片包括Spartan-2、Spartan-2E、Spartan-3、Spartan-3A、Spartan-3E及Spartan-6等種類(lèi)。

Spartan-2在Spartan系列的基礎(chǔ)上繼承了更多的邏輯資源,為達(dá)到更高的性能,芯片密度高達(dá)20萬(wàn)系統(tǒng)門(mén)。由于采用了成熟的FPGA結(jié)構(gòu),支持流行的接口標(biāo)準(zhǔn),具有適量的邏輯資源和片內(nèi)RAM,并提供靈活的時(shí)鐘處理,可以運(yùn)行8位的PicoBlaze軟核,主要應(yīng)用于各類(lèi)低端產(chǎn)品中。

Spartan-2E系列是基于Virtex-E架構(gòu),具有比Spartan-2更多的邏輯門(mén)、用戶(hù)I/O和更高的性能。Xilinx還為其提供了包括存儲(chǔ)器控制器、系統(tǒng)接口、DSP、通信及網(wǎng)絡(luò)等IP核,并可以運(yùn)行CPU軟核,對(duì)DSP有一定的支持。

Spartan-3系列是基于Virtex-II FPGA架構(gòu),采用90nm技術(shù),8層金屬工藝,系統(tǒng)門(mén)數(shù)超過(guò)5百萬(wàn),內(nèi)嵌了硬核乘法器和數(shù)字時(shí)鐘管理模塊。從結(jié)構(gòu)上看,Spartan-3將邏輯、存儲(chǔ)器、數(shù)學(xué)運(yùn)算、數(shù)字處理器處理器、I/O及系統(tǒng)管理資源完美地結(jié)合在一起,使之有更高層次、更廣泛的應(yīng)用,獲得了商業(yè)上的成功,占據(jù)了較大份額的中低端市場(chǎng)。

Spartan-3E系列是在Spartan-3成功的基礎(chǔ)上進(jìn)一步改進(jìn)的產(chǎn)品,提供了比Spartan-3更多的I/O端口和更低的單位成本,是Xilinx公司性?xún)r(jià)比最高的FPGA芯片。由于更好地利用了90nm技術(shù),在單位成本上實(shí)現(xiàn)了更多的功能和處理帶寬,是Xilinx公司新的低成本產(chǎn)品代表,是ASIC的有效替代品,主要面向消費(fèi)電子應(yīng)用,如寬帶無(wú)線(xiàn)接入、家庭網(wǎng)絡(luò)接入及數(shù)字電視設(shè)備等。

Spartan-3A系列在Spartan-3和Spartan-3E平臺(tái)的基礎(chǔ)上,整合了各種創(chuàng)新特性,幫助客戶(hù)極大地削減了系統(tǒng)總成本。利用獨(dú)特的器件DNA ID技術(shù),實(shí)現(xiàn)業(yè)內(nèi)首款FPGA電子序列號(hào);提供了經(jīng)濟(jì)、功能強(qiáng)大的機(jī)制來(lái)防止發(fā)生竄改、克隆和過(guò)度設(shè)計(jì)的現(xiàn)象;并且具有集成式看門(mén)狗監(jiān)控功能的增強(qiáng)型多重啟動(dòng)特性;支持商用flash存儲(chǔ)器,有助于削減系統(tǒng)總成本。

Spartan-6系列不僅擁有業(yè)界領(lǐng)先的系統(tǒng)集成能力,同時(shí)還能具有適用于大批量應(yīng)用的最低總成本;該系列由13個(gè)成員組成,可提供的密度從3 840個(gè)邏輯單元到147 443個(gè)邏輯單元不等。與上一代Spartan系列相比,該系列功耗僅為其50%,且速度更快、連接功能更豐富全面。Spartan-6系列采用成熟的45nm低功耗銅制程技術(shù)制造,實(shí)現(xiàn)了性?xún)r(jià)比與功耗的完美平衡,能夠提供全新且更高效的雙寄存器6輸入查找表(LUT)邏輯和一系列豐富的內(nèi)置系統(tǒng)級(jí)模塊,其中包括18KB Block RAM、第二代DSP48A1 Slice、SDRAM存儲(chǔ)器控制器、增強(qiáng)型混合模式時(shí)鐘管理模塊、SelectIO技術(shù)、功率優(yōu)化的高速串行收發(fā)器模塊、PCI Express?兼容端點(diǎn)模塊、高級(jí)系統(tǒng)級(jí)電源管理模式、自動(dòng)檢測(cè)配置選項(xiàng),以及通過(guò)AES和Device DNA保護(hù)功能實(shí)現(xiàn)的增強(qiáng)型IP安全性。

這些優(yōu)異特性以前所未有的易用性為定制ASIC產(chǎn)品提供了低成本的可編程替代方案。Spartan-6 FPGA可為大批量邏輯設(shè)計(jì)、以消費(fèi)類(lèi)為導(dǎo)向的DSP設(shè)計(jì)及成本敏感型嵌入式應(yīng)用提供最佳解決方案。Spartan-6 FPGA奠定了堅(jiān)實(shí)的可編程芯片基礎(chǔ),適用于可提供集成軟硬件組件的目標(biāo)設(shè)計(jì)平臺(tái),以使設(shè)計(jì)人員在開(kāi)發(fā)工作啟動(dòng)之初即可將精力集中到創(chuàng)新工作上。
責(zé)任編輯:tzh

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀(guān)點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    19896

    瀏覽量

    235271
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22050

    瀏覽量

    618549
  • asic
    +關(guān)注

    關(guān)注

    34

    文章

    1247

    瀏覽量

    122409
  • 存儲(chǔ)器
    +關(guān)注

    關(guān)注

    38

    文章

    7653

    瀏覽量

    167415
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    開(kāi)源的e203rtl 可以在FPGA板子(DDRt)跑50M主頻嗎?

    開(kāi)源的e203rtl 可以在FPGA板子(DDRt)跑50M主頻嗎? 跑25M時(shí),可以通過(guò)spi打印出來(lái)數(shù)數(shù)據(jù),但是跑50M主頻時(shí)候,看似下載進(jìn)去了,什么也沒(méi)打印出來(lái),有遇到這個(gè)問(wèn)題的同學(xué)嗎?老師或者大佬可以解讀一下嗎?用的芯來(lái)的全套東西,
    發(fā)表于 07-11 07:58

    芯片封裝失效的典型現(xiàn)象

    本文介紹了芯片封裝失效的典型現(xiàn)象:金線(xiàn)偏移、芯片開(kāi)裂、界面開(kāi)裂、基板裂紋和再流焊缺陷。
    的頭像 發(fā)表于 07-09 09:31 ?453次閱讀

    蘋(píng)果A20芯片的深度解讀

    以下是基于最新行業(yè)爆料對(duì)蘋(píng)果A20芯片的深度解讀,綜合技術(shù)革新、性能提升及行業(yè)影響三大維度分析: 一、核心技術(shù)創(chuàng)新 ? ? 制程工藝突破 ? ? 全球首款2nm芯片 ?:采用臺(tái)積電N2(第一代2納米
    的頭像 發(fā)表于 06-06 09:32 ?1042次閱讀

    NVIDIA B30芯片的核心解讀

    以下是關(guān)于NVIDIA B30芯片的核心解讀,綜合最新行業(yè)信息與分析: 一、 產(chǎn)品定位:中國(guó)特供的“精準(zhǔn)閹割版”? ? ? 設(shè)計(jì)目標(biāo) ? 專(zhuān)為中國(guó)市場(chǎng)定制,旨在規(guī)避美國(guó)出口管制(如H20芯片被禁
    的頭像 發(fā)表于 06-05 14:44 ?1462次閱讀

    【經(jīng)驗(yàn)分享】玩轉(zhuǎn)FPGA串口通信:從“幻覺(jué)調(diào)試”到代碼解析

    FPGA開(kāi)發(fā),思路先行!玩FPGA板子,讀代碼是基本功!尤其對(duì)從C語(yǔ)言轉(zhuǎn)戰(zhàn)FPGA的“寶貝們”來(lái)說(shuō),適應(yīng)流水線(xiàn)(pipeline)編程可能需要點(diǎn)時(shí)間。上篇點(diǎn)燈代碼解讀了基礎(chǔ),而如果能親
    的頭像 發(fā)表于 06-05 08:05 ?311次閱讀
    【經(jīng)驗(yàn)分享】玩轉(zhuǎn)<b class='flag-5'>FPGA</b>串口通信:從“幻覺(jué)調(diào)試”到代碼解析

    FPGA是什么?應(yīng)用領(lǐng)域、差分晶振作用及常用頻率全面解析

    FPGA是什么?了解FPGA應(yīng)用領(lǐng)域、差分晶振在FPGA中的作用、常用頻率、典型案例及FCom差分振蕩器解決方案,為高速通信、數(shù)據(jù)中心、工業(yè)控制提供高性能時(shí)鐘支持。
    的頭像 發(fā)表于 03-24 13:03 ?1646次閱讀
    <b class='flag-5'>FPGA</b>是什么?應(yīng)用領(lǐng)域、差分晶振作用及常用頻率全面解析

    fpga和cpu的區(qū)別 芯片是gpu還是CPU

    型的芯片,它們?cè)诮Y(jié)構(gòu)、功能、應(yīng)用場(chǎng)景等方面存在顯著差異。 結(jié)構(gòu)與靈活性 FPGAFPGA是一種可編程邏輯器件,其內(nèi)部由大量的可編程邏輯單元(CLB)、輸入/輸出模塊(IOB)、可編程互連資源
    的頭像 發(fā)表于 02-01 14:57 ?1627次閱讀

    MOSFET參數(shù)解讀

    SGT-MOSFET各項(xiàng)參數(shù)解讀
    發(fā)表于 12-30 14:15 ?1次下載

    大多數(shù)FPGA的程序存儲(chǔ)器(FLASH)為什么都放在外面呢?FPGA的主要應(yīng)用

    電子產(chǎn)品市場(chǎng)幾乎難以看到FPGA的使用,幾乎全是專(zhuān)用集成電路(ASIC)芯片,就是我們常說(shuō)的定制芯片,為什么FPGA的應(yīng)用會(huì)這么的少,因?yàn)閷?zhuān)用集成電路(ASIC)
    的頭像 發(fā)表于 12-24 11:04 ?1278次閱讀
    大多數(shù)<b class='flag-5'>FPGA</b>的程序存儲(chǔ)器(FLASH)為什么都放在外面呢?<b class='flag-5'>FPGA</b>的主要應(yīng)用

    FPGA驅(qū)動(dòng)AD芯片之實(shí)現(xiàn)與芯片通信

    概述:?利用FPGA實(shí)現(xiàn)AD芯片的時(shí)序,進(jìn)一步實(shí)現(xiàn)與AD芯片數(shù)據(jù)的交互,主要熟悉FPGA對(duì)時(shí)序圖的實(shí)現(xiàn),掌握時(shí)序圖轉(zhuǎn)換Verilog硬件描述語(yǔ)言技巧后與其它
    的頭像 發(fā)表于 12-17 15:27 ?1089次閱讀
    <b class='flag-5'>FPGA</b>驅(qū)動(dòng)AD<b class='flag-5'>芯片</b>之實(shí)現(xiàn)與<b class='flag-5'>芯片</b>通信

    【「從算法到電路—數(shù)字芯片算法的電路實(shí)現(xiàn)」閱讀體驗(yàn)】+內(nèi)容簡(jiǎn)介

    內(nèi)容簡(jiǎn)介這是一本深入解讀基礎(chǔ)算法及其電路設(shè)計(jì),以打通算法研發(fā)到數(shù)字IC設(shè)計(jì)的實(shí)現(xiàn)屏障,以及指導(dǎo)芯片設(shè)計(jì)工程師從底層掌握復(fù)雜電路設(shè)計(jì)與優(yōu)化方法為目標(biāo)的專(zhuān)業(yè)技術(shù)書(shū)。任何芯片(如WiFi芯片
    發(fā)表于 11-21 17:14

    固化FPGA配置芯片的方式

    每次在系統(tǒng)掉電之后,之前載入的程序?qū)?huì)丟失,系統(tǒng)上電后需要重新配置。設(shè)計(jì)者為了彌補(bǔ)這項(xiàng)缺陷,在FPGA芯片的旁邊都會(huì)設(shè)置一個(gè)flash(掉電不丟失)。
    的頭像 發(fā)表于 10-24 18:13 ?1257次閱讀
    固化<b class='flag-5'>FPGA</b>配置<b class='flag-5'>芯片</b>的方式

    FPGA無(wú)芯片怎么進(jìn)行HDMI信號(hào)輸入

    FPGA 在無(wú)外部PHY芯片情況下輸出HDMI,目前是比較成熟的方案(外部電路需要轉(zhuǎn)換成TMDS電平)。在無(wú)PHY芯片情況下怎么進(jìn)行HDMI信號(hào)輸入呢?
    的頭像 發(fā)表于 10-24 18:11 ?2373次閱讀
    <b class='flag-5'>FPGA</b>無(wú)<b class='flag-5'>芯片</b>怎么進(jìn)行HDMI信號(hào)輸入

    DS1302芯片FPGA之間SPI通信原理

    本文通過(guò)以DS1302芯片為基礎(chǔ),介紹該芯片FPGA之間SPI通信原理,詳細(xì)描述硬件設(shè)計(jì)原理及FPGA SPI接口驅(qū)動(dòng)設(shè)計(jì)。
    的頭像 發(fā)表于 10-24 14:16 ?1562次閱讀
    DS1302<b class='flag-5'>芯片</b>與<b class='flag-5'>FPGA</b>之間SPI通信原理

    解讀MIPI A-PHY與車(chē)載Serdes芯片技術(shù)與測(cè)試

    上一期,《汽車(chē)芯片標(biāo)準(zhǔn)體系建設(shè)指南》技術(shù)解讀與功率芯片測(cè)量概覽中,我們給大家介紹了工信部印發(fā)的《汽車(chē)芯片標(biāo)準(zhǔn)體系建設(shè)指南》涉及到的重點(diǎn)芯片
    的頭像 發(fā)表于 07-24 10:14 ?4415次閱讀
    <b class='flag-5'>解讀</b>MIPI A-PHY與車(chē)載Serdes<b class='flag-5'>芯片</b>技術(shù)與測(cè)試