一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

扇出型晶圓級封裝在單個晶片堆疊中的應用

電子設計 ? 來源:電子設計 ? 作者:電子設計 ? 2020-12-24 17:39 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

隨著集成電路設計師將更復雜的功能嵌入更狹小的空間,異構集成包括器件的3D堆疊已成為混合與連接各種功能技術的一種更為實用且經(jīng)濟的方式。作為異構集成平臺之一,高密度扇出型晶圓級封裝技術正獲得越來越多的認可。此種封裝解決方案的主要優(yōu)勢在于其封裝的基片更少,熱阻更低,電氣性能也更優(yōu)秀。這是一個體現(xiàn)“超越摩爾定律”的例子,即使用 “摩爾定律”以外的技術也能實現(xiàn)更高的集成度和經(jīng)濟效益。

異構集成技術

高密度扇出型封裝技術滿足了移動手機封裝的外形尺寸與性能要求,因此獲得了技術界的廣泛關注。構成此技術的關鍵元素包括重布線層(RDL)金屬與大型銅柱鍍層。重布線層連通了硅芯片上的高密度連接和印制電路板的低密度連接。通常需要使用多層重布線層,才能夠讓信號路由至電路板。

如圖1所示,大型銅柱是垂直連接不同層級的金屬支柱。頂部單個晶片的焊錫凸塊被放置于大型銅柱之上,并通過回流焊完成連接。

圖1. 2.5D封裝中的中介層結構

大型銅柱的工藝挑戰(zhàn)

大型銅柱的區(qū)別在于其尺寸大?。核母叨群蛯挾仁菢藴抒~柱的5倍之多。構建大型銅柱的傳統(tǒng)方法是采用常規(guī)電鍍,這個過程漫長且緩慢。而最大的問題在于,此過程通常會產(chǎn)生不可接受的不一致結果。電鍍銅柱的高度會隨局部電流負載密度的不同而變化,并可能在支柱頂部產(chǎn)生一定程度的隆起或凹陷,而不是所需的平坦表面(圖2)。這種高度與特征形狀的不一致,可能會需要額外的后續(xù)平面化步驟(如CMP),并會導致連接不穩(wěn)定,降低設備性能,增加總體工藝時間和成本。

影響以上電鍍結果的單個晶片布局差異包括特征形狀、寬度、深寬比以及周圍光阻的厚度和給定區(qū)域的特征密度。這些差異可能會演變成為晶圓、單個晶片或各個特征之間的差異。

解決這個問題的方法之一就是在目標厚度上電鍍多余的金屬,然后逆轉電鍍極化與電流方向。這將回蝕所添加金屬,以縮小銅柱的高度分布,或使大型銅柱的頂部更平整。但這種方法可能無法有效提升不同長度銅柱尺寸的一致性,而且通常會導致不良變形,使得大型銅柱的表面粗糙凹陷,邊緣腐蝕。

圖2. 電鍍大型銅柱的常見差異包括電流負載問題、凹陷和凸起。

泛林集團的解決方案

泛林集團通過其獨有的Durendal?工藝解決這一問題。該工藝可以產(chǎn)出優(yōu)質、光滑的大型銅柱頂部表面,整個晶圓上的大型銅柱高度也非常均勻。整套Durendal?工藝可以在SABRE? 3D設備上實施完成。

圖3. 通過SABRE? 3D使用Durendal?工藝,產(chǎn)出尺寸均勻、高質量的大型銅柱。下方的圖片比較了晶圓邊緣(左側)與晶圓中心(右側)大型銅柱的高度差異。

Durendal?工藝提供了一種經(jīng)濟高效的方式進行單個晶片堆疊,并能產(chǎn)出高良率以及穩(wěn)固可靠的連接。在未來,我們期待Durendal?工藝能促進扇出型晶圓級封裝在單個晶片堆疊中得到更廣泛的應用。

審核編輯:符乾江
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 集成電路
    +關注

    關注

    5424

    文章

    12042

    瀏覽量

    368354
  • 晶圓
    +關注

    關注

    53

    文章

    5159

    瀏覽量

    129751
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    從工藝到設備全方位解析錫膏在封裝的應用

    封裝含扇入扇出、倒裝芯片、TSV 等工藝
    的頭像 發(fā)表于 07-02 11:53 ?412次閱讀
    從工藝到設備全方位解析錫膏在<b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級</b><b class='flag-5'>封裝</b><b class='flag-5'>中</b>的應用

    什么是扇出封裝技術

    扇出封裝(FO-WLP)通過環(huán)氧樹脂模塑料(EMC)擴展芯片有效面積,突破了扇入
    的頭像 發(fā)表于 06-05 16:25 ?909次閱讀
    什么是<b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級</b><b class='flag-5'>扇出</b><b class='flag-5'>封裝</b>技術

    芯片晶堆疊過程的邊緣缺陷修整

    使用直接鍵合來垂直堆疊芯片,可以將信號延遲降到可忽略的水平,從而實現(xiàn)更小、更薄的封裝,
    的頭像 發(fā)表于 05-22 11:24 ?609次閱讀
    芯片晶<b class='flag-5'>圓</b><b class='flag-5'>堆疊</b>過程<b class='flag-5'>中</b>的邊緣缺陷修整

    扇出封裝技術的工藝流程

    常規(guī)IC封裝需經(jīng)過將與IC封裝基板焊接,再將IC基板焊接至普通PCB的復雜過程。與之不同,WLP基于IC
    的頭像 發(fā)表于 05-14 11:08 ?732次閱讀
    <b class='flag-5'>扇出</b><b class='flag-5'>型</b><b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級</b><b class='flag-5'>封裝</b>技術的工藝流程

    封裝工藝封裝技術

    我們看下一個先進封裝的關鍵概念——封裝(Wafer Level Package,WLP)。
    的頭像 發(fā)表于 05-14 10:32 ?654次閱讀
    <b class='flag-5'>封裝</b>工藝<b class='flag-5'>中</b>的<b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級</b><b class='flag-5'>封裝</b>技術

    封裝技術的概念和優(yōu)劣勢

    封裝(WLP),也稱為封裝,是一種直接在
    的頭像 發(fā)表于 05-08 15:09 ?629次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級</b><b class='flag-5'>封裝</b>技術的概念和優(yōu)劣勢

    深入探索:封裝Bump工藝的關鍵點

    隨著半導體技術的飛速發(fā)展,封裝(WLP)作為先進封裝技術的重要組成部分,正逐漸成為集成電路封裝
    的頭像 發(fā)表于 03-04 10:52 ?2089次閱讀
    深入探索:<b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級</b><b class='flag-5'>封裝</b>Bump工藝的關鍵點

    一種新型RDL PoP扇出封裝工藝芯片到鍵合技術

    扇出中介層封裝( FOWLP)以及封裝
    的頭像 發(fā)表于 01-22 14:57 ?3273次閱讀
    一種新型RDL PoP<b class='flag-5'>扇出</b><b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級</b><b class='flag-5'>封裝</b>工藝芯片到<b class='flag-5'>晶</b><b class='flag-5'>圓</b>鍵合技術

    什么是微凸點封裝?

    微凸點封裝,更常見的表述是微凸點技術或
    的頭像 發(fā)表于 12-11 13:21 ?881次閱讀

    先進封裝技術-7扇出型板封裝(FOPLP)

    (Semiconductor Advanced Packaging) - 6 扇出封裝
    的頭像 發(fā)表于 12-06 11:43 ?2984次閱讀
    先進<b class='flag-5'>封裝</b>技術-7<b class='flag-5'>扇出</b>型板<b class='flag-5'>級</b><b class='flag-5'>封裝</b>(FOPLP)

    華天科技硅基扇出封裝

    使用昂貴的干法刻蝕設備和基板材料,具有很大的成本優(yōu)勢,成為各大廠家優(yōu)先布局發(fā)展的戰(zhàn)略方向。 硅基扇出封裝 硅基扇出
    的頭像 發(fā)表于 12-06 10:00 ?751次閱讀

    RFID跟蹤晶片生產(chǎn)-FOUP盒生產(chǎn)車間

    在半導體晶片生產(chǎn)工廠,每天都會有大量的芯片在生產(chǎn)、傳輸,通過RFID技術,可以對盒進行識別、智能管理,確定晶片在生產(chǎn)過程中的工藝流程、
    的頭像 發(fā)表于 11-29 17:46 ?768次閱讀
    RFID跟蹤<b class='flag-5'>晶片</b>生產(chǎn)-FOUP<b class='flag-5'>晶</b><b class='flag-5'>圓</b>盒生產(chǎn)車間

    微凸點技術在先進封裝的應用

    先進封裝技術持續(xù)朝著連接密集化、堆疊多樣化和功能系統(tǒng)化的方向發(fā)展,探索了扇出封裝、2.5D/3D、系統(tǒng)
    的頭像 發(fā)表于 10-16 11:41 ?2020次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>圓</b>微凸點技術在先進<b class='flag-5'>封裝</b><b class='flag-5'>中</b>的應用

    詳解不同封裝的工藝流程

    在本系列第七篇文章,介紹了封裝的基本流程。本篇文章將側重介紹不同
    的頭像 發(fā)表于 08-21 15:10 ?2981次閱讀
    詳解不同<b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>級</b><b class='flag-5'>封裝</b>的工藝流程

    扇入扇出封裝的區(qū)別

    封裝是一種先進的半導體封裝技術,被廣泛應用在存儲器、傳感器、電源管理等對尺寸和成本要求較高的領域中。在這些領域中,這種技術能夠滿足現(xiàn)代
    的頭像 發(fā)表于 07-19 17:56 ?2635次閱讀