一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

賽靈思7系列的FPGA上電配置流程

FPGA之家 ? 來源:FPGA之家 ? 作者:FPGA之家 ? 2021-01-18 13:43 ? 次閱讀

一、FPGA配置引腳說明

1、CFGBVS

如果VCCO0連接至2.5V或3.3V,CFGBVS連接至VCCO0。

如果VCCO0連接至1.5V或1.8V,CFGBVS連接至GND。

建議bank0、bank14、bank15的VCCO電壓一致,避免出現(xiàn)I/O Transition at the End of Startup(建議按照下表進行配置)

9404d3e4-58f5-11eb-8b86-12bb97331649.png

2、M[2:0]

模式配置引腳,按照下表進行選擇。

9428bbec-58f5-11eb-8b86-12bb97331649.png

3、PROGRAM_B(input)

低電平有效,為低時,配置信息被清空,將配置過程重新進行。上電時保持PROGRAM_B為低電平不會使FPGA配置保持復位狀態(tài)。而是使用INIT_B來延遲上電配置序列。

4、INIT_B(inout)

FPGA處于配置復位狀態(tài),F(xiàn)PGA正在初始化(清除)其配置存儲器時,或者當FPGA檢測到配置錯誤時,F(xiàn)PGA將此引腳驅動為低電平。在上電期間,INIT_B可以在外部保持低電平,以在初始化過程結束時停止上電配置序列。當初始化過程后在INIT_B輸入檢測到高電平時,F(xiàn)PGA繼續(xù)執(zhí)行M [2:0]引腳設置所指示的配置序列的其余部分。

5、VCCBATT

VCCBATT是FPGA內部易失性存儲器的電池備用電源,用于存儲AES解密器的密鑰。如果不要求使用易失性密鑰存儲區(qū)中的解密密鑰,請將此引腳連接到GND或VCCAUX。

二、使用EMCCLK引腳,全速加載程序

由于CCLK引腳存在容差,因此可以使用比CCLK更精準的時鐘EMCCLK引腳。使能該功能時需要如下步驟:

1、使能ExtMasterCclk_en比特流生成選項

2、定義EMCCLK目標電壓。Bank 14有另一個定義了IOSTANDARD的引腳。在BANK14上定義的電壓自動應用于EMCCLK。使用BITSTREAM.CONFIG.EXTMASTERCCLK_EN屬性在Vivado中設置ExMasterCclk_en選項

三、FPGA加載時序

上電時序圖

94368e3e-58f5-11eb-8b86-12bb97331649.png

上電時序圖

94505ba2-58f5-11eb-8b86-12bb97331649.png

上電配置流程

948dc17c-58f5-11eb-8b86-12bb97331649.png

其配置過程分解為8個步驟。

1、上電

7系列器件需要為VCCO_0,VCCAUX,VCCBRAM和VCCINT引腳供電。上電時,VCCINT電源引腳必須提供1.0V或0.9V(適用于-2L)電源。在JTAG模式下,除VCCO_0之外的任何I / O電源都不需要為7系列FPGA配置供電。當選擇使用多功能引腳的配置模式(即串行,主BPI,SPI,SelectMAP)時,還必須提供VCCO_14,VCCO_15或兩者。上電后,可以通過將PROGRAM_B引腳切換為低電平來重新配置。

94b0721c-58f5-11eb-8b86-12bb97331649.png

應用:此步可以用來使用看門狗電路重新加載FPGA,亦或通過其他器件(DSP、CPLD等)對FPGA重新加載的控制。

2、清除配置內存

在器件上電后,PROGRAM_B引腳脈沖為低電平,使用JTAG JPROGRAM指令或IPROG命令后,或在回退重試配置序列期間,配置存儲器將被順序清零。塊RAM被復位到其初始狀態(tài),并且通過斷言全局置位復位(GSR)重新初始化觸發(fā)器。在此期間,除少數(shù)配置輸出引腳外,通過使用全局三態(tài)(GTS)將I / O置于高阻態(tài),如果PUDC_B為低電平,則內部上拉。INIT_B在初始化期間內部驅動為低電平,然后在TPOR之后用于上電情況,而TPL用于其他情況。如果INIT_B引腳從外部保持為低電平,器件將在初始化過程中等待,直到引腳被釋放,并且滿足TPOR或TPL延遲。

3、采樣M2:0引腳

當INIT_B引腳為高電平時,器件對M [2:0]模式引腳進行采樣,如果處于主模式,則開始驅動CCLK。此時,器件開始在配置時鐘的上升沿對配置數(shù)據(jù)輸入引腳進行采樣。對于BPI和SelectMAP模式,總線寬度最初為x8,狀態(tài)寄存器反映了這一點。在總線寬度檢測序列之后,狀態(tài)寄存器被更新。僅在通過重新上下電或PROGRAM_B的置位進行重新配置時,才會再次對模式引腳進行采樣。

4、同步

對于BPI,Slave SelectMAP和Master SelectMAP模式,必須首先檢測總線寬度。從串行,主串行,SPI和JTAG模式忽略總線寬度檢測模式。然后必須將特殊的32位同步字(0xAA995566)發(fā)送到配置邏輯。同步字警告設備即將到來的配置數(shù)據(jù),并將配置數(shù)據(jù)與內部配置邏輯對齊。除“總線寬度自動檢測”序列外,忽略同步前配置輸入引腳上的任何數(shù)據(jù)。同步對大多數(shù)用戶是透明的,因為工具生成的所有配置比特流(BIT文件)都包括總線寬度檢測模式和同步字。

94ce368a-58f5-11eb-8b86-12bb97331649.png

同步檢測信號

5、檢查設備ID

設備同步后,必須先通過設備ID檢查才能加載配置數(shù)據(jù)幀。這可以防止使用為不同設備格式化的比特流進行配置。如果在配置期間發(fā)生ID錯誤,則設備會嘗試執(zhí)行回退重新配置。設備ID檢查內置于比特流中,使此步驟對大多數(shù)設計人員而言都是透明的。器件ID檢查通過比特流中的命令執(zhí)行到配置邏輯,而不是通過JTAG IDCODE寄存器執(zhí)行。

950b55ba-58f5-11eb-8b86-12bb97331649.png

ID注解

6、加載數(shù)據(jù)

加載同步字并檢查設備ID后,將加載配置數(shù)據(jù)幀。此過程對大多數(shù)用戶是透明的。

7、循環(huán)冗余校驗

當加載配置數(shù)據(jù)幀時,設備從配置數(shù)據(jù)包計算循環(huán)冗余校驗(CRC)值。加載配置數(shù)據(jù)幀后,配置比特流可以向設備發(fā)出校驗CRC指令,然后是預期的CRC值。如果設備計算的CRC值與比特流中的預期CRC值不匹配,則設備將INIT_B拉低并中止配置。CRC校驗默認包含在配置比特流中。

對于加密比特流(當BITSTREAM.ENCRYPTION.ENCRYPT屬性為是時),禁用CRC校驗,而HMAC驗證加密的比特流數(shù)據(jù)。比特流數(shù)據(jù)中的錯誤在BOOTSTS寄存器中報告為HMAC錯誤。

如果在配置為FPGA為配置主機的模式期間發(fā)生CRC錯誤,則設備可以嘗試進行回退重配置。在BPI和SPI模式下,如果回退重新配置再次失敗,則BPI / SPI接口只能通過脈沖PROGRAM_B引腳重新同步,并從頭開始重新啟動配置過程。JTAG接口仍然響應,設備仍處于活動狀態(tài),只有BPI / SPI接口無法運行。

7系列器件使用32位CRC校驗。CRC校驗旨在捕獲傳輸配置比特流時的錯誤。存在這樣的情況:CRC校驗可能錯過傳輸配置比特流的錯誤:某些時鐘錯誤(例如雙時鐘)可能導致32位比特流分組與配置邏輯之間的同步丟失。同步丟失后,不理解任何后續(xù)命令,包括檢查CRC的命令。在這種情況下,配置因DONE Low和INIT_B High而失敗,因為CRC被忽略。在BPI模式異步讀取中,地址計數(shù)器最終溢出或下溢以導致環(huán)繞,從而觸發(fā)回退重新配置。BPI同步讀取模式不支持環(huán)繞錯誤條件。

8、啟動

加載配置幀后,比特流指示設備進入啟動序列。啟動序列由8相(0-7階段)順序狀態(tài)機控制。啟動順控程序執(zhí)行下表中列出的任務。每個啟動事件的特定階段是用戶可編程的。

95642348-58f5-11eb-8b86-12bb97331649.png

可以強制啟動序列等待MMCM鎖定或使DCI與適當?shù)倪x項匹配。這些選項通常設置為在MMCM鎖定和/或DCI匹配之前阻止DONE,GTS和GWE被置位(阻止設備操作)。

DONE信號由啟動定序器在用戶指示的周期中釋放,但啟動定序器不會繼續(xù),直到DONE引腳實際看到邏輯高電平。DONE引腳是開漏雙向信號。通過釋放DONE引腳,器件停止驅動邏輯低電平,并通過內部上拉電阻上拉引腳。默認情況下,DONE_PIPE被使能,以在DONE引腳和配置邏輯之間添加寄存器。

95896612-58f5-11eb-8b86-12bb97331649.png

與啟動序列發(fā)生器有關的信號

95b09444-58f5-11eb-8b86-12bb97331649.png

與啟動序列發(fā)生器有關的信號時序

默認情況下,在啟動的第4階段釋放DONE,并啟用DONE_PIPE以添加一個額外的延遲時鐘周期。DONE表示配置已完成且所有數(shù)據(jù)已加載,但需要應用一些額外的時鐘周期以確保啟動順序正確完成到第7階段,即啟動結束。DONE為24后,所需時鐘周期的保守數(shù)字; 這將解釋最常見的用例。比特流選項LCK_cycle或Match_cycle將添加未定義的額外數(shù)量的時鐘周期。

在Spartan-7,Artix-7和Kintex-7系列中,如果bank的VCCO為1.8V或更低,那么在I / O bank上有多功能配置引腳,并且該bank上的引腳是 低或浮動,然后輸入可能在配置啟動期間有0-1-0過渡到互連邏輯。由于此轉換發(fā)生在GWE啟用內部邏輯之后,因此可能會在配置后影響設備的內部狀態(tài)。在EOS(啟動結束)之后,轉換發(fā)生一個CFGCLK。為避免這種轉換,將VCCO_14和VCCO_15設置為2.5V或3.3V,或者將引腳驅動為外部高電平(見表5-13)。否則,邏輯應設計為忽略這些受影響的輸入信號,直到在EOS上升沿之后的一個CFGCLK之后至少200 ns??梢允褂肧TARTUPE2監(jiān)視CFGCLK和EOS。

四、配置文件格式

燒寫配置文件包括四種,其中MCS、BIN和HEX文件為固化文件,直接燒寫到FPGA外掛的存儲器中。

95cae4d4-58f5-11eb-8b86-12bb97331649.png

五、MultiBoot

7系列FPGA MultiBoot和后備功能支持現(xiàn)場更新系統(tǒng)。比特流圖像可以在現(xiàn)場動態(tài)升級。FPGA MultiBoot功能可以實時切換圖像。在MultiBoot配置過程中檢測到錯誤時,F(xiàn)PGA可以觸發(fā)回退功能,確??梢詫⒁阎己玫脑O計加載到設備中

發(fā)生回退時,內部生成的脈沖會復位整個配置邏輯,但專用的MultiBoot邏輯,熱啟動開始地址(WBSTAR)和啟動狀態(tài)(BOOTSTS)寄存器除外。該復位脈沖將INIT_B和DONE拉低,清除配置存儲器,并從地址0重新開始配置過程,并將修訂選擇(RS)引腳驅動為00.復位后,比特流將覆蓋WBSTAR起始地址。

在配置期間,以下錯誤可能會觸發(fā)回退:IDCODE錯誤、CRC錯誤、看門狗超時、BPI地址環(huán)繞錯誤。

也可以使用比特流選項ConfigFallback啟用后備。在回退重新配置期間忽略嵌入式IPROG。在回退重新配置期間禁用看門狗定時器。如果回退重新配置失敗,則配置停止,INIT_B和DONE都保持為低。

六、BPI - 硬件RS引腳設計注意事項

在BPI模式下,RS引腳需要連接到高位地址位,其中一個RS引腳上的上拉電阻連接到高位地址線。使用此硬件實現(xiàn),系統(tǒng)不包括WBSTAR地址,并且每個圖像的比特流選項相同。

默認情況下禁用兩用RS引腳。在BPI或Master SelectMAP模式的回退期間,RS引腳驅動為低電平,但在SPI模式期間不會驅動為低電平。對于初始MultiBoot系統(tǒng),RS引腳分別連接到閃存的高位地址位,并分別通過上拉或下拉電阻綁定為高電平或低電平。上電時,系統(tǒng)將引導至由RS上的上拉電阻和地址線連接定義的高位地址空間。在回退期間,RS引腳驅動為低電平,器件從地址空間0引導.RS引腳應連接到系統(tǒng)定義的高位地址,以允許將完整位文件存儲在每個存儲器段中。

七、多FPGA JTAG菊花鏈

96172fa6-58f5-11eb-8b86-12bb97331649.png

責任編輯:xj

原文標題:賽靈思7系列FPGA上電配置流程

文章出處:【微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1643

    文章

    21923

    瀏覽量

    612376
  • Xilinx
    +關注

    關注

    73

    文章

    2179

    瀏覽量

    123963

原文標題:賽靈思7系列FPGA上電配置流程

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    Xilinx Ultrascale系列FPGA的時鐘資源與架構解析

    Ultrascale是開發(fā)的支持包含步進功能的增強型FPGA架構,相比7系列的28nm工藝
    的頭像 發(fā)表于 04-24 11:29 ?448次閱讀
    Xilinx Ultrascale<b class='flag-5'>系列</b><b class='flag-5'>FPGA</b>的時鐘資源與架構解析

    邀您相約2025上海國際汽車工業(yè)展覽會

    第二十一屆上海國際汽車工業(yè)展覽會將于2025年4月23日至5月2日在國家會展中心上海舉行。作為專注于FPGA芯片領域的創(chuàng)新型企業(yè),易將攜基于16nm鈦金系列
    的頭像 發(fā)表于 04-16 09:18 ?247次閱讀
    易<b class='flag-5'>靈</b><b class='flag-5'>思</b>邀您相約2025上海國際汽車工業(yè)展覽會

    2025 FPGA技術研討會北京站圓滿結束

    2025FPGA技術研討會北京站于4月10日在北京麗亭華苑酒店圓滿結束!本次研討會吸引了來自全國各地的行業(yè)專家、工程師及企業(yè)代表踴躍參與,現(xiàn)場座無虛席,氣氛熱烈。
    的頭像 發(fā)表于 04-16 09:14 ?325次閱讀

    國產EDA億?接入DeepSeek

    國產EDA軟件億(eLinx)軟件接入DeepSeek,為EDA行業(yè)注入變革性力量,開啟FPGA應用開發(fā)的嶄新篇章。通過集成DeepSeek插件,eLinx軟件構建起連接FPGA
    的頭像 發(fā)表于 02-21 17:26 ?808次閱讀
    國產EDA億<b class='flag-5'>靈</b><b class='flag-5'>思</b>?接入DeepSeek

    低溫失效的原因,有沒有別的方法或者一些見解?

    低溫失效的原因,有沒有別的方法或者一些見解。就是芯片工作溫度在100°--40°區(qū)間,然后呢我們到了0°以下就不工作了,然后在低溫的情況下監(jiān)測了電流和電壓都正常,頻率也都正常,頻率不是F
    發(fā)表于 12-30 16:28

    FPGA PS配置模式--v7

    文件。注意修改Bitstream生成模式時,不需要進行工程的全編譯,只需運行最后一步數(shù)據(jù)流生成即可。 PS配置啟動過程 這里以X1模式為例,PS的配置過程如下: (1)在啟動配置之前要先把
    的頭像 發(fā)表于 12-24 14:37 ?1300次閱讀
    易<b class='flag-5'>靈</b><b class='flag-5'>思</b><b class='flag-5'>FPGA</b> PS<b class='flag-5'>配置</b>模式--v<b class='flag-5'>7</b>

    FPGA產品的主要特點

    近年來,全球半導體供應鏈屢受挑戰(zhàn),芯片短缺問題一度對行業(yè)產生深遠影響。易通過優(yōu)化供應鏈管理、強化產能規(guī)劃,確保客戶的FPGA需求得到及時滿足。面向工業(yè)控制、機器視覺、醫(yī)療影像、消費電子、汽車智駕等一眾終端領域,易
    的頭像 發(fā)表于 12-04 14:20 ?1215次閱讀
    易<b class='flag-5'>靈</b><b class='flag-5'>思</b><b class='flag-5'>FPGA</b>產品的主要特點

    ADS8686S fpga配置后初次ad輸出全部為0是怎么回事?

    ADS8686按照手冊使用fpga配置完成后,后出現(xiàn)偶發(fā)性數(shù)據(jù)全部為0.接上下載線調試,未出現(xiàn)過這種現(xiàn)象。 一般多天不用時,第一次
    發(fā)表于 11-22 07:18

    Xilinx 7系列FPGA PCIe Gen3的應用接口及特性

    Xilinx7系列FPGA集成了新一代PCI Express集成塊,支持8.0Gb/s數(shù)據(jù)速率的PCI Express 3.0。本文介紹了7系列
    的頭像 發(fā)表于 11-05 15:45 ?2386次閱讀
    Xilinx <b class='flag-5'>7</b><b class='flag-5'>系列</b><b class='flag-5'>FPGA</b> PCIe Gen3的應用接口及特性

    固化FPGA配置芯片的方式

    每次在系統(tǒng)掉電之后,之前載入的程序將會丟失,系統(tǒng)后需要重新配置。設計者為了彌補這項缺陷,在FPGA芯片的旁邊都會設置一個flash(掉電不丟失)。
    的頭像 發(fā)表于 10-24 18:13 ?968次閱讀
    固化<b class='flag-5'>FPGA</b><b class='flag-5'>配置</b>芯片的方式

    必馳助力極氪7X上市,樹立純SUV新標桿

    日前,極氪汽車旗下全新大五座純SUV——極氪7X正式上市。作為極氪汽車又一力作,極氪7X在設計、配置和技術都展示了極氪品牌的積淀與創(chuàng)新。
    的頭像 發(fā)表于 10-14 14:12 ?671次閱讀

    Trion FPGA PS配置模式--update(6)

    文件。注意修改Bitstream生成模式時,不需要進行工程的全編譯,只需運行最后一步數(shù)據(jù)流生成即可。 PS配置啟動過程 這里以X1模式為例,PS的配置過程如下: (1)在啟動配置之前要先把
    的頭像 發(fā)表于 07-23 08:48 ?880次閱讀
    易<b class='flag-5'>靈</b><b class='flag-5'>思</b>Trion <b class='flag-5'>FPGA</b> PS<b class='flag-5'>配置</b>模式--update(6)

    快訊 | 發(fā)展新質生產力問道?如何下好“創(chuàng)新棋”?

    7月11日,南湖區(qū)委宣傳部、清華大學馬克主義學院共同帶隊一行蒞臨圍繞時頻新質生產力創(chuàng)新層面進行實地調研,
    的頭像 發(fā)表于 07-12 13:31 ?502次閱讀
    <b class='flag-5'>賽</b><b class='flag-5'>思</b>快訊 | 發(fā)展新質生產力問道<b class='flag-5'>賽</b><b class='flag-5'>思</b>?<b class='flag-5'>賽</b><b class='flag-5'>思</b>如何下好“創(chuàng)新棋”?

    科普 | 一文了解FPGA

    半導體中的價值占比。 汽車半導體市場份額 FPGA 巨頭搶道智能駕駛,L5 級產品值得期待。目前布局主要在 L1-L3,NVIDIA 和 Intel 的最新
    發(fā)表于 07-08 19:36

    FPGA下載問題

    在ARM開發(fā)中,通常可供選擇的下載器有多種。清華的FPGA,除了官方的專用下載器,有其他的下載器可以使用嗎?使用下載器可以嗎?
    發(fā)表于 06-23 12:28