一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

十億門級(jí)芯片的應(yīng)用經(jīng)驗(yàn)和仿真技巧

Cadence楷登 ? 來(lái)源:Cadence楷登 ? 作者:Cadence楷登 ? 2021-03-19 09:29 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

很多芯片開(kāi)發(fā)者從芯片設(shè)計(jì)伊始便會(huì)一直捫心自問(wèn)的一個(gè)問(wèn)題是“我的硬件出現(xiàn)錯(cuò)誤的可能性有多大?”通常情況下這個(gè)問(wèn)題都無(wú)法回答,所以我們能做的只是通過(guò)不斷的仿真驗(yàn)證讓這個(gè)可能性無(wú)限接近于零。

在很多人眼中,仿真驗(yàn)證如同學(xué)生時(shí)代考試時(shí),最后階段對(duì)考卷的檢查與校對(duì)一般。實(shí)則不然,作為芯片設(shè)計(jì)流程中的“責(zé)任擔(dān)當(dāng)”,EDA 仿真驗(yàn)證是貫穿從芯片立項(xiàng)、架構(gòu)定義到之后的流片生產(chǎn)等環(huán)節(jié),不斷重復(fù)的關(guān)鍵性步驟。

從仿真驗(yàn)證的角度來(lái)看,在芯片制造的整個(gè)流程中,驗(yàn)證可以分為前仿真(基于 RTL 代碼)和后仿真(基于門級(jí)網(wǎng)表)兩個(gè)部分。由于芯片本身的設(shè)計(jì)流程所致,越到后面設(shè)計(jì)的迭代成本越高,出現(xiàn) Bug 的風(fēng)險(xiǎn)越大。所以,能夠在早期的仿真驗(yàn)證流程中發(fā)現(xiàn)更多的系統(tǒng)級(jí)甚至是用戶級(jí)的 Debug 至關(guān)重要。而 Cadence 的 Palladium Z1 硬件仿真加速平臺(tái)便是一個(gè)能夠很好滿足這一需求的軟硬件協(xié)同仿真平臺(tái)。

接下來(lái),Cadence 資深技術(shù)支持經(jīng)理朱宇立,分享了關(guān)于 Palladium Z1 系列的應(yīng)用經(jīng)驗(yàn)和仿真技巧。

盡可能地讓波峰左移,更早地發(fā)現(xiàn) Bug 能夠極大縮短芯片的開(kāi)發(fā)周期 作為一個(gè)擁有 33 年歷史的產(chǎn)品系列,Palladium 系列的前身 Palladium XP 實(shí)際上是 Cadence 兩條技術(shù)路線相互融合之后的產(chǎn)品,它們分別是 Processor—Based 與 FPGA—Based。 作為該系列的最新產(chǎn)品 Palladium Z1 采用了 IT 行業(yè)常見(jiàn)的服務(wù)器刀片式架構(gòu),共有風(fēng)冷、水冷兩種版本可供選擇。

每個(gè) Palladium Z1 機(jī)架能夠支持 4 百萬(wàn)門到 5.76 億門的容量,最多可以擴(kuò)展到 16 個(gè)機(jī)架、 92 億門,最多可支持 2304 個(gè)用戶,充分滿足企業(yè)級(jí)客戶的需求。

通過(guò)利用本地統(tǒng)一的硬件仿真加速環(huán)境, Palladium Z1 進(jìn)一步優(yōu)化驗(yàn)證流程、強(qiáng)化驗(yàn)證能力,使得 Cadence 的用戶可以在無(wú)需再編譯的前提下,實(shí)現(xiàn)仿真到仿真加速,或者運(yùn)行時(shí)仿真環(huán)境的熱交換。

前文中我們也提到了,EDA 仿真驗(yàn)證是一個(gè)“重復(fù)性必要行為”,其在一個(gè)項(xiàng)目的生命周期中將不斷迭代。Cadence 將 EDA 芯片仿真軟件的發(fā)展歸為了四大方向,分別是 Build、Allocate、Run 與 Debug,即更快的編譯效率、更高效的資源利用、更多的使用模式以及更加高效且快速的 Debug 能力。

而 Palladium Z1 系列便是 Cadence 在這四大領(lǐng)域不斷追求技術(shù)創(chuàng)新所結(jié)下的“果實(shí)”。Palladium Z1 系列在單核情況下,編譯效率可達(dá)每小時(shí) 1.4 億門,如果使用多核并行編譯技術(shù),編譯速度又可以有高達(dá) 3X 的提升,這相對(duì)于其他競(jìng)品有著巨大的優(yōu)勢(shì);Job Reshaping 功能能夠保證用戶有效地利用 Palladium Z1 每一片資源;Palladium Z1 支持 22 種不同的使用模式,供不同需求的用戶使用。 強(qiáng)大的 Debug 能力是 Palladium Z1 系列最為突出的優(yōu)勢(shì)。Palladium Z1 在默認(rèn)模式下支持全波形可見(jiàn),可全速查看任何設(shè)計(jì)信號(hào),并且無(wú)需重新編譯即可調(diào)試設(shè)計(jì)。同時(shí) Dynamic Probe 可以讓您在一次仿真中獲得更長(zhǎng)時(shí)間的波形,Infinite Trace 則是可以記錄完整的仿真流程,用戶可以隨時(shí)進(jìn)行重放以調(diào)試任何感興趣的時(shí)間窗口。Palladium Z1 在脫機(jī)模式下仍可進(jìn)行并發(fā)調(diào)試,并將運(yùn)算資源釋放給其他任務(wù),其全新的波形流式傳輸(Waveform Streaming)支持全速率連續(xù)查看少量信號(hào),無(wú)需進(jìn)行重新編譯。 Palladium Z1 擁有多種使用模式可供用戶選擇,今天我們重點(diǎn)為大家介紹的是 In-Circuit Emulation 模式,即 ICE 模式。

在 ICE 模式下,Palladium Z1 提供了多個(gè)經(jīng)過(guò)測(cè)試的真實(shí)物理接口,使其可以與外部系統(tǒng)、網(wǎng)絡(luò)和測(cè)試設(shè)備快速集成。 同時(shí),該模式還允許設(shè)計(jì)團(tuán)隊(duì)使用實(shí)際應(yīng)用程序來(lái)仿真設(shè)計(jì),例如啟動(dòng)操作系統(tǒng)、傳輸文件以及顯示圖形/視頻。當(dāng)用戶將所有的芯片設(shè)計(jì)都放到 Palladium Z1 上進(jìn)行仿真,并連接諸如 USB 設(shè)備、PCIe 驅(qū)動(dòng)、以太網(wǎng)測(cè)試儀等,其運(yùn)行速度與真實(shí)芯片的運(yùn)行速度存在一個(gè)速度差。 為了幫助用戶快速將外部設(shè)備與內(nèi)部芯片連接到一起,并盡可能的模擬真實(shí)運(yùn)行情況,Cadence 提供了完善且成熟的 SpeedBridge 方案,很好地解決了這一問(wèn)題。 同時(shí),在 ICE 模式下,Palladium Z1 軟硬件協(xié)同仿真的特點(diǎn)能夠很好地幫助調(diào)試人員快速定位問(wèn)題所在。

同時(shí),Palladium Z1 也可以提供全套的 Virtual Emulation 解決方案。Virtual Emulation 模式是一套完全意義上的虛擬環(huán)境,這一模式的核心在于 Cadence 提供的 VirtualBridge 功能。VirtualBridge 是一種軟件適配器,使用戶的應(yīng)用程序和驅(qū)動(dòng)程序可以建立與 Palladium 的虛擬協(xié)議連接。 用戶將芯片設(shè)計(jì)放在 Palladium Z1 中,想要將其中的協(xié)議接入到虛擬機(jī),以方便軟件工程師在虛擬機(jī)上調(diào)試驅(qū)動(dòng)以及應(yīng)用層,VirtualBridge 在其中發(fā)揮著重要的串聯(lián)作用。

原文標(biāo)題:【Cadence 技術(shù)公開(kāi)課】驗(yàn)證技術(shù)必備:十億門級(jí)芯片的軟硬件協(xié)同仿真

文章出處:【微信公眾號(hào):Cadence楷登】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    459

    文章

    52502

    瀏覽量

    440724

原文標(biāo)題:【Cadence 技術(shù)公開(kāi)課】驗(yàn)證技術(shù)必備:十億門級(jí)芯片的軟硬件協(xié)同仿真

文章出處:【微信號(hào):gh_fca7f1c2678a,微信公眾號(hào):Cadence楷登】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    康謀分享 | 物理級(jí)傳感器仿真:破解自動(dòng)駕駛長(zhǎng)尾場(chǎng)景驗(yàn)證難題

    本文聚焦物理級(jí)仿真,剖析攝像頭光學(xué)建模、CMOS 光電轉(zhuǎn)換、激光雷達(dá)高斯光束與衰減建模,解讀 ASAM OpenMATERIAL 3D 標(biāo)準(zhǔn),以構(gòu)建可信仿真閉環(huán),助力算法驗(yàn)證與高階智駕落地。
    的頭像 發(fā)表于 07-09 09:36 ?184次閱讀
    康謀分享 | 物理<b class='flag-5'>級(jí)</b>傳感器<b class='flag-5'>仿真</b>:破解自動(dòng)駕駛長(zhǎng)尾場(chǎng)景驗(yàn)證難題

    QCPL-329J 0.6 安培輸出電流IGBT級(jí)驅(qū)動(dòng)器光電耦合器數(shù)據(jù)手冊(cè)

    電子發(fā)燒友網(wǎng)站提供《QCPL-329J 0.6 安培輸出電流IGBT級(jí)驅(qū)動(dòng)器光電耦合器數(shù)據(jù)手冊(cè).pdf》資料免費(fèi)下載
    發(fā)表于 06-24 15:30 ?0次下載

    博世級(jí)驅(qū)動(dòng)芯片EG120提升電動(dòng)汽車系統(tǒng)性能

    在德國(guó)施瓦本地區(qū),有這樣一群來(lái)自世界各地、癡迷技術(shù)的芯片應(yīng)用工程師。他們與分布在全球的同行密切協(xié)作,目標(biāo)清晰明確:將公司最新一代分級(jí)可編程電流驅(qū)動(dòng)級(jí)驅(qū)動(dòng)芯片EG120推向市場(chǎng),并為客
    的頭像 發(fā)表于 06-16 16:22 ?433次閱讀

    EGBox:一體化工業(yè)級(jí)實(shí)時(shí)仿真旗艦平臺(tái),全功能覆蓋

    隨著電力電子、新能源等領(lǐng)域的快速發(fā)展,復(fù)雜系統(tǒng)仿真需求日益增長(zhǎng)。EasyGo半實(shí)物仿真事業(yè)部深耕行業(yè)需求,推出基于CPU+FPGA異構(gòu)架構(gòu)的一體化工業(yè)級(jí)實(shí)時(shí)仿真器——EGBox,以模塊
    的頭像 發(fā)表于 05-27 12:00 ?181次閱讀
    EGBox:一體化工業(yè)<b class='flag-5'>級(jí)</b>實(shí)時(shí)<b class='flag-5'>仿真</b>旗艦平臺(tái),全功能覆蓋

    芯片前端設(shè)計(jì)中常用的軟件和工具

    前端設(shè)計(jì)是數(shù)字芯片開(kāi)發(fā)的初步階段,其核心目標(biāo)是從功能規(guī)格出發(fā),最終獲得級(jí)網(wǎng)表(Netlist)。這個(gè)過(guò)程主要包括:規(guī)格制定、架構(gòu)設(shè)計(jì)、HDL編程、仿真驗(yàn)證、邏輯綜合、時(shí)序分析和形式驗(yàn)
    的頭像 發(fā)表于 05-15 16:48 ?397次閱讀

    概倫電子千兆級(jí)高精度電路仿真器NanoSpice Giga介紹

    NanoSpiceGiga是概倫電子自主研發(fā)的千兆級(jí)晶體管級(jí)SPICE電路仿真器,通過(guò)基于大數(shù)據(jù)的并行仿真引擎處理十億以上單元的電路
    的頭像 發(fā)表于 04-23 15:21 ?354次閱讀
    概倫電子千兆<b class='flag-5'>級(jí)</b>高精度電路<b class='flag-5'>仿真</b>器NanoSpice Giga介紹

    概倫電子芯片級(jí)HBM靜電防護(hù)分析平臺(tái)ESDi介紹

    ESDi平臺(tái)是一款先進(jìn)的芯片級(jí)ESD(靜電防護(hù))驗(yàn)證平臺(tái),為設(shè)計(jì)流程的各個(gè)階段提供定制化解決方案。該平臺(tái)包括原理圖級(jí)HBM(人體模型)檢查工具ESDi-SC,芯片級(jí)HBM檢查工具ESDi,和適用于多線程
    的頭像 發(fā)表于 04-22 10:25 ?408次閱讀
    概倫電子<b class='flag-5'>芯片級(jí)</b>HBM靜電防護(hù)分析平臺(tái)ESDi介紹

    愛(ài)芯元智完成超十億元C輪融資

    近日,人工智能感知與邊緣計(jì)算芯片領(lǐng)域領(lǐng)軍企業(yè)——愛(ài)芯元智正式對(duì)外宣布,已于近期順利完成C輪融資,融資金額超過(guò)十億元人民幣,為2024年國(guó)內(nèi)芯片領(lǐng)域規(guī)模最大的融資事件之一。本輪融資的投資方包括寧波通商基金、鎮(zhèn)海產(chǎn)投、重慶產(chǎn)業(yè)投資母
    的頭像 發(fā)表于 04-09 17:18 ?476次閱讀

    DCDC 芯片無(wú)輸出的問(wèn)題的調(diào)試經(jīng)驗(yàn)

    該文檔聚焦于 DCDC 芯片無(wú)輸出的問(wèn)題,分享調(diào)試經(jīng)驗(yàn),幫助工程師解決實(shí)際電路調(diào)試中的難題,主要內(nèi)容包括:*附件:【調(diào)試經(jīng)驗(yàn)分享】DCDC芯片沒(méi)有輸出怎么辦?.pdf檢查輸入引腳電壓
    的頭像 發(fā)表于 01-24 16:02 ?1313次閱讀

    AI時(shí)代下芯片復(fù)雜度飆升,思爾芯國(guó)產(chǎn)硬件仿真加速芯片創(chuàng)新

    引言在人工智能(AI)技術(shù)蓬勃發(fā)展的今天,芯片的復(fù)雜度正以前所未有的速度飆升,輕松跨越了百億邏輯級(jí)別的大關(guān)。這一趨勢(shì)不僅推動(dòng)了半導(dǎo)體行業(yè)的快速發(fā)展,也對(duì)硬件仿真系統(tǒng)提出了更高的挑戰(zhàn)和要求。在近日
    的頭像 發(fā)表于 12-27 18:01 ?828次閱讀
    AI時(shí)代下<b class='flag-5'>芯片</b>復(fù)雜度飆升,思爾芯國(guó)產(chǎn)硬件<b class='flag-5'>仿真</b>加速<b class='flag-5'>芯片</b>創(chuàng)新

    FPGA數(shù)的計(jì)算方法

    我們?cè)诒容^FPGA的芯片參數(shù)時(shí)經(jīng)常說(shuō)某一款FPGA是多少萬(wàn)的,也有的說(shuō)其有多少個(gè)LE,那么二者之間有何關(guān)系呢? FPGA等效數(shù)的計(jì)算方法有兩種,一是把FPGA基本單元(如LUT+FF
    的頭像 發(fā)表于 11-11 09:45 ?1158次閱讀
    FPGA<b class='flag-5'>門</b>數(shù)的計(jì)算方法

    常用邏輯芯片有哪些

    邏輯是數(shù)字電路中的基本構(gòu)建塊,它們執(zhí)行基本的邏輯運(yùn)算,如與(AND)、或(OR)、非(NOT)、異或(XOR)等。邏輯芯片是集成了多個(gè)邏輯的集成電路,廣泛應(yīng)用于計(jì)算機(jī)、通信、自動(dòng)
    的頭像 發(fā)表于 09-24 10:48 ?5056次閱讀

    英特爾與亞馬遜AWS深化合作,共謀數(shù)十億美元定制芯片計(jì)劃

    英特爾與亞馬遜云計(jì)算巨頭AWS宣布了一項(xiàng)重大的長(zhǎng)期戰(zhàn)略合作協(xié)議,該協(xié)議涉及數(shù)十億美元的投資,旨在通過(guò)定制芯片設(shè)計(jì)加速人工智能(AI)應(yīng)用并優(yōu)化各類工作負(fù)載的性能。這一合作標(biāo)志著雙方長(zhǎng)達(dá)18年的合作關(guān)系邁入了一個(gè)全新的階段,共同推動(dòng)半導(dǎo)體技術(shù)的創(chuàng)新與應(yīng)用。
    的頭像 發(fā)表于 09-18 16:31 ?1355次閱讀

    NVIDIA Blackwell 將掌控 AI 下一章,第四季度將出貨價(jià)值數(shù)十億美元的芯片

    NVIDIA已確認(rèn)他們已對(duì)BlackwellAI芯片進(jìn)行了某些改動(dòng)以提高其產(chǎn)量,并將在第四季度出貨價(jià)值數(shù)十億美元的芯片。JAEALOT2024年8月29日NVIDIA已確認(rèn)他們已對(duì)
    的頭像 發(fā)表于 08-30 12:50 ?548次閱讀
    NVIDIA Blackwell 將掌控 AI 下一章,第四季度將出貨價(jià)值數(shù)<b class='flag-5'>十億</b>美元的<b class='flag-5'>芯片</b>

    二極管與電阻并聯(lián),且二極管的陰極與PMOS的級(jí)連接,其中二極管起什么作用呢?

    二極管與電阻并聯(lián),且二極管的陰極與PMOS的級(jí)連接,其中二極管起什么作用呢?
    發(fā)表于 08-07 15:52