一、從結(jié)構(gòu)說起:
1、P-bank
SDRAM,也即我們的內(nèi)存,我們的電腦,手機(jī)等設(shè)備都離不開我們的內(nèi)存。一個(gè)設(shè)備運(yùn)行速度的快慢,內(nèi)存起到關(guān)鍵性的作用,就像我們的電腦,開機(jī)之后一般都是把一些應(yīng)用程序加載到內(nèi)存里運(yùn)行,因?yàn)镽AM的讀寫速度要遠(yuǎn)遠(yuǎn)大于ROM,而我們的SDRAM,即同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器,就是通過不斷地刷新,充電,防止電容電量的丟失,從而保留住數(shù)據(jù)。與CPU交換數(shù)據(jù),根據(jù)CPU位寬的不同,要相應(yīng)選擇不同的SDRAM芯片,SDRAM芯片的位寬不等,我們用的這片SDRAM是16位位寬,假設(shè)我們的CPU是64位的,那么我們要想與之匹配,就必須用到4片這樣的SDRAM,才能構(gòu)成64位的位寬,那么由這4片SDRAM 構(gòu)成的芯片集合,我們稱之為物理bank,即P-bank,CPU通過控制SDRAM的片選信號(hào),控制相應(yīng)的芯片
2、L-bank
再往芯片里面看,每一片SDRAM里面,有幾個(gè)存儲(chǔ)陣列,我們開發(fā)板上的都是4個(gè)存儲(chǔ)陣列,這樣的存儲(chǔ)陣列,我們稱它為邏輯bank,即L-bank。每個(gè)存儲(chǔ)陣列里面有2^12行,2^8列,我們可以通過控制SDRAM的地址線,來選中相應(yīng)的行與列,進(jìn)而確定一個(gè)存儲(chǔ)單元,每個(gè)存儲(chǔ)單元里面就是我們的數(shù)據(jù)了,我們的芯片是16位的,所以我們的存儲(chǔ)單元也就是16位的。
這樣一來,CPU通過片選信號(hào)選中一片SDRAM,然后訪問某一個(gè)L-bank,通過行列地址確定某一個(gè)存儲(chǔ)單元,將存儲(chǔ)單元里的數(shù)據(jù)讀出來送到CPU。這樣看來,芯片的位寬就是我們的存儲(chǔ)單元的位寬,若是一同選中所有SDRAM芯片,那么輸出的也就是16X4=64位的CPU位寬了。
3、芯片容量 與 內(nèi)存容量
我們來算一下SDRAM的芯片容量,一片SDRAM芯片假設(shè)有4個(gè)L-bank,2^12行,2^8列,那么它就含有4 x 2^12 x 2^8個(gè)存儲(chǔ)單元,又因?yàn)槊總€(gè)存儲(chǔ)單元里面有16位數(shù)據(jù),因此,我們的芯片容量為 4 x 2^12 x 2^8 x 16 = 64Mbit = 16MB,如果是一個(gè)P-bank里面是4片SDRAM的話,那么我們的內(nèi)存容量就是4 x 16 = 64MB
我們?cè)偎阋幌?,假如我們的SDRAM的芯片位寬是8位的但是芯片容量不變,即芯片位寬是8位,芯片容量是16MB,那么,要想與64位的CPU匹配,我們需要8片SDRAM,那么我們的內(nèi)存容量就是8 x 16 = 128MB,由此可見,在芯片容量相同的情況下,位寬越小,內(nèi)存容量越大。這就說明了,為什么我們的臺(tái)式電腦要用位寬小的芯片,因?yàn)榕_(tái)式電腦空間大,位寬越小,用的芯片越多,內(nèi)存也就越大,相反,我們的手機(jī)就必須用大位寬的芯片,從而節(jié)約空間,但是付出了內(nèi)存容量小的代價(jià),這也說明了為什么我們的手機(jī)或者筆記本電腦不如臺(tái)式機(jī)運(yùn)行速度快的原因,在內(nèi)存方面差了一大截
下面是我用畫圖做的一個(gè)框架,幫助大家理解
二、工作原理其實(shí)不難
這部分我們就按照代碼的順序開始講起
1、初始化
初始化開始,SDRAM需要經(jīng)過一個(gè)200us的穩(wěn)定延時(shí),這部分在代碼部分直接做一個(gè)計(jì)數(shù)器就好了,下面來講一下預(yù)充電
預(yù)充電
官方解釋是 L-Bank關(guān)閉現(xiàn)有工作行,準(zhǔn)備打開新行的操作就是預(yù)充電。也就是說,我們發(fā)送了一個(gè)行地址,有發(fā)送了一個(gè)列地址,找到了相應(yīng)的存儲(chǔ)單元之后,如果我們想訪問另一個(gè)地址,而這個(gè)地址不在這一行內(nèi),那么我們就需要先將這一工作行關(guān)閉,這個(gè)過程就是預(yù)充電,然而剛開始我們還沒有發(fā)送行列地址,只是先做一下初始化,以后等我們要發(fā)送行列地址的時(shí)候,為了手動(dòng)設(shè)置預(yù)充電麻煩,我們可以告訴SDRAM在每次尋址完之后自動(dòng)進(jìn)行預(yù)充電即可
自刷新
我們之所以叫DRAM,就是因?yàn)樗莿?dòng)態(tài)的,就是每隔一段時(shí)間進(jìn)行一次刷新,確保那些沒有被讀寫過的數(shù)據(jù)不會(huì)以為時(shí)間長(zhǎng)導(dǎo)致電容漏電,從而導(dǎo)致數(shù)據(jù)丟失,因此,每隔一段時(shí)間要對(duì)存儲(chǔ)單元進(jìn)行一次自刷新,由于存儲(chǔ)體中電容的數(shù)據(jù)有效保存期上限是64ms,因此,我們需要每64ms對(duì)所有的存儲(chǔ)體進(jìn)行一次刷新,又因?yàn)槲覀冇?^12= 4096行,那么我們來算一下,每刷新一行所要的時(shí)間是64ms/4096 = 15us 也就是說,我們每15us需要發(fā)送一個(gè)自刷新命令
模式寄存器配置
模式寄存器的配置主要還是用于后面的讀寫操作的,我們先看上面,是地址總線,首先大家不要被他迷惑,我們的地址總線是12位的,行列共用,他前面的兩位bank地址不屬于地址總線范圍,只是在配置的時(shí)候需要用到那兩位,所以會(huì)將其加進(jìn)來,下面來一一解釋。
關(guān)于操作模式 : 操作模式可以分為突發(fā)讀,突發(fā)寫,單一寫等,突發(fā)讀就是我們?cè)诎l(fā)送了行列地址后,找到了我們要的存儲(chǔ)單元地址,對(duì)它進(jìn)行讀,如果設(shè)置了突發(fā)讀的話,那么我們?cè)谧x取第一個(gè)數(shù)據(jù)之后,如果想讀取這個(gè)存儲(chǔ)單元后面的一個(gè)存儲(chǔ)單元的數(shù)據(jù)的話,就不必再次發(fā)送行列地址了,他會(huì)自動(dòng)的讀取接下來的數(shù)據(jù),至于讀幾個(gè)存儲(chǔ)單元,就涉及到突發(fā)長(zhǎng)度,一般是2,4,8,全頁(yè)的方式,全頁(yè)就是將這一行上的數(shù)據(jù)一連串的全部讀出或?qū)懭?,同時(shí)還涉及到突發(fā)傳輸方式,分為順序和交錯(cuò)傳輸,順序傳輸就是依次讀后面的幾個(gè)存儲(chǔ)單元,交錯(cuò)傳輸就是隔一個(gè)讀一個(gè)。
關(guān)于潛伏期 : 潛伏期就是我們發(fā)送了行列地址后,數(shù)據(jù)并不是馬上到達(dá)數(shù)據(jù)總線,而是要經(jīng)過一段潛伏期,一般為2到3個(gè)時(shí)鐘周期,注意潛伏期不是延遲,潛伏期是發(fā)送列地址后數(shù)據(jù)已經(jīng)有效,只是還沒有達(dá)到一定的高度,或者說是信號(hào)不夠強(qiáng),要經(jīng)過一定的放大才能輸出,所以說潛伏期不是延遲
2、工作狀態(tài)
初始化結(jié)束以后,SDRAM就可以正常工作了,這個(gè)時(shí)候,如果收到讀寫信號(hào),并且收到地址,那么SDRAM就會(huì)進(jìn)行相應(yīng)的尋址,并將數(shù)據(jù)作相應(yīng)處理。
讀狀態(tài)
上面說了,SDRAM的地址是行列共用,也就是說行地址和列地址共用那條12位的地址線,假設(shè)某個(gè)時(shí)間我們要讀一個(gè)數(shù)據(jù),那么就先要發(fā)送12位地址線,就是行地址,當(dāng)然也要接著發(fā)送的是P-bank的地址,但是這個(gè)時(shí)候還沒有發(fā)送讀信號(hào),讀信號(hào)要和列地址一起發(fā)送,我們稱這個(gè)狀態(tài)為行有效(RAS)
發(fā)送完行地址之后,就要發(fā)送列地址,但是不能馬上發(fā)送,要經(jīng)過一定的延時(shí),這個(gè)延時(shí)我們叫做行有效到列有效的延時(shí),即Trcd
經(jīng)過Trcd之后,我們需要發(fā)送列地址,即列有效(CAS),這樣我們就確定了我們邏輯單元所在的位置了,在發(fā)送列地址的同時(shí),給SDRAM發(fā)送讀命令。有人會(huì)問,既然地址線是行列共用,那么12位的地址線,列地址才占8位,其他的怎么用?沒錯(cuò),列地址是只占了8位,還有第8到11位地址線沒用,這個(gè)時(shí)候我們就將其補(bǔ)零就好了,湊夠12位地址發(fā)送給SDRAM,但是我們有一位地址很重要就是A10位,A10位置1的話,那么我們每次進(jìn)行完一次讀寫,SDRAM就會(huì)自動(dòng)預(yù)充電,因此,我們一般把地址總線的第8到11位賦值0100,然后與列地址合并,再發(fā)給SDRAM。
發(fā)送完列地址后,也就是讀命令后,就要進(jìn)入潛伏期Tcl,剛剛說了,數(shù)據(jù)在潛伏期里,要經(jīng)過一定的放大驅(qū)動(dòng),達(dá)到一定的高度之后才會(huì)被輸出,這個(gè)放大的過程是在一個(gè)叫做S-AMP的通道里完成的,每一個(gè)存儲(chǔ)體都對(duì)應(yīng)一個(gè)S-AMP通道 ,因此從數(shù)據(jù)I/O總線上有數(shù)據(jù)輸出之前的一個(gè)時(shí)鐘上升沿開始,數(shù)據(jù)即已傳向S-AMP,也就是說此時(shí)數(shù)據(jù)已經(jīng)被觸發(fā),經(jīng)過一定的驅(qū)動(dòng)時(shí)間最終傳向數(shù)據(jù)總線進(jìn)行輸出,這段時(shí)間稱之為tAC。
在后面的時(shí)序分析中,我們會(huì)用到這個(gè)參數(shù),即數(shù)據(jù)在SDRAM芯片中的傳輸時(shí)間Tco,數(shù)據(jù)輸出到SDRAM數(shù)據(jù)總線上以后會(huì)有一個(gè)保持時(shí)間Toh,也是我們以后做時(shí)序分析要用到的參數(shù),這兩個(gè)參數(shù)告訴我們,數(shù)據(jù)從有效前的一個(gè)時(shí)鐘周期開始算起,最大要經(jīng)過Tac時(shí)間才會(huì)輸出到數(shù)據(jù)總線,最慢需要Toh時(shí)間因此,在后面的時(shí)序分析中我們要計(jì)算,數(shù)據(jù)在SDRAM芯片的傳輸時(shí)間 Toh 《 Tco 《 Tac
寫狀態(tài)
寫狀態(tài)跟讀狀態(tài)有一點(diǎn)不同,就是寫狀態(tài)沒有潛伏期,即行有效之后,等待Trcd后發(fā)送寫命令和列地址,數(shù)據(jù)直接會(huì)寫到數(shù)據(jù)總線上,也就是說,寫數(shù)據(jù)是零延時(shí)的,但是,即使寫數(shù)據(jù)是零延時(shí)的,但是數(shù)據(jù)要進(jìn)入SDRAM的存儲(chǔ)體還是需要時(shí)間的,這個(gè)時(shí)間叫做寫回延時(shí)Twr,試想,如果SDRAM工作在寫回延時(shí)狀態(tài),突然來了一個(gè)預(yù)充電,那么數(shù)據(jù)是不是就不能正確的被寫入了,因此,寫回延時(shí)不能和預(yù)充電同時(shí)進(jìn)行。
三、參數(shù)總結(jié)
好了,說了這么多,是不是感覺SDRAM的操作并不難,那么我們就來總結(jié)一下之前出現(xiàn)的一些參數(shù)吧,這些參數(shù)的消化,能夠幫我們更好的理解SDRAM的工作原理
1、RAS : 行有效
2、Trcd : 行地址到列地址的延時(shí)時(shí)間,單位是周期數(shù),一般為2到3個(gè)時(shí)鐘周期
3、CAS : 列有效,同時(shí)發(fā)送讀寫命令
4、 Tcl : 潛伏期,發(fā)生在讀狀態(tài),數(shù)據(jù)有效到出現(xiàn)在數(shù)據(jù)總線上的延時(shí),單位為周期數(shù)
5、 Tac : 數(shù)據(jù)從存儲(chǔ)單元里出來之后,已經(jīng)進(jìn)入S-AMP通道進(jìn)行驅(qū)動(dòng)與放大,到出現(xiàn)在數(shù)據(jù)總線上的時(shí)間
6、 Toh : 數(shù)據(jù)出現(xiàn)在數(shù)據(jù)總線上,并保持一段時(shí)間
7、 Trp : 在發(fā)出預(yù)充電命令之后,要經(jīng)過一段時(shí)間才能允許發(fā)送RAS行有效命令打開新的工作行
8 、Twr :寫狀態(tài)時(shí)的寫回延時(shí),寫入的數(shù)據(jù)進(jìn)入SDRAM存儲(chǔ)單元的時(shí)間
編輯:jq
-
FPGA
+關(guān)注
關(guān)注
1643文章
21923瀏覽量
612376 -
SDRAM
+關(guān)注
關(guān)注
7文章
440瀏覽量
55920
發(fā)布評(píng)論請(qǐng)先 登錄
【「零基礎(chǔ)開發(fā)AI Agent」閱讀體驗(yàn)】+ 入門篇學(xué)習(xí)
【「零基礎(chǔ)開發(fā)AI Agent」閱讀體驗(yàn)】+初品Agent
從零開始學(xué)電源
零基礎(chǔ)學(xué)習(xí)一階RC低通濾波器(從原理到實(shí)踐)
【書籍評(píng)測(cè)活動(dòng)NO.59】零基礎(chǔ)開發(fā)AI Agent——手把手教你用扣子做智能體
零基礎(chǔ)開發(fā)小安派-Eyes-S1 進(jìn)階篇 ——通過屏幕輸入連接 Wi-Fi

Vivado Tcl零基礎(chǔ)入門與案例實(shí)戰(zhàn)【高亞軍編著】
零基礎(chǔ)開發(fā)小安派-Eyes-S1【進(jìn)階篇】——初識(shí) LVGL 并搭建最小工程

零基礎(chǔ)開發(fā)小安派-Eyes-S1 外設(shè)篇——DAC

零基礎(chǔ)開發(fā)小安派-Eyes-S1外設(shè)篇——I2S

零基礎(chǔ)開發(fā)小安派-Eyes-S1【外設(shè)篇】——FLASH

零基礎(chǔ)開發(fā)小安派-Eyes-S1 外設(shè)篇 ——I2C

零基礎(chǔ)開發(fā)小安派-Eyes-S1【外設(shè)篇】——PWM

零基礎(chǔ)開發(fā)小安派-Eyes-S1外設(shè)篇——GPIO 輸入輸出

評(píng)論