一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

對(duì)ZYNQ芯片架構(gòu)的理解談?wù)剛€(gè)人體會(huì)

FPGA之家 ? 來(lái)源:嵌入式大雜燴 ? 作者:嵌入式大雜燴 ? 2021-04-02 17:13 ? 次閱讀

[導(dǎo)讀] 基于ZYNQ實(shí)現(xiàn)復(fù)雜嵌入式系統(tǒng)非常便利,其應(yīng)用領(lǐng)域也越來(lái)越廣泛,本文來(lái)從對(duì)ZYNQ芯片架構(gòu)的理解來(lái)談?wù)剛€(gè)人體會(huì)。

俯瞰zynq

575ae1b0-92eb-11eb-8b86-12bb97331649.png

ZYNQ主要由兩大部分組成:

處理系統(tǒng)PS(Processing System):上圖左上部分即是PS部分,包括:

同構(gòu)雙核ARM Cortex A9的對(duì)稱多處理器 (Symmetric Multi-Processing,SMP)

豐富的外設(shè),2×SPI,2×I2C,2×CAN,2×UART,2×SDIO,2×USB,2×GigE,GPIO

靜態(tài)存儲(chǔ)控制器:Quad-SPI,NAND,NOR

動(dòng)態(tài)存儲(chǔ)控制器:DDR3,DDR2,LPDDR2

編程邏輯PL(Programmable logic):兼容賽靈思7系列FPGA

基于Artix的芯片:Z-7010以及Z-7020

基于Kintex的芯片:Z-7030以及Z-7045

ZYNQ處理系統(tǒng)端PS所有的外設(shè)都連接在AMBA(Advanced Microcontroller Bus Architecture)總線,而基于FPGA設(shè)計(jì)的IP則可以通過(guò)AXI接口掛載在AMBA總線上,從而實(shí)現(xiàn)內(nèi)部各組件的互聯(lián)互通。這里涉及到兩個(gè)概念:

AMBA總線,熟悉ARM架構(gòu)的朋友應(yīng)該都大致了解, AMBA是ARM公司的注冊(cè)商標(biāo)。是一種用于片上系統(tǒng)(SoC)設(shè)計(jì)中功能塊的連接和管理的開(kāi)放標(biāo)準(zhǔn)片上互連規(guī)范。它促進(jìn)了具有總線結(jié)構(gòu)及多控制器或組件的多核處理器設(shè)計(jì)開(kāi)發(fā)。自成立以來(lái),AMBA已廣為應(yīng)用,遠(yuǎn)遠(yuǎn)超出了微控制器設(shè)備領(lǐng)域。如今,AMBA已廣泛用于各種ASIC和SoC部件,包括在現(xiàn)代便攜式移動(dòng)設(shè)備中使用的應(yīng)用處理器。

高級(jí)可擴(kuò)展接口AXI(Advanced eXtensible Interface):是ARM公司AMBA 3.0 和AMBA 4.0規(guī)范的一部分,是并行高性能,同步,高頻,多主機(jī),多從機(jī)通訊接口,主要設(shè)計(jì)用于片上通訊。為啥說(shuō)AXI是AMBA的一部分,看看下面兩個(gè)圖就可以比較清晰的了解。

5799121e-92eb-11eb-8b86-12bb97331649.png

57d108ae-92eb-11eb-8b86-12bb97331649.png

ZYNQ的高度靈活性靈活的PS端IO復(fù)用Multiplexed I/O (MIO):PS端外設(shè)IO復(fù)用,這是什么概念呢?前面介紹了ZYNQ主要分PS/PL兩大組成模塊,PS端前面介紹的外設(shè)如USB/CAN/GPIO/UART等都必要需要引腳與外界打交道,這里所謂的復(fù)用與常見(jiàn)的單片機(jī)、處理器里引腳復(fù)用的概念一樣。但是(這里劃重點(diǎn)),ZYNQ具有高達(dá)54個(gè)PS引腳支持MIO,MIO具有非常高的靈活度以達(dá)到靈活配置,這給硬件設(shè)計(jì)、PCB布板帶來(lái)了極大的便利!,MIO的配置利用vivado軟件可以實(shí)現(xiàn)靈活配置,如下圖所示。

580182a4-92eb-11eb-8b86-12bb97331649.png

硬件工程師往往發(fā)現(xiàn)對(duì)一個(gè)復(fù)雜的系統(tǒng)的布局布線,常常會(huì)很困難,也常因?yàn)椴缓侠淼牟季植季€而陷入EMC深坑。ZYNQ的IO引腳高度靈活性,無(wú)疑在電路設(shè)計(jì)方面提供極大的方便,可實(shí)現(xiàn)非常靈活的PCB布局布線。從而在EMC性能改善方面帶來(lái)了很大便利。

靈活的PS-PL互連接口Extended Multiplexed I/O (EMIO) :擴(kuò)展MIO,如果想通過(guò)PS來(lái)訪問(wèn)PL又不想浪費(fèi)AXI總線時(shí),就可以通過(guò)EMIO接口來(lái)訪問(wèn)PL。54個(gè)I/O中,其中一部分只能用于MIO,大部分可以用于MIO或EMIO,少量引腳只能通過(guò)EMIO訪問(wèn)。

58243aa6-92eb-11eb-8b86-12bb97331649.png

如上圖,比如I2C0則可以通過(guò)EMIO映射到PL端的引腳輸出,這無(wú)疑又增加了更多的靈活性!

PS-PL接口HP0-HP3:如上架構(gòu)圖中AXI high-performance slave ports (HP0-HP3) 實(shí)現(xiàn)了PS-PL的接口

可配置的32位或64位數(shù)據(jù)寬度

只能訪問(wèn)片上存儲(chǔ)器OCM(On chip memory)和DDR

AXI FIFO接口(AFI)利用1KB FIFOs來(lái)緩沖大數(shù)據(jù)傳輸

PS-PL接口GP0-GP1:如上架構(gòu)圖中AXI general-purpose ports

兩個(gè)PS主接口連接到PL的兩個(gè)從設(shè)備

32位數(shù)據(jù)寬度

一個(gè)連接到CPU內(nèi)存的64位加速器一致端口ACP)AXI從接口,ACP 是 SCU (一致性控制單元)上的一個(gè) 64 位從機(jī)接口,實(shí)現(xiàn)從 PL 到 PS 的異步 cache 一致性接入點(diǎn)。ACP 是可以被很多 PL 主機(jī)所訪問(wèn)的,用以實(shí)現(xiàn)和 APU 處理器相同的方式訪問(wèn)存儲(chǔ)子系統(tǒng)。這能達(dá)到提升整體性能、改善功耗和簡(jiǎn)化軟件的效果。ACP 接口的表現(xiàn)和標(biāo)準(zhǔn)的 AXI 從機(jī)接口是一樣的,支持大多數(shù)標(biāo)準(zhǔn)讀和寫的操作而不需要在 PL 部件中加入額外的一致性操作。

DMA, 中斷, 事件信號(hào)

處理器事件總線信號(hào)事件信息到CPU

PL外設(shè)IP中斷到PS通用中斷控制器(GIC)

四個(gè)DMA通道RDY/ACK信號(hào)

擴(kuò)展多路復(fù)用I/O (EMIO)允許PS外設(shè)端口訪問(wèn)PL邏輯和設(shè)備I/O引腳。

時(shí)鐘以及復(fù)位信號(hào):

四個(gè)PS時(shí)鐘帶使能控制連接到PL

四個(gè)PS復(fù)位信號(hào)連接到PL

靈活的時(shí)鐘系統(tǒng)PS時(shí)鐘源:

PS端具有4個(gè)外部時(shí)鐘源引腳

PS端具有3個(gè)PLL時(shí)鐘模塊

PS端具有4個(gè)時(shí)鐘源可輸出到PL

PL端具有7個(gè)時(shí)鐘源

PL端時(shí)鐘源域相對(duì)PS端不同

PL端時(shí)鐘可靈活來(lái)自PL端外部引腳,因?yàn)镕PGA的硬可編程性,完全靈活配置

也可使用PS端的4個(gè)時(shí)鐘源

注意

PL和PS之間的時(shí)鐘同步是由PS端處理

PL不能提供時(shí)鐘給PS使用

豐富的IP庫(kù)Zynq 是一種SoC,具有大量的標(biāo)準(zhǔn) IP,這些部件不再需要重新設(shè)計(jì)而直接可用。以這樣的方式提升了設(shè)計(jì)抽象層級(jí),加上重用預(yù)先測(cè)試和驗(yàn)證過(guò)的部件,開(kāi)發(fā)將被加速,而成本則可以降低。就像常說(shuō)的:“ 為什么要重新發(fā)明輪子呢?”。

Vivado內(nèi)置了大量的IP可供使用,比如數(shù)學(xué)計(jì)算IP,信號(hào)處理IP、圖像視頻處理IP,通信互連(以太網(wǎng)、DDS、調(diào)制、軟件無(wú)線電、錯(cuò)誤校驗(yàn))、處理器IP(MicroBlaze等)、甚至人工智能算法IP。

比如信號(hào)處理IP,由于采用FPGA硬邏輯實(shí)現(xiàn)信號(hào)處理無(wú)需CPU計(jì)算,對(duì)于實(shí)現(xiàn)復(fù)雜的信號(hào)運(yùn)算(比如實(shí)現(xiàn)一個(gè)非常高階的FIR濾波、多點(diǎn)FFT計(jì)算)具有非常大優(yōu)勢(shì)。

5845cc0c-92eb-11eb-8b86-12bb97331649.png

雙ARM硬核處理器如架構(gòu)圖,ZYNQ內(nèi)置了雙ARM Cortex-A9硬核,對(duì)軟件設(shè)計(jì)提供了極大的靈活性,在該處理器上可運(yùn)行Linux,Android等復(fù)雜的操作系統(tǒng),相比常規(guī)FPGA嵌軟核IP的做法具有更強(qiáng)大的運(yùn)算處理能力,你可能會(huì)說(shuō)其處理器的運(yùn)算能力相比時(shí)下的其他ARM芯片或稍有不足,但基本能滿足常規(guī)的醫(yī)療、工業(yè)領(lǐng)域等嵌入式系統(tǒng)應(yīng)用需求。

PL/PS的有機(jī)結(jié)合通過(guò)前面的簡(jiǎn)要分析介紹,不難發(fā)現(xiàn)PL可編程硬件邏輯及處理器單元的結(jié)合做的非常好。

PL端:可設(shè)計(jì)出高靈活的外設(shè)系統(tǒng),同時(shí)可編程硬件邏輯電路,可實(shí)現(xiàn)真正的硬并行處理、硬實(shí)時(shí)系統(tǒng)

PS端:PL端與PS的有機(jī)結(jié)合,有可實(shí)現(xiàn)對(duì)這種高靈活、硬并行、硬實(shí)時(shí)處理系統(tǒng)實(shí)現(xiàn)集中軟件管理

試想,如果一個(gè)系統(tǒng)需要實(shí)現(xiàn)硬實(shí)時(shí)、硬并行,復(fù)雜外設(shè)互連系統(tǒng):

或許會(huì)采用多微控制器(比如單片機(jī))+處理器方案,微處理器實(shí)現(xiàn)實(shí)時(shí)需求,處理器運(yùn)行Linux實(shí)現(xiàn)上層業(yè)務(wù)邏輯的方式。

或者采用FPGA+處理器來(lái)實(shí)現(xiàn)。

這兩種方案技術(shù)復(fù)雜度都非常高,硬件電路PCB設(shè)計(jì)比較復(fù)雜,軟件開(kāi)發(fā)以及維護(hù)也會(huì)增加復(fù)雜度。而ZYNQ則可以很好的解決此類系統(tǒng)設(shè)計(jì)需求,真正做到system on chip,這也是SOC的一個(gè)很好的體現(xiàn)。

總結(jié)一下ZYNQ這種高度靈活性,豐富的外設(shè),豐富的IP庫(kù),以及vivado強(qiáng)大易用的開(kāi)發(fā)環(huán)境,對(duì)使用ZYNQ進(jìn)行嵌入式系統(tǒng)設(shè)計(jì)帶來(lái)了非常多優(yōu)勢(shì)。

原文標(biāo)題:從ZYNQ芯片架構(gòu)談?wù)勂錇楹稳绱苏T人

文章出處:【微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    19748

    瀏覽量

    232968
  • FPGA
    +關(guān)注

    關(guān)注

    1643

    文章

    21923

    瀏覽量

    612389
  • 芯片
    +關(guān)注

    關(guān)注

    459

    文章

    51952

    瀏覽量

    433987
  • 嵌入式
    +關(guān)注

    關(guān)注

    5126

    文章

    19446

    瀏覽量

    313334

原文標(biāo)題:從ZYNQ芯片架構(gòu)談?wù)勂錇楹稳绱苏T人

文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    芯片架構(gòu)設(shè)計(jì)的關(guān)鍵要素

    芯片架構(gòu)設(shè)計(jì)的目標(biāo)是達(dá)到功能、性能、功耗、面積(FPA)的平衡。好的芯片架構(gòu)能有效提升系統(tǒng)的整體性能,優(yōu)化功耗,并確保在成本和時(shí)間的限制下完成設(shè)計(jì)任務(wù)。
    的頭像 發(fā)表于 03-01 16:23 ?418次閱讀

    如何理解芯片設(shè)計(jì)中的IP

    本文主要介紹如何理解芯片設(shè)計(jì)中的IP 在芯片設(shè)計(jì)中,IP(知識(shí)產(chǎn)權(quán)核心,Intellectual Property Core)是指在芯片設(shè)計(jì)中采用的、已經(jīng)開(kāi)發(fā)好的功能模塊、設(shè)計(jì)或技術(shù),
    的頭像 發(fā)表于 02-08 10:43 ?607次閱讀

    《大話芯片制造》閱讀體會(huì)分享_1

    ,本人從事著芯片設(shè)計(jì)的主職業(yè),從高層次描述電路的架構(gòu)、模塊功能、總線接線等內(nèi)容,對(duì)芯片如何制造一直充滿著好奇。 眾所周知,半導(dǎo)體是先進(jìn)技術(shù)產(chǎn)品,制造他們的半導(dǎo)體工程本身就可以說(shuō)是凝聚先進(jìn)生產(chǎn)力、先進(jìn)技術(shù)
    發(fā)表于 12-25 20:59

    基于risc-v架構(gòu)芯片與linux系統(tǒng)兼容性討論

    一直對(duì)基于RISC-V架構(gòu)芯片與Linux系統(tǒng)的兼容性比較感興趣,查了各種資料,眾說(shuō)紛紜,在此整理一下學(xué)習(xí)內(nèi)容,以備后用。這個(gè)復(fù)雜而重要的話題,涉及多個(gè)方面的考量。下面談?wù)?/b>我的學(xué)習(xí)總結(jié)
    發(fā)表于 11-30 17:20

    深入理解 Llama 3 的架構(gòu)設(shè)計(jì)

    最新的自然語(yǔ)言處理(NLP)技術(shù)和深度學(xué)習(xí)算法,旨在提供更加自然、流暢和智能的對(duì)話體驗(yàn)。 1. 核心組件 Llama 3的架構(gòu)設(shè)計(jì)可以分為以下幾個(gè)核心組件: 1.1 預(yù)處理模塊 預(yù)處理模塊負(fù)責(zé)將原始文本數(shù)據(jù)轉(zhuǎn)換為模型可以理解的格式。這包括文本清洗
    的頭像 發(fā)表于 10-27 14:41 ?988次閱讀

    ZYNQ核心板學(xué)習(xí)筆記

    此款開(kāi)發(fā)板使用的是 Xilinx 公司的 Zynq7000 系列的芯片,型號(hào)為 XC7Z020-2CLG484I,484 個(gè)引腳的 FBGA 封裝。
    的頭像 發(fā)表于 10-24 18:08 ?2125次閱讀
    <b class='flag-5'>ZYNQ</b>核心板學(xué)習(xí)筆記

    【「算力芯片 | 高性能 CPU/GPU/NPU 微架構(gòu)分析」閱讀體驗(yàn)】--全書(shū)概覽

    、GPU、NPU,給我們剖析了算力芯片的微架構(gòu)。書(shū)中有對(duì)芯片方案商處理器的講解,理論聯(lián)系實(shí)際,使讀者能更好理解算力芯片。 全書(shū)共11章,
    發(fā)表于 10-15 22:08

    【「嵌入式Hypervisor:架構(gòu)、原理與應(yīng)用」閱讀體驗(yàn)】+第7-8章學(xué)習(xí)心得

    這是一本很好的學(xué)習(xí)嵌入式的書(shū)籍。 在深入學(xué)習(xí)《嵌入式Hypervisor:架構(gòu)、原理與應(yīng)用》的第7-8章后,我對(duì)嵌入式Hypervisor的架構(gòu)、原理及其在實(shí)際應(yīng)用中的重要性有了更為深刻的理解。這兩
    發(fā)表于 10-09 18:50

    FPGA芯片架構(gòu)和資源有深入的理解,精通Verilog HDL、VHDL

    、計(jì)算機(jī)相關(guān)專業(yè),具有良好的專業(yè)基礎(chǔ)知識(shí)。 2.工作年限不限,有工作經(jīng)驗(yàn)或優(yōu)秀應(yīng)屆畢業(yè)生亦可。 3.對(duì)FPGA芯片架構(gòu)和資源有深入的理解,精通Verilog HDL、VHDL編程語(yǔ)言,熟悉時(shí)序約束、時(shí)序分析
    發(fā)表于 09-15 15:23

    正點(diǎn)原子ZYNQ7015開(kāi)發(fā)板!ZYNQ 7000系列、雙核ARM、PCIe2.0、SFPX2,性能強(qiáng)悍,資料豐富!

    ! 正點(diǎn)原子Z15 ZYNQ開(kāi)發(fā)板,搭載Xilinx Zynq7000系列芯片,核心板主控芯片的型號(hào)是XC7Z015CLG485-2。開(kāi)發(fā)板由核心板+底板組成,外設(shè)資源豐富,板載1路P
    發(fā)表于 09-14 10:12

    [XILINX] 正點(diǎn)原子ZYNQ7035/7045/7100開(kāi)發(fā)板發(fā)布、ZYNQ 7000系列、雙核ARM、PCIe2.0、SFPX2!

    7000系列芯片,核心板支持Xilinx Zynq-7035、Zynq-7045和Zynq-7100三種型號(hào)。開(kāi)發(fā)板由核心板+底板組成,外設(shè)資源豐富,板載2路千兆以太網(wǎng)接口(PS+PL
    發(fā)表于 09-02 17:18

    主流芯片架構(gòu)包括哪些類型

    主流芯片架構(gòu)芯片設(shè)計(jì)領(lǐng)域中的核心組成部分,它們決定了芯片的功能、性能、功耗等多個(gè)方面。當(dāng)前,全球范圍內(nèi)主流的芯片
    的頭像 發(fā)表于 08-22 11:08 ?2075次閱讀

    人體紅外傳感器的作用是什么

    傳感器的工作原理基于人體發(fā)出的紅外輻射。人體的溫度通常在36.5℃到37.5℃之間,這個(gè)溫度遠(yuǎn)高于周圍環(huán)境的溫度。因此,人體會(huì)不斷地向周圍環(huán)境輻射紅外能量。人體紅外傳感器就是通過(guò)檢測(cè)這
    的頭像 發(fā)表于 08-20 09:16 ?2375次閱讀

    聯(lián)發(fā)科正在開(kāi)發(fā)Arm架構(gòu)Windows PC芯片

    據(jù)權(quán)威媒體援引三位知情人士的消息報(bào)道,聯(lián)發(fā)科正在緊鑼密鼓地開(kāi)發(fā)一款基于Arm架構(gòu)個(gè)人電腦芯片。這款芯片將成為推動(dòng)Windows操作系統(tǒng)在新型電腦設(shè)備上運(yùn)行的重要力量。
    的頭像 發(fā)表于 06-13 09:16 ?912次閱讀

    談?wù)?/b> 十折交叉驗(yàn)證訓(xùn)練模型

    談?wù)?/b> 十折交叉驗(yàn)證訓(xùn)練模型
    的頭像 發(fā)表于 05-15 09:30 ?1404次閱讀