我們都知道FPGA的實(shí)現(xiàn)過(guò)程分為2步:分析綜合與布局布線(xiàn)后就可以產(chǎn)生目標(biāo)文件,這兩個(gè)步驟中間有個(gè)非常重要的文件,那就是-網(wǎng)表。 下圖是Vivado中網(wǎng)表列表示例:
Vivado中網(wǎng)表列表示例 在vivado集成環(huán)境中,網(wǎng)表時(shí)對(duì)設(shè)計(jì)的描述,如網(wǎng)表由單元(cell)、引腳(pin)、端口(port)和網(wǎng)絡(luò)(Net)構(gòu)成。下圖是一個(gè)電路的網(wǎng)表結(jié)構(gòu):
電路的網(wǎng)表結(jié)構(gòu)
(1)單元是設(shè)計(jì)單元
1、設(shè)計(jì)模塊(Verilog HDL)/實(shí)體(VHDL)。
2、元件庫(kù)中的基本元素(Basic Elements ,BLEs)實(shí)例。如LUT、FF、DSP、RAM等。
3、硬件功能的類(lèi)屬表示。
4、黑盒。
(2)引腳是單元上的連接點(diǎn)
(3)端口是設(shè)計(jì)的頂層端口
(4)網(wǎng)絡(luò)用于實(shí)現(xiàn)引腳之間,以及引腳到端口的連接。
編輯:jq
-
dsp
+關(guān)注
關(guān)注
556文章
8157瀏覽量
357506 -
RAM
+關(guān)注
關(guān)注
8文章
1392瀏覽量
117519 -
端口
+關(guān)注
關(guān)注
4文章
1046瀏覽量
32940
原文標(biāo)題:【Vivado那些事】Vivado中電路結(jié)構(gòu)的網(wǎng)表描述
文章出處:【微信號(hào):Open_FPGA,微信公眾號(hào):OpenFPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
Vivado無(wú)法選中開(kāi)發(fā)板的常見(jiàn)原因及解決方法

如何使用One Spin檢查AMD Vivado Design Suite Synth的結(jié)果

Vivado HLS設(shè)計(jì)流程

使用DDS生成三個(gè)信號(hào)并在Vivado中實(shí)現(xiàn)低通濾波器

AMD Vivado Design Suite IDE中的設(shè)計(jì)分析簡(jiǎn)介

數(shù)字電路設(shè)計(jì)中:前端與后端的差異解析
VirtualLab Fusion應(yīng)用:如何建立一個(gè)真實(shí)光柵結(jié)構(gòu)的光導(dǎo)
RNN在圖片描述生成中的應(yīng)用
以太網(wǎng)幀結(jié)構(gòu)是怎樣的
Vivado 2024.1版本的新特性(2)

評(píng)論