一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Vivado中電路結(jié)構(gòu)的網(wǎng)表描述

OpenFPGA ? 來(lái)源:OpenFPGA ? 作者:OpenFPGA ? 2021-05-14 10:46 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

4f0703b8-b44c-11eb-bf61-12bb97331649.jpg

我們都知道FPGA的實(shí)現(xiàn)過(guò)程分為2步:分析綜合與布局布線(xiàn)后就可以產(chǎn)生目標(biāo)文件,這兩個(gè)步驟中間有個(gè)非常重要的文件,那就是-網(wǎng)表。 下圖是Vivado中網(wǎng)表列表示例:

4f120baa-b44c-11eb-bf61-12bb97331649.png

Vivado中網(wǎng)表列表示例 在vivado集成環(huán)境中,網(wǎng)表時(shí)對(duì)設(shè)計(jì)的描述,如網(wǎng)表由單元(cell)、引腳(pin)、端口(port)和網(wǎng)絡(luò)(Net)構(gòu)成。下圖是一個(gè)電路的網(wǎng)表結(jié)構(gòu):

4f24513e-b44c-11eb-bf61-12bb97331649.png

電路的網(wǎng)表結(jié)構(gòu)

(1)單元是設(shè)計(jì)單元

1、設(shè)計(jì)模塊(Verilog HDL)/實(shí)體(VHDL)。

2、元件庫(kù)中的基本元素(Basic Elements ,BLEs)實(shí)例。如LUT、FF、DSP、RAM等。

3、硬件功能的類(lèi)屬表示。

4、黑盒。

(2)引腳是單元上的連接點(diǎn)

(3)端口是設(shè)計(jì)的頂層端口

(4)網(wǎng)絡(luò)用于實(shí)現(xiàn)引腳之間,以及引腳到端口的連接。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • dsp
    dsp
    +關(guān)注

    關(guān)注

    556

    文章

    8157

    瀏覽量

    357506
  • RAM
    RAM
    +關(guān)注

    關(guān)注

    8

    文章

    1392

    瀏覽量

    117519
  • 端口
    +關(guān)注

    關(guān)注

    4

    文章

    1046

    瀏覽量

    32940

原文標(biāo)題:【Vivado那些事】Vivado中電路結(jié)構(gòu)的網(wǎng)表描述

文章出處:【微信號(hào):Open_FPGA,微信公眾號(hào):OpenFPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    Vivado無(wú)法選中開(kāi)發(fā)板的常見(jiàn)原因及解決方法

    對(duì)應(yīng)的器件信息和約束文件(XDC),大大簡(jiǎn)化工程初始化流程。然而,在某些情況下,我們可能會(huì)發(fā)現(xiàn) Vivado 的界面無(wú)法選中目標(biāo)開(kāi)發(fā)板,導(dǎo)致只能手動(dòng)選擇器件。那么,遇到這種情況該如何處理呢?
    的頭像 發(fā)表于 07-15 10:19 ?413次閱讀
    <b class='flag-5'>Vivado</b>無(wú)法選中開(kāi)發(fā)板的常見(jiàn)原因及解決方法

    如何使用One Spin檢查AMD Vivado Design Suite Synth的結(jié)果

    本文講述了如何使用 One Spin 檢查 AMD Vivado Design Suite Synth 的結(jié)果(以 Vivado 2024.2 為例)。
    的頭像 發(fā)表于 05-19 14:22 ?503次閱讀
    如何使用One Spin檢查AMD <b class='flag-5'>Vivado</b> Design Suite Synth的結(jié)果

    Vivado HLS設(shè)計(jì)流程

    為了盡快把新產(chǎn)品推向市場(chǎng),數(shù)字系統(tǒng)的設(shè)計(jì)者需要考慮如何加速設(shè)計(jì)開(kāi)發(fā)的周期。設(shè)計(jì)加速主要可以從“設(shè)計(jì)的重用”和“抽象層級(jí)的提升”這兩個(gè)方面來(lái)考慮。Xilinx 推出的 Vivado HLS 工具可以
    的頭像 發(fā)表于 04-16 10:43 ?736次閱讀
    <b class='flag-5'>Vivado</b> HLS設(shè)計(jì)流程

    使用DDS生成三個(gè)信號(hào)并在Vivado實(shí)現(xiàn)低通濾波器

    本文使用 DDS 生成三個(gè)信號(hào),并在 Vivado 實(shí)現(xiàn)低通濾波器。低通濾波器將濾除相關(guān)信號(hào)。
    的頭像 發(fā)表于 03-01 14:31 ?1729次閱讀
    使用DDS生成三個(gè)信號(hào)并在<b class='flag-5'>Vivado</b><b class='flag-5'>中</b>實(shí)現(xiàn)低通濾波器

    AMD Vivado Design Suite IDE的設(shè)計(jì)分析簡(jiǎn)介

    本文檔涵蓋了如何驅(qū)動(dòng) AMD Vivado Design Suite 來(lái)分析和改善您的設(shè)計(jì)。
    的頭像 發(fā)表于 02-19 11:22 ?583次閱讀
    AMD <b class='flag-5'>Vivado</b> Design Suite IDE<b class='flag-5'>中</b>的設(shè)計(jì)分析簡(jiǎn)介

    數(shù)字電路設(shè)計(jì):前端與后端的差異解析

    。 ? 第一步:數(shù)字電路設(shè)計(jì)流程概覽 在數(shù)字電路設(shè)計(jì),通常會(huì)從功能需求入手,先用較高層次的“抽象模型”來(lái)描述設(shè)計(jì)目標(biāo),驗(yàn)證其邏輯和功能的正確性,接著將這些抽象的
    的頭像 發(fā)表于 02-12 10:09 ?557次閱讀

    VirtualLab Fusion應(yīng)用:如何建立一個(gè)真實(shí)光柵結(jié)構(gòu)的光導(dǎo)

    的影響可以嚴(yán)格建模,也可以用理想化的函數(shù)建模,這需要用戶(hù)手動(dòng)輸入不同級(jí)次的效率值。在這個(gè)用例,我們關(guān)注如何將之前設(shè)計(jì)的真正光柵結(jié)構(gòu)導(dǎo)入光波導(dǎo)組件,并討論所有相關(guān)設(shè)置和查找的預(yù)計(jì)算。 任務(wù)
    發(fā)表于 02-12 08:50

    RNN在圖片描述生成的應(yīng)用

    輸入圖像的內(nèi)容。 RNN的基本原理 RNN是一種用于處理序列數(shù)據(jù)的神經(jīng)網(wǎng)絡(luò),它通過(guò)循環(huán)結(jié)構(gòu)來(lái)處理序列的每個(gè)元素,并保持前一個(gè)元素的信息。RNN的主要特點(diǎn)是它能夠處理任意長(zhǎng)度的序列,并且能夠捕捉序列的時(shí)間依賴(lài)關(guān)系。RNN的基本
    的頭像 發(fā)表于 11-15 09:58 ?955次閱讀

    Vivado使用小技巧

    后的約束在之前版本已存在,那么Vivado會(huì)給出警告信息,顯示這些約束會(huì)覆蓋之前已有的約束;如果是新增約束,那么就會(huì)直接生效。
    的頭像 發(fā)表于 10-24 15:08 ?1004次閱讀
    <b class='flag-5'>Vivado</b>使用小技巧

    以太網(wǎng)結(jié)構(gòu)是怎樣的

    以太網(wǎng)幀(Ethernet Frame)是以太網(wǎng)(Ethernet)協(xié)議用于在局域網(wǎng)(LAN)傳輸數(shù)據(jù)的基本單位。理解以太網(wǎng)幀的
    的頭像 發(fā)表于 10-08 10:00 ?2900次閱讀

    Vivado 2024.1版本的新特性(2)

    從綜合角度看,Vivado 2024.1對(duì)SystemVerilog和VHDL-2019的一些特性開(kāi)始支持。先看SystemVerilog。
    的頭像 發(fā)表于 09-18 10:34 ?1887次閱讀
    <b class='flag-5'>Vivado</b> 2024.1版本的新特性(2)

    Vivado 2024.1版本的新特性(1)

    Vivado 2024.1已正式發(fā)布,今天我們就來(lái)看看新版本帶來(lái)了哪些新特性。
    的頭像 發(fā)表于 09-18 10:30 ?2457次閱讀
    <b class='flag-5'>Vivado</b> 2024.1版本的新特性(1)

    AD軟件如何生成PCB網(wǎng)

    生成PCB網(wǎng)電路設(shè)計(jì)過(guò)程的一個(gè)重要步驟,它將電路原理圖轉(zhuǎn)換為PCB布局所需的連接信息。AD(Altium Designer)軟件是一款
    的頭像 發(fā)表于 09-02 16:17 ?4488次閱讀

    時(shí)序邏輯電路的五種描述方法

    時(shí)序邏輯電路是數(shù)字電路的一種重要類(lèi)型,它具有存儲(chǔ)和處理信息的能力。時(shí)序邏輯電路描述方法有很多種,不同的方法適用于不同的設(shè)計(jì)和分析場(chǎng)景。以
    的頭像 發(fā)表于 08-28 11:39 ?2843次閱讀

    時(shí)序邏輯電路描述方法有哪些

    時(shí)序邏輯電路是數(shù)字電路的一種重要類(lèi)型,它具有存儲(chǔ)功能,能夠根據(jù)輸入信號(hào)和內(nèi)部狀態(tài)的變化來(lái)改變其輸出。時(shí)序邏輯電路廣泛應(yīng)用于計(jì)算機(jī)、通信、控制等領(lǐng)域。本文將介紹時(shí)序邏輯
    的頭像 發(fā)表于 08-28 11:37 ?1416次閱讀