我們都知道FPGA的實現(xiàn)過程分為2步:分析綜合與布局布線后就可以產(chǎn)生目標(biāo)文件,這兩個步驟中間有個非常重要的文件,那就是-網(wǎng)表。 下圖是Vivado中網(wǎng)表列表示例:
Vivado中網(wǎng)表列表示例 在vivado集成環(huán)境中,網(wǎng)表時對設(shè)計的描述,如網(wǎng)表由單元(cell)、引腳(pin)、端口(port)和網(wǎng)絡(luò)(Net)構(gòu)成。下圖是一個電路的網(wǎng)表結(jié)構(gòu):
電路的網(wǎng)表結(jié)構(gòu)
(1)單元是設(shè)計單元
1、設(shè)計模塊(Verilog HDL)/實體(VHDL)。
2、元件庫中的基本元素(Basic Elements ,BLEs)實例。如LUT、FF、DSP、RAM等。
3、硬件功能的類屬表示。
4、黑盒。
(2)引腳是單元上的連接點
(3)端口是設(shè)計的頂層端口
(4)網(wǎng)絡(luò)用于實現(xiàn)引腳之間,以及引腳到端口的連接。
編輯:jq
-
dsp
+關(guān)注
關(guān)注
555文章
8123瀏覽量
354373 -
RAM
+關(guān)注
關(guān)注
8文章
1386瀏覽量
116471 -
端口
+關(guān)注
關(guān)注
4文章
1006瀏覽量
32653
原文標(biāo)題:【Vivado那些事】Vivado中電路結(jié)構(gòu)的網(wǎng)表描述
文章出處:【微信號:Open_FPGA,微信公眾號:OpenFPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
Vivado HLS設(shè)計流程

數(shù)字電路設(shè)計中:前端與后端的差異解析
VirtualLab Fusion應(yīng)用:如何建立一個真實光柵結(jié)構(gòu)的光導(dǎo)
Vivado Design Suite用戶指南:邏輯仿真

評論