一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Vivado中電路結(jié)構(gòu)的網(wǎng)表描述

OpenFPGA ? 來源:OpenFPGA ? 作者:OpenFPGA ? 2021-05-14 10:46 ? 次閱讀

4f0703b8-b44c-11eb-bf61-12bb97331649.jpg

我們都知道FPGA的實現(xiàn)過程分為2步:分析綜合與布局布線后就可以產(chǎn)生目標(biāo)文件,這兩個步驟中間有個非常重要的文件,那就是-網(wǎng)表。 下圖是Vivado中網(wǎng)表列表示例:

4f120baa-b44c-11eb-bf61-12bb97331649.png

Vivado中網(wǎng)表列表示例 在vivado集成環(huán)境中,網(wǎng)表時對設(shè)計的描述,如網(wǎng)表由單元(cell)、引腳(pin)、端口(port)和網(wǎng)絡(luò)(Net)構(gòu)成。下圖是一個電路的網(wǎng)表結(jié)構(gòu):

4f24513e-b44c-11eb-bf61-12bb97331649.png

電路的網(wǎng)表結(jié)構(gòu)

(1)單元是設(shè)計單元

1、設(shè)計模塊(Verilog HDL)/實體(VHDL)。

2、元件庫中的基本元素(Basic Elements ,BLEs)實例。如LUT、FF、DSPRAM等。

3、硬件功能的類屬表示。

4、黑盒。

(2)引腳是單元上的連接點

(3)端口是設(shè)計的頂層端口

(4)網(wǎng)絡(luò)用于實現(xiàn)引腳之間,以及引腳到端口的連接。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • dsp
    dsp
    +關(guān)注

    關(guān)注

    555

    文章

    8123

    瀏覽量

    354373
  • RAM
    RAM
    +關(guān)注

    關(guān)注

    8

    文章

    1386

    瀏覽量

    116471
  • 端口
    +關(guān)注

    關(guān)注

    4

    文章

    1006

    瀏覽量

    32653

原文標(biāo)題:【Vivado那些事】Vivado中電路結(jié)構(gòu)的網(wǎng)表描述

文章出處:【微信號:Open_FPGA,微信公眾號:OpenFPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦
    熱點推薦

    Vivado HLS設(shè)計流程

    為了盡快把新產(chǎn)品推向市場,數(shù)字系統(tǒng)的設(shè)計者需要考慮如何加速設(shè)計開發(fā)的周期。設(shè)計加速主要可以從“設(shè)計的重用”和“抽象層級的提升”這兩個方面來考慮。Xilinx 推出的 Vivado HLS 工具可以
    的頭像 發(fā)表于 04-16 10:43 ?494次閱讀
    <b class='flag-5'>Vivado</b> HLS設(shè)計流程

    使用DDS生成三個信號并在Vivado實現(xiàn)低通濾波器

    本文使用 DDS 生成三個信號,并在 Vivado 實現(xiàn)低通濾波器。低通濾波器將濾除相關(guān)信號。
    的頭像 發(fā)表于 03-01 14:31 ?1288次閱讀
    使用DDS生成三個信號并在<b class='flag-5'>Vivado</b><b class='flag-5'>中</b>實現(xiàn)低通濾波器

    AMD Vivado Design Suite IDE的設(shè)計分析簡介

    本文檔涵蓋了如何驅(qū)動 AMD Vivado Design Suite 來分析和改善您的設(shè)計。
    的頭像 發(fā)表于 02-19 11:22 ?415次閱讀
    AMD <b class='flag-5'>Vivado</b> Design Suite IDE<b class='flag-5'>中</b>的設(shè)計分析簡介

    數(shù)字電路設(shè)計:前端與后端的差異解析

    。 ? 第一步:數(shù)字電路設(shè)計流程概覽 在數(shù)字電路設(shè)計,通常會從功能需求入手,先用較高層次的“抽象模型”來描述設(shè)計目標(biāo),驗證其邏輯和功能的正確性,接著將這些抽象的
    的頭像 發(fā)表于 02-12 10:09 ?382次閱讀

    VirtualLab Fusion應(yīng)用:如何建立一個真實光柵結(jié)構(gòu)的光導(dǎo)

    的影響可以嚴(yán)格建模,也可以用理想化的函數(shù)建模,這需要用戶手動輸入不同級次的效率值。在這個用例,我們關(guān)注如何將之前設(shè)計的真正光柵結(jié)構(gòu)導(dǎo)入光波導(dǎo)組件,并討論所有相關(guān)設(shè)置和查找的預(yù)計算。 任務(wù)
    發(fā)表于 02-12 08:50

    Vivado Design Suite用戶指南:邏輯仿真

    電子發(fā)燒友網(wǎng)站提供《Vivado Design Suite用戶指南:邏輯仿真.pdf》資料免費下載
    發(fā)表于 01-15 15:25 ?0次下載
    <b class='flag-5'>Vivado</b> Design Suite用戶指南:邏輯仿真

    RNN在圖片描述生成的應(yīng)用

    輸入圖像的內(nèi)容。 RNN的基本原理 RNN是一種用于處理序列數(shù)據(jù)的神經(jīng)網(wǎng)絡(luò),它通過循環(huán)結(jié)構(gòu)來處理序列的每個元素,并保持前一個元素的信息。RNN的主要特點是它能夠處理任意長度的序列,并且能夠捕捉序列的時間依賴關(guān)系。RNN的基本
    的頭像 發(fā)表于 11-15 09:58 ?756次閱讀

    Vivado使用小技巧

    后的約束在之前版本已存在,那么Vivado會給出警告信息,顯示這些約束會覆蓋之前已有的約束;如果是新增約束,那么就會直接生效。
    的頭像 發(fā)表于 10-24 15:08 ?812次閱讀
    <b class='flag-5'>Vivado</b>使用小技巧

    以太網(wǎng)結(jié)構(gòu)是怎樣的

    以太網(wǎng)幀(Ethernet Frame)是以太網(wǎng)(Ethernet)協(xié)議用于在局域網(wǎng)(LAN)傳輸數(shù)據(jù)的基本單位。理解以太網(wǎng)幀的
    的頭像 發(fā)表于 10-08 10:00 ?2294次閱讀

    Vivado 2024.1版本的新特性(2)

    從綜合角度看,Vivado 2024.1對SystemVerilog和VHDL-2019的一些特性開始支持。先看SystemVerilog。
    的頭像 發(fā)表于 09-18 10:34 ?1548次閱讀
    <b class='flag-5'>Vivado</b> 2024.1版本的新特性(2)

    Vivado 2024.1版本的新特性(1)

    Vivado 2024.1已正式發(fā)布,今天我們就來看看新版本帶來了哪些新特性。
    的頭像 發(fā)表于 09-18 10:30 ?2190次閱讀
    <b class='flag-5'>Vivado</b> 2024.1版本的新特性(1)

    AD軟件如何生成PCB網(wǎng)

    生成PCB網(wǎng)電路設(shè)計過程的一個重要步驟,它將電路原理圖轉(zhuǎn)換為PCB布局所需的連接信息。AD(Altium Designer)軟件是一款
    的頭像 發(fā)表于 09-02 16:17 ?3651次閱讀

    時序邏輯電路的五種描述方法

    時序邏輯電路是數(shù)字電路的一種重要類型,它具有存儲和處理信息的能力。時序邏輯電路描述方法有很多種,不同的方法適用于不同的設(shè)計和分析場景。以
    的頭像 發(fā)表于 08-28 11:39 ?2288次閱讀

    時序邏輯電路描述方法有哪些

    時序邏輯電路是數(shù)字電路的一種重要類型,它具有存儲功能,能夠根據(jù)輸入信號和內(nèi)部狀態(tài)的變化來改變其輸出。時序邏輯電路廣泛應(yīng)用于計算機、通信、控制等領(lǐng)域。本文將介紹時序邏輯
    的頭像 發(fā)表于 08-28 11:37 ?1086次閱讀

    鉗形電流結(jié)構(gòu)、原理及應(yīng)用

    鉗形電流,又稱鉗,是一種專為電氣線路電流測量設(shè)計的計量儀器。其獨特的結(jié)構(gòu)和工作原理使得它能在不斷開電路的情況下,直接測量正在運行的電氣線路的電流大小。本文將從鉗形電流
    的頭像 發(fā)表于 05-14 16:14 ?4880次閱讀