一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

時序問題常見的跨時鐘域亞穩(wěn)態(tài)問題

FPGA之家 ? 來源:CSDN博客 ? 作者:多喝hot水 ? 2021-06-18 15:28 ? 次閱讀

今天寫一下時序問題常見的跨時鐘域的亞穩(wěn)態(tài)問題。

先說明一下亞穩(wěn)態(tài)問題:

D觸發(fā)器有個明顯的特征就是建立時間(setup time)和保持時間(hold time)

如果輸入信號在建立時間和保持時間發(fā)生變化,則可能產(chǎn)生亞穩(wěn)態(tài),如果在時鐘上升沿也就是D觸發(fā)器采樣期間,輸入點評判斷為1則輸出為1,如果是0則輸出為0,另外一種情況就是在時鐘上升沿時,D在發(fā)生變化,在中間思考跳轉(zhuǎn)很久,但不知道Dinput跳到0還是1(此狀態(tài)出現(xiàn)概率非常低,但會出現(xiàn))到下一個時鐘還沒有思考好是0還是1,沒有出現(xiàn)穩(wěn)定狀態(tài),這就是亞穩(wěn)態(tài)。[1]

總結(jié):在FPGA系統(tǒng)中,如果數(shù)據(jù)傳輸中不滿足觸發(fā)器的Tsu和Th不滿足,或者復(fù)位過程中復(fù)位信號的釋放相對于有效時鐘沿的恢復(fù)時間(recovery time)不滿足,就可能產(chǎn)生亞穩(wěn)態(tài),此時觸發(fā)器輸出端Q在有效時鐘沿之后比較長的一段時間處于不確定的狀態(tài),在這段時間里Q端在0和1之間處于振蕩狀態(tài),而不是等于數(shù)據(jù)輸入端D的值。這段時間稱為決斷時間(resolution time)。經(jīng)過resolution time之后Q端將穩(wěn)定到0或1上,但是穩(wěn)定到0或者1,是隨機的,與輸入沒有必然的關(guān)系。[2]

總結(jié)亞穩(wěn)態(tài)問題產(chǎn)生場景:1)跨時鐘域的信號傳輸,由于源信號時鐘與目的信號時鐘的相移未知,可能導(dǎo)致保持時間和建立時間條件不滿足,從而產(chǎn)生亞穩(wěn)態(tài)現(xiàn)象。2)異步信號,最常見的為異步復(fù)位信號,由于異步信號不與觸發(fā)器同步時鐘同步,所以可能導(dǎo)致保持時間和建立時間條件不滿足,產(chǎn)生亞穩(wěn)態(tài)現(xiàn)象。

(建立時間保持時間條件:數(shù)據(jù)在建立時間和保持時間保持穩(wěn)定)

亞穩(wěn)態(tài)導(dǎo)致的后果:

一般情況下亞穩(wěn)態(tài)產(chǎn)生的后果為產(chǎn)生不可預(yù)知的數(shù)據(jù),或者在前面所述亞穩(wěn)態(tài)第三種情況可能導(dǎo)致系統(tǒng)崩潰。在數(shù)據(jù)表現(xiàn)方面來說會產(chǎn)生毛刺、突變等現(xiàn)象。影響系統(tǒng)后續(xù)的邏輯判斷和程序整體運行走向。

一般FPGA的建立時間和保持時間加起來為1ns左右,所以可以根據(jù)概率論來計算亞穩(wěn)態(tài)產(chǎn)生的概率,也就是同步時鐘周期的倒數(shù)。

亞穩(wěn)態(tài)的串擾,也就是D觸發(fā)器處于震蕩狀態(tài)時會影響后續(xù)觸發(fā)器的狀態(tài),一般來說如果震蕩狀態(tài)不超過同步時鐘周期,也就不會串擾下一個觸發(fā)器導(dǎo)致下一個觸發(fā)器也產(chǎn)生振蕩,一般工程上來講串兩至三個觸發(fā)器基本就可以保證不串擾。(是可能不串擾,不是一定不串擾,串擾的可能性很?。?/p>

針對上述的亞穩(wěn)態(tài)問題,常見的解決方法:

1)通過對異步信號邊沿提取實現(xiàn)異步信號同步處理,在邊沿提取過程中也要防止亞穩(wěn)態(tài)串擾,進行多寄存器緩存減小亞穩(wěn)態(tài)串擾的可能性。

2)通過FIFO實現(xiàn)異步信號同步處理。

3)對于異步時鐘通過異步復(fù)位同步釋放的方法實現(xiàn)亞穩(wěn)態(tài)大可能的消除:

異步復(fù)位,同步釋放就是對異步復(fù)位時鐘進行兩次或兩次以上緩存,盡可能的減少亞穩(wěn)態(tài)信號進入到系統(tǒng)內(nèi)部。

在進行異步復(fù)位同步釋放的時候一定能夠要進行至少兩次緩存,這樣才能保證亞穩(wěn)態(tài)串擾的可能性大大降低。

原文標題:【FPGA】幾種時序問題的常見解決方法

文章出處:【微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

責任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 時鐘
    +關(guān)注

    關(guān)注

    11

    文章

    1856

    瀏覽量

    132677
  • 時序設(shè)計
    +關(guān)注

    關(guān)注

    0

    文章

    21

    瀏覽量

    43987

原文標題:【FPGA】幾種時序問題的常見解決方法

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    FPGA時序約束之設(shè)置時鐘

    Vivado中時序分析工具默認會分析設(shè)計中所有時鐘相關(guān)的時序路徑,除非時序約束中設(shè)置了時鐘組或false路徑。使用set_clock_gro
    的頭像 發(fā)表于 04-23 09:50 ?159次閱讀
    FPGA<b class='flag-5'>時序</b>約束之設(shè)置<b class='flag-5'>時鐘</b>組

    CMOS邏輯IC使用時如何應(yīng)對電路中的危害、亞穩(wěn)態(tài)、鎖存以及ESD—東芝半導(dǎo)體帶你深入電子設(shè)計

    提要 本期課堂,我們將繼續(xù)深入CMOS邏輯IC的使用注意事項,介紹如何應(yīng)對電路中的危害、亞穩(wěn)態(tài)、鎖存以及ESD防護等問題。 Q 危害的問題 如果是由OR(或)、AND(與)和其它門組成的多輸入組合
    的頭像 發(fā)表于 02-07 17:43 ?1052次閱讀
    CMOS邏輯IC使用時如何應(yīng)對電路中的危害、<b class='flag-5'>亞穩(wěn)態(tài)</b>、鎖存以及ESD—東芝半導(dǎo)體帶你深入電子設(shè)計

    JESD204B接口協(xié)議采用SUBCLASS1方案,在系統(tǒng)設(shè)計上遇到諸多問題求解決

    的,并且在不同的電壓,如何能保證到達各器件內(nèi)部之后,仍能滿足建立保持時間要求呢?特別是DEVICE CLK采用2.5G的高頻情況下。如果以外部時鐘控制芯片去調(diào)整的話,即使在常溫下能保證DEVICE
    發(fā)表于 01-10 07:25

    TSP研究:車內(nèi)網(wǎng)聯(lián)服務(wù)向融合、全場景融合、艙駕融合方向拓展

    的數(shù)據(jù)采集與供應(yīng),進而為車主提供更加多樣化服務(wù)。其服務(wù)內(nèi)容涵蓋導(dǎo)航服務(wù)、社交服務(wù)、娛樂服務(wù)、遠程保養(yǎng)服務(wù)、安全服務(wù)等。 來源:公開資料 隨著融合、艙駕融合等趨勢的演進,TSP供應(yīng)商也在悄然進步,從純車內(nèi)網(wǎng)聯(lián)服務(wù)應(yīng)用向
    的頭像 發(fā)表于 01-06 09:40 ?980次閱讀
    TSP研究:車內(nèi)網(wǎng)聯(lián)服務(wù)向<b class='flag-5'>跨</b><b class='flag-5'>域</b>融合、全場景融合、艙駕融合方向拓展

    混合示波器的原理和應(yīng)用

    部分包括一個或多個模擬通道,用于測量和顯示模擬信號的波形;數(shù)字部分包括一個或多個數(shù)字通道,用于測量和顯示數(shù)字信號的時序波形;RF通道則專門用于捕獲和分析射頻信號。 采樣:混合示波器通過模擬通道和數(shù)
    發(fā)表于 12-27 15:54

    時序約束一主時鐘與生成時鐘

    一、主時鐘create_clock 1.1 定義 主時鐘是來自FPGA芯片外部的時鐘,通過時鐘輸入端口或高速收發(fā)器GT的輸出引腳進入FPGA內(nèi)部。對于賽靈思7系列的器件,主
    的頭像 發(fā)表于 11-29 11:03 ?1092次閱讀
    <b class='flag-5'>時序</b>約束一主<b class='flag-5'>時鐘</b>與生成<b class='flag-5'>時鐘</b>

    一文解析時鐘傳輸

    采樣到的信號質(zhì)量!最常用的同步方法是雙級觸發(fā)器緩存法,俗稱延遲打拍法。信號從一個時鐘進入另一個時鐘之前,將該信號用兩級觸發(fā)器連續(xù)緩存兩次,可有效降低因為
    的頭像 發(fā)表于 11-16 11:55 ?1049次閱讀
    一文解析<b class='flag-5'>跨</b><b class='flag-5'>時鐘</b><b class='flag-5'>域</b>傳輸

    TPS65950實時時鐘時序補償分析

    電子發(fā)燒友網(wǎng)站提供《TPS65950實時時鐘時序補償分析.pdf》資料免費下載
    發(fā)表于 10-29 10:01 ?0次下載
    TPS65950實時<b class='flag-5'>時鐘</b><b class='flag-5'>時序</b>補償分析

    FPGA Verilog HDL有什么奇技巧?

    模塊的時序風險:在進行 design partition(設(shè)計劃分)時,如果前后兩個模塊時鐘不同,采用 register in(寄存器輸入)可能會引入
    發(fā)表于 09-12 19:10

    穩(wěn)態(tài)電路的實現(xiàn)方式

    穩(wěn)態(tài)電路是一種能夠維持兩種穩(wěn)定狀態(tài)的電路,這兩種狀態(tài)通常是高電平和低電平。雙穩(wěn)態(tài)電路在數(shù)字電路、時序邏輯電路和復(fù)雜數(shù)字系統(tǒng)中有著廣泛的應(yīng)用。
    的頭像 發(fā)表于 08-29 09:47 ?1038次閱讀

    極限失控的大模型使電力系統(tǒng)面臨的攻擊風險及應(yīng)對措施

    分析大規(guī)模生成式預(yù)訓(xùn)練模型(以下簡稱為大模型)發(fā)生極限失控、使電力系統(tǒng)面臨的攻擊風險及相關(guān)的應(yīng)對措施,以期引起業(yè)內(nèi)對這一風險的重視、討論與行動?;诖竽P偷默F(xiàn)狀、發(fā)展趨勢以及它與人工智能反叛之間
    發(fā)表于 07-22 12:09 ?0次下載

    FPGA異步信號處理方法

    FPGA(現(xiàn)場可編程門陣列)在處理異步信號時,需要特別關(guān)注信號的同步化、穩(wěn)定性以及潛在的亞穩(wěn)態(tài)問題。由于異步信號可能來自不同的時鐘或外部設(shè)備,其到達時間和頻率可能不受FPGA內(nèi)部時鐘
    的頭像 發(fā)表于 07-17 11:10 ?1668次閱讀

    電源時序常見故障維修

    電源時序器是一種用于控制多個電源設(shè)備按照特定順序開啟或關(guān)閉的設(shè)備,廣泛應(yīng)用于音響、燈光、視頻等設(shè)備的控制中。然而,在使用過程中,電源時序器可能會出現(xiàn)各種故障。本文將介紹電源時序器的常見
    的頭像 發(fā)表于 07-08 14:14 ?4374次閱讀

    數(shù)字電路中的亞穩(wěn)態(tài)是什么

    在數(shù)字電路的設(shè)計與實現(xiàn)中,亞穩(wěn)態(tài)是一個不可忽視的現(xiàn)象。它可能由多種因素引發(fā),對電路的穩(wěn)定性和可靠性產(chǎn)生嚴重影響。本文將深入探討數(shù)字電路中亞穩(wěn)態(tài)的概念、產(chǎn)生原因、影響以及應(yīng)對策略,以期為讀者提供全面而深入的理解。
    的頭像 發(fā)表于 05-21 15:29 ?1869次閱讀

    Xilinx FPGA編程技巧之常用時序約束詳解

    虛假路徑,工具在進行時序分析的時候?qū)^對這組路徑的時序分析。這種路徑最常見于不同時鐘的寄存器數(shù)據(jù)傳輸,如下圖: 其約
    發(fā)表于 05-06 15:51