一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

在FPGA設(shè)計(jì)中FIFO的使用技巧

FPGA設(shè)計(jì)論壇 ? 來源:EETOP ? 作者:lucien_1986 ? 2021-09-09 11:15 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FIFO是在FPGA設(shè)計(jì)中使用的非常頻繁,也是影響FPGA設(shè)計(jì)代碼穩(wěn)定性以及效率等得關(guān)鍵因素。在數(shù)據(jù)連續(xù)讀取時(shí),為了能不間斷的讀出數(shù)據(jù)而又不導(dǎo)致FIFO為空后還錯(cuò)誤的讀出數(shù)據(jù)??梢詫IFO的Empty和Almost_empty以及讀使能配合起來使用,來保證能夠連續(xù)讀,并準(zhǔn)確的判斷FIFO空滿狀態(tài),提前決定是否能啟動(dòng)讀使能。

具體的實(shí)施辦法是:當(dāng)Empty為1,立即停止讀;當(dāng)Empty為0,Almost_empty為0時(shí),可以放心讀;當(dāng)Empty為0,但是Almost_empty為1時(shí),如果上一拍讀使能Read也為1,那么不能讀;當(dāng)Empty為0,但是Almost_empty為1時(shí),如果上一拍讀使能Read為0,可以讀最后一拍。

在FIFO使用時(shí),使用到Almost_full信號(hào)以及讀寫counter來控制FIFO的讀滿預(yù)警,如果數(shù)據(jù)不是在空滿判斷的下一拍寫入FIFO,則設(shè)計(jì)FIFO的滿預(yù)警時(shí)要小心。如果你不確定判斷滿預(yù)警之后要延遲多少拍才能真正寫入FIFO,那么盡量讓FIFO有足夠滿預(yù)警裕量。

例如,在wr_data_count為128才是真的滿了,你可以設(shè)成wr_data_count為120的時(shí)候就給出滿預(yù)警,可以保證設(shè)計(jì)的可靠和安全。當(dāng)然,如果你能準(zhǔn)確的算出判斷滿預(yù)警與真正寫入FIFO的延遲,可以用精確的滿預(yù)警閾值。

當(dāng)需要使用到數(shù)據(jù)位寬轉(zhuǎn)換時(shí),如將128位的數(shù)據(jù)轉(zhuǎn)換成64位的數(shù)據(jù),最好不要用XILINX自己生成的位寬轉(zhuǎn)換FIFO??梢岳瘍蓚€(gè)64位的FIFO,自己控制128轉(zhuǎn)64。這樣可以大大的節(jié)省資源,是XILINX CORE生成的FIFO資源的一半。

另外,當(dāng)需要使用到位寬大于18bits,且深度小于等于512的FIFO時(shí),建議使用XILINX COREGenerator來產(chǎn)生,它可以將一個(gè)36bits位寬512深度的FIFO在一個(gè)18×1024的BLOCK RAM中實(shí)現(xiàn)。如果我們自己用BLOCK RAM來實(shí)現(xiàn)一個(gè)FIFO,那只能例化一個(gè)36×1024的BLOCK RAM基元,造成浪費(fèi)。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22050

    瀏覽量

    618531
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2185

    瀏覽量

    125362
  • fifo
    +關(guān)注

    關(guān)注

    3

    文章

    402

    瀏覽量

    44818

原文標(biāo)題:FIFO使用技巧

文章出處:【微信號(hào):gh_9d70b445f494,微信公眾號(hào):FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    FPGA機(jī)器學(xué)習(xí)的具體應(yīng)用

    ,越來越多地被應(yīng)用于機(jī)器學(xué)習(xí)任務(wù)。本文將探討 FPGA 機(jī)器學(xué)習(xí)的應(yīng)用,特別是加速神經(jīng)網(wǎng)絡(luò)推理、優(yōu)化算法和提升處理效率方面的優(yōu)勢。
    的頭像 發(fā)表于 07-16 15:34 ?390次閱讀

    【RK3568+PG2L50H開發(fā)板實(shí)驗(yàn)例程】FPGA部分 | ROM、RAM、FIFO 的使用

    ROM 數(shù)據(jù)。 2.3. FIFO 介紹 FIFO 即先入先出, FPGA ,FIFO
    發(fā)表于 07-10 10:37

    PLL技術(shù)FPGA的動(dòng)態(tài)調(diào)頻與展頻功能應(yīng)用

    隨著現(xiàn)代電子系統(tǒng)的不斷發(fā)展,時(shí)鐘管理成為影響系統(tǒng)性能、穩(wěn)定性和電磁兼容性(EMI)的關(guān)鍵因素之一。FPGA設(shè)計(jì),PLL因其高精度、靈活性和可編程性而得到廣泛應(yīng)用,本文將深入探討PLL技術(shù)
    的頭像 發(fā)表于 06-20 11:51 ?1170次閱讀
    PLL技術(shù)<b class='flag-5'>在</b><b class='flag-5'>FPGA</b><b class='flag-5'>中</b>的動(dòng)態(tài)調(diào)頻與展頻功能應(yīng)用

    智多晶FIFO_Generator IP介紹

    FIFO_Generator是智多晶設(shè)計(jì)的一款通用型FIFO IP。當(dāng)前發(fā)布的FIFO_Generator IP是2.0版本,相比之前的1.1版本主要新增了非等比輸入輸出數(shù)據(jù)位寬支持和異步FI
    的頭像 發(fā)表于 04-25 17:24 ?963次閱讀
    智多晶<b class='flag-5'>FIFO</b>_Generator IP介紹

    基于FPGAFIFO實(shí)現(xiàn)

    FIFO(First in First out)為先進(jìn)先出隊(duì)列,具有存儲(chǔ)功能,可用于不同時(shí)鐘域間傳輸數(shù)據(jù)以及不同的數(shù)據(jù)寬度進(jìn)行數(shù)據(jù)匹配。如其名稱,數(shù)據(jù)傳輸為單向,從一側(cè)進(jìn)入,再從另一側(cè)出來,出來的順序和進(jìn)入的順序相同。
    的頭像 發(fā)表于 04-09 09:55 ?645次閱讀
    基于<b class='flag-5'>FPGA</b>的<b class='flag-5'>FIFO</b>實(shí)現(xiàn)

    AXI接口FIFO簡介

    AXI接口FIFO是從Native接口FIFO派生而來的。AXI內(nèi)存映射接口提供了三種樣式:AXI4、AXI3和AXI4-Lite。除了Native接口FIFO支持的應(yīng)用外,AXI FIFO
    的頭像 發(fā)表于 03-17 10:31 ?1079次閱讀
    AXI接口<b class='flag-5'>FIFO</b>簡介

    FIFO IP核的使用教程

    在數(shù)字設(shè)計(jì),利用FIFO進(jìn)行數(shù)據(jù)處理是非常普遍的應(yīng)用,例如,實(shí)現(xiàn)時(shí)鐘域交叉、低延時(shí)存儲(chǔ)器緩存、總線位寬調(diào)整等。下圖給出了FIFO生成器支持的一種可能配置。
    的頭像 發(fā)表于 01-03 09:36 ?2870次閱讀
    <b class='flag-5'>FIFO</b> IP核的使用教程

    FPGA 實(shí)時(shí)信號(hào)處理應(yīng)用 FPGA圖像處理的優(yōu)勢

    優(yōu)勢之一是其并行處理能力。與傳統(tǒng)的CPU或GPU相比,FPGA可以同時(shí)執(zhí)行多個(gè)操作,這在圖像處理尤為重要,因?yàn)閳D像處理通常涉及大量的并行數(shù)據(jù)流和復(fù)雜的算法。例如,進(jìn)行圖像濾波或邊緣檢測時(shí),
    的頭像 發(fā)表于 12-02 10:01 ?1820次閱讀

    FPGA 人工智能的應(yīng)用

    隨著人工智能技術(shù)的飛速發(fā)展,FPGA(現(xiàn)場可編程門陣列)AI領(lǐng)域扮演著越來越重要的角色。FPGA以其獨(dú)特的靈活性、低延遲和高能效等優(yōu)勢,為AI應(yīng)用提供了強(qiáng)大的硬件支持。 1. FPGA
    的頭像 發(fā)表于 12-02 09:53 ?2232次閱讀

    AFE4960如何正確的從FIFO讀取樣本呢?

    我有一些問題想請(qǐng)教。 雙芯片串行模式下,MCU 收到 AFE4960 發(fā)送的 FIFO_RDY 中斷信號(hào)后,開始通過 SPI 通信從 AFE4960 的 FIFO 讀取樣本。 具
    發(fā)表于 11-14 06:41

    FIFO Generator的Xilinx官方手冊(cè)

    都知道FF資源FPGA是非常珍貴的。 built-in FIFO:這種類型的FIFO只有7系列之后(包括UltraScale)才有。筆者
    的頭像 發(fā)表于 11-12 10:46 ?1729次閱讀
    <b class='flag-5'>FIFO</b> Generator的Xilinx官方手冊(cè)

    FIFO的深度應(yīng)該怎么計(jì)算

    FIFOFPGA/IC設(shè)計(jì)中經(jīng)常使用到的模塊,它經(jīng)常被用在兩個(gè)模塊之間進(jìn)行數(shù)據(jù)的緩存,以避免數(shù)據(jù)傳輸過程丟失。同時(shí)FIFO也經(jīng)常被用在
    的頭像 發(fā)表于 10-25 15:20 ?1001次閱讀
    <b class='flag-5'>FIFO</b>的深度應(yīng)該怎么計(jì)算

    FPGA物聯(lián)網(wǎng)的應(yīng)用前景

    FPGA(現(xiàn)場可編程門陣列)物聯(lián)網(wǎng)的應(yīng)用前景非常廣闊,其高度的靈活性和可編程性使其成為物聯(lián)網(wǎng)應(yīng)用不可或缺的核心組件。以下是對(duì)FPGA
    的頭像 發(fā)表于 10-25 09:22 ?1171次閱讀

    Efinity FIFO IP仿真問題 -v1

    Efinity目前不支持聯(lián)合仿真,只能通過調(diào)用源文件仿真。 我們生成一個(gè)fifo IP命名為fifo_sim Deliverables中保留Testbench的選項(xiàng)。 IP的生成目
    的頭像 發(fā)表于 10-21 11:41 ?1559次閱讀
    Efinity <b class='flag-5'>FIFO</b> IP仿真問題 -v1

    FPGA人工智能的應(yīng)用有哪些?

    和安全的云計(jì)算和網(wǎng)絡(luò)服務(wù)。 三、具體應(yīng)用場景 圖像分類:圖像分類任務(wù),FPGA可以承擔(dān)前置處理、圖像卷積、全連接等任務(wù)。通過FPGA的并行計(jì)算能力,可以大幅提高算法運(yùn)行速度和處理性
    發(fā)表于 07-29 17:05