一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

使用VCS兩種仿真flow的基本步驟

路科驗(yàn)證 ? 來源:路科驗(yàn)證 ? 作者:路科驗(yàn)證 ? 2022-05-07 14:20 ? 次閱讀

幾乎所有的芯片設(shè)計(jì)、芯片驗(yàn)證工程師,每天都在和VCS打交道,但是由于驗(yàn)證環(huán)境的統(tǒng)一化管理,一般將不同的編譯仿真選項(xiàng)集成在一個(gè)文件里,只需要一兩個(gè)人維護(hù)即可。所以大部分人比較少有機(jī)會(huì)去深入地學(xué)習(xí)VCS的仿真flow?;诖耍疚膶⒔榻BVCS仿真的兩種flow,概述這兩種flow分別做了哪些事!

VCS是一個(gè)高性能、高容量的編譯代碼仿真器,它將高級(jí)抽象的驗(yàn)證技術(shù)集成到一個(gè)開放的本地平臺(tái)中。它能夠分析、編譯和編譯Verilog、VHDL、SystemVerilogOpenVera所描述的design,并且還提供了一組仿真和調(diào)試功能來驗(yàn)證design,這些特性提供了源代碼級(jí)debug和仿真結(jié)果。支持原生測(cè)試平臺(tái)、SystemVerilog、驗(yàn)證規(guī)劃、覆蓋率分析和收斂。

除了標(biāo)準(zhǔn)Verilog、VHDL和混合HDL和SystemVerilog編譯和仿真功能,VCS包括以下集成的功能和工具集:

SystemC

Verdi

Unified Command-lineInterface (UCLI)

Built-In CoverageMetrics

DirectC Interface

VCS還可以與第三方工具集成,如Specman、Denali和其他加速和仿真系統(tǒng)。

下面介紹VCS的兩種仿真flow:two-step flowthree-step flow
  • two-step flow
只支持VerilogHDL和SystemVerilog設(shè)計(jì),包括兩個(gè)步驟: compilation 編譯simulation 仿真 compilation:編譯是仿真design的第一步,此時(shí)VCS構(gòu)建實(shí)例層次結(jié)構(gòu)并生成一個(gè)二進(jìn)制可執(zhí)行的simv,之后用于仿真。在此階段,我們可以選擇以優(yōu)化模式調(diào)試模式編譯design。

使用vcs,語法如下:

vcs [compileoptions] Verilog_files

常用選項(xiàng)如下:

-h or -help

列出最常用的VCS編譯和運(yùn)行時(shí)選項(xiàng)的描述

-ID

返回有用的信息,如VCS版本和構(gòu)建日期,VCS編譯器版本,以及工作站名稱、平臺(tái)和主機(jī)ID

-v filename

指定Verilog庫文件,VCS在這個(gè)文件中查找模塊定義和在源代碼中找到的UDP實(shí)例

-y directory

指定Verilog庫目錄,VCS在這個(gè)目錄的源文件中搜索模塊定義和UDP實(shí)例。VCS在這個(gè)目錄中搜索與實(shí)例中模塊或UDP標(biāo)識(shí)符同名的文件(不是實(shí)例名)。如果找到了這個(gè)文件,VCS會(huì)在文件中搜索模塊或UDP定義來解析實(shí)例

ps:如果你在不同的庫中有多個(gè)同名的模塊,VCS會(huì)選擇用第一個(gè)-y選項(xiàng)指定的庫中定義的模塊

+incdir+directory+

指定VCS搜索包含文件的directory目錄,可以使用加號(hào)(+)字符指定多個(gè)目錄

+inbext+extension+

指定VCS只在庫目錄中搜索具有指定文件擴(kuò)展名的文件,可以指定多個(gè)擴(kuò)展名,用加號(hào)(+)分隔擴(kuò)展名。例如,+libext+.v+ .V+,指定在庫中搜索擴(kuò)展名為.v或.V的文件

+liborder

指定在VCS找到實(shí)例的庫的剩余部分中搜索未解析的模塊實(shí)例的模塊定義

-full64

支持64位模式下的編譯和仿真

-file filename

指定包含文件列表和編譯時(shí)選項(xiàng)的文件

-verdi

啟動(dòng)verdi

-R

編譯后立即啟動(dòng)仿真

-pvalue+parameter_hierarchical_name=value

將指定的參數(shù)更改為指定的值

-parameters filename

將文件中指定的參數(shù)更改為文件中指定的值

-notice

啟用詳細(xì)診斷消息

-q

quiet模式;抑制消息,例如關(guān)于VCS使用的C編譯器、VCS解析的源文件、頂層模塊或指定的timescale的消息

-V

verbose模式;打印消息,例如編譯器驅(qū)動(dòng)程序在運(yùn)行C編譯器、匯編器和鏈接器時(shí)打印它執(zhí)行的命令

-lfilename

指定VCS記錄編譯消息的文件,如果還有-R選項(xiàng),VCS將在同一個(gè)文件中記錄編譯和仿真的消息

+define+macro=value+

將源代碼中的文本宏定義為值或字符串,可以在Verilog源代碼中使用`ifdef編譯器指令來測(cè)試這個(gè)定義

simulation:在編譯過程中,VCS生成一個(gè)二進(jìn)制可執(zhí)行文件simv,使用simv來運(yùn)行仿真。根據(jù)編譯的方式,可用兩種模式運(yùn)行仿真:

Interactivemode

在初始階段以交互模式(調(diào)試模式)編譯design。在這個(gè)階段,可以使用GUI或通過命令行調(diào)試design問題。通過GUI進(jìn)行調(diào)試可以使用Verdi,通過命令行進(jìn)行調(diào)試可以使用UCLI(Unified command line interface)

batch mode

當(dāng)大多數(shù)design問題解決后,可以使用批處理模式(優(yōu)化模式)編譯design。在這個(gè)階段,可以以最小的debug性能來換取更好的性能來運(yùn)行回歸

使用下面的命令行來仿真設(shè)計(jì):

simv_executable [runtime_options]

缺省情況下,VCS生成可執(zhí)行的二進(jìn)制文件simv,但也可以在vcs命令行中使用編譯時(shí)間選項(xiàng) -o 來生成具有指定名稱的二進(jìn)制可執(zhí)行文件

-gui

當(dāng)設(shè)置了VERDI_HOME時(shí),此選項(xiàng)啟動(dòng)Verdi

-ucli

該選項(xiàng)在UCLI模式下啟動(dòng)simv

  • three-step flow
支持Verilog、VHDL和混合HDL設(shè)計(jì),包括三個(gè)步驟: analysis 分析elaboration 細(xì)化simulation 仿真 analysis:分析是仿真design的第一步,在此階段將使用vhdlanvlogan分析VHDL、Verilog、SystemVerilog和OpenVera文件。下面的部分包括幾個(gè)分析設(shè)計(jì)文件的示例命令行: Analyzing your VHDL files:vhdlan [vhdlan_options] file1.vhd file2.vhd Analyzing your Verilog files:vlogan [vlogan_options] file1.v file2.v Analyzing your SystemVerilog files:vlogan -sverilog [vlogan_options] file1.sv file2.svfile3.v Analyzing your OpenVera files:vlogan -ntb [vlogan_options] file1.vr file2.vr file3.v Analyzing your SystemVerilog and OpenVera files:vlogan -sverilog -ntb [vlogan_options] file1.sv file2.vrfile3.v 由于一般使用Verilog,故本文只介紹vlogan常用選項(xiàng):-help顯示vlogan的使用信息 -q忽略所有vlogan消息 -f filename指定包含源文件列表的文件 -full64Analyzes the design for 64-bit simulation -ignore keyword_argument根據(jù)指定的關(guān)鍵字參數(shù),忽略警告消息 -l filename指定VCS記錄分析器消息的日志文件 -sverilog啟用分析SystemVerilog源代碼 -sv_pragma指示VCS在單行或多行注釋中編譯sv_pragma關(guān)鍵字后面的SystemVerilog斷言代碼 -timescale=time_unit/time_precision為不包含timescale編譯器指令的源文件指定unit和precision,并在包含時(shí)間表的源文件之前指定時(shí)間表 -v library_file指定用于搜索模塊定義的Verilog庫文件 -work library將設(shè)計(jì)庫名稱映射到接收vlogan輸出的邏輯庫名稱work elaboration:細(xì)化是仿真design的第二步,在這個(gè)階段,使用分析過程中生成的中間文件,VCS構(gòu)建實(shí)例層次結(jié)構(gòu)并生成一個(gè)二進(jìn)制可執(zhí)行的simv,該二進(jìn)制可執(zhí)行文件之后用于仿真??蛇x擇優(yōu)化模式或調(diào)試模式來細(xì)化design。 常用選項(xiàng)如下:-h or -help列出最常用的VCS編譯和運(yùn)行時(shí)選項(xiàng)的描述 -ID返回有用的信息,如VCS版本和構(gòu)建日期,VCS編譯器版本,以及工作站名稱、平臺(tái)和主機(jī)ID -full64支持64位模式下的編譯和仿真-file filename指定包含文件列表和編譯時(shí)選項(xiàng)的文件 -l filename指定VCS記錄編譯消息的文件,如果還有-R選項(xiàng),VCS將在同一個(gè)文件中記錄編譯和仿真的消息 simulation:仿真是最后一步,在細(xì)化過程中,使用生成的中間文件,VCS創(chuàng)建了一個(gè)二進(jìn)制可執(zhí)行文件simv。使用simv來運(yùn)行仿真??梢允褂靡韵聝煞N模式運(yùn)行仿真: Interactive mode在初始階段以交互模式(調(diào)試模式)細(xì)化design。在這個(gè)階段,可以使用GUI或通過命令行調(diào)試design問題。通過GUI進(jìn)行調(diào)試可以使用Verdi,通過命令行進(jìn)行調(diào)試可以使用UCLI (Unified command line interface) batch mode當(dāng)大多數(shù)design問題解決后,可以使用批處理模式(優(yōu)化模式)編譯design。在這個(gè)階段,可以以最小的debug性能來換取更好的性能來運(yùn)行回歸 使用下面的命令行來仿真設(shè)計(jì):simv_executable[runtime_options] 缺省情況下,VCS生成可執(zhí)行的二進(jìn)制文件simv,但也可以在vcs命令行中使用編譯時(shí)間選項(xiàng)-o來生成具有指定名稱的二進(jìn)制可執(zhí)行文件 -gui當(dāng)設(shè)置了VERDI_HOME時(shí),此選項(xiàng)啟動(dòng)Verdi-ucli該選項(xiàng)在UCLI模式下啟動(dòng)simv

以上內(nèi)容介紹了使用兩種仿真flow的基本步驟,其余功能需要用的時(shí)候再查VCS User Guide就行了。

END

審核編輯 :李倩


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 仿真
    +關(guān)注

    關(guān)注

    51

    文章

    4214

    瀏覽量

    135103
  • 編譯器
    +關(guān)注

    關(guān)注

    1

    文章

    1653

    瀏覽量

    49753
  • Flow
    +關(guān)注

    關(guān)注

    0

    文章

    10

    瀏覽量

    8952

原文標(biāo)題:淺談VCS的兩種仿真flow

文章出處:【微信號(hào):Rocker-IC,微信公眾號(hào):路科驗(yàn)證】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    AMC1204有兩種封裝,SOIC-8和SOIC-16,功能一樣嗎?為什么要推出兩種封裝?

    呢?AMC1204,AMC1304這樣做有什么好處嗎? 2、AMC1204有兩種封裝,SOIC-8和SOIC-16,功能一樣嗎?為什么要推出兩種封裝?
    發(fā)表于 12-27 07:22

    ADS1292R有 \"1 ch ECG + 1 ch呼吸偵測(cè)\" 或 \"2 ch ECG\" 兩種模式,是否可以在產(chǎn)品上實(shí)現(xiàn)自行切換兩種使用模式?

    請(qǐng)問 ADS1292R 有 \"1 ch ECG + 1 ch 呼吸偵測(cè)\" 或 \"2 ch ECG\" 兩種模式,是否可以在產(chǎn)品上實(shí)現(xiàn)讓用戶自行切換兩種使用模式?
    發(fā)表于 12-13 14:43

    芯片制造過程中的兩種刻蝕方法

    本文簡單介紹了芯片制造過程中的兩種刻蝕方法 ? 刻蝕(Etch)是芯片制造過程中相當(dāng)重要的步驟。 刻蝕主要分為干刻蝕和濕法刻蝕。 ①干法刻蝕 利用等離子體將不要的材料去除。 ②濕法刻蝕 利用腐蝕性
    的頭像 發(fā)表于 12-06 11:13 ?1065次閱讀
    芯片制造過程中的<b class='flag-5'>兩種</b>刻蝕方法

    U50的AMD Vivado Design Tool flow設(shè)置

    AMD Alveo 加速卡使用有兩種流程,AMD Vitis Software Platform flow 和 AMD Vivado Design Tool flow。比較常見的是 Vitis
    的頭像 發(fā)表于 11-13 10:14 ?622次閱讀
    U50的AMD Vivado Design Tool <b class='flag-5'>flow</b>設(shè)置

    噪聲傳導(dǎo)的兩種模式

    噪聲傳導(dǎo)有兩種模式,一為差模傳導(dǎo),一為共模傳導(dǎo)。
    的頭像 發(fā)表于 10-15 11:33 ?610次閱讀
    噪聲傳導(dǎo)的<b class='flag-5'>兩種</b>模式

    Linux應(yīng)用層控制外設(shè)的兩種不同的方式

    眾所周知,linux下一切皆文件,那么應(yīng)用層如何控制硬件層,同樣是通過 文件I/O的方式來實(shí)現(xiàn)的,那么應(yīng)用層控制硬件層通常有兩種方式。
    的頭像 發(fā)表于 10-05 19:03 ?1067次閱讀
    Linux應(yīng)用層控制外設(shè)的<b class='flag-5'>兩種</b>不同的方式

    比較分析兩種不同的可提高柵極驅(qū)動(dòng)電流的方法

    電子發(fā)燒友網(wǎng)站提供《比較分析兩種不同的可提高柵極驅(qū)動(dòng)電流的方法.pdf》資料免費(fèi)下載
    發(fā)表于 09-23 11:13 ?0次下載
    比較分析<b class='flag-5'>兩種</b>不同的可提高柵極驅(qū)動(dòng)電流的方法

    紅石比較器兩種模式的作用

    紅石比較器是Minecraft中的一非常重要的紅石元件,它用于比較個(gè)紅石信號(hào)的強(qiáng)度,并根據(jù)比較結(jié)果輸出不同的信號(hào)強(qiáng)度。比較器有兩種模式:比較模式和減法模式。 比較模式 在比較模式下,比較器會(huì)將
    的頭像 發(fā)表于 09-05 09:17 ?1153次閱讀

    請(qǐng)問如何將HSPICE和 IBIS兩種模型怎么轉(zhuǎn)換成TINA軟件中用?

    TI網(wǎng)站里,給出了一些期間的HSPICE和IBIS模型,但是現(xiàn)有的仿真工具 只有TINA這種,請(qǐng)問如何將HSPICE和 IBIS兩種模型怎么轉(zhuǎn)換成TINA軟件中用? 請(qǐng)高手給予解答。感謝!
    發(fā)表于 09-02 07:56

    兩種電纜類型的特點(diǎn)及優(yōu)勢(shì)

    隨著技術(shù)的發(fā)展,電纜的材料和結(jié)構(gòu)不斷優(yōu)化,以滿足日益增長的電力需求和復(fù)雜的應(yīng)用環(huán)境。本文將詳細(xì)探討兩種廣泛使用的電纜類型——聚氯乙烯絕緣電纜和交聯(lián)聚乙烯絕緣電纜,它們的特點(diǎn)、優(yōu)勢(shì)及適用范圍。 一
    的頭像 發(fā)表于 08-28 16:23 ?782次閱讀

    晶閘管的阻斷狀態(tài)有兩種是什么

    晶閘管(Thyristor)是一半導(dǎo)體器件,具有單向?qū)щ娦?,廣泛應(yīng)用于電力電子領(lǐng)域。晶閘管的阻斷狀態(tài)有兩種:正向阻斷狀態(tài)和反向阻斷狀態(tài)。以下是對(duì)這兩種阻斷狀態(tài)的分析。 正向阻斷狀態(tài) 正向阻斷狀態(tài)
    的頭像 發(fā)表于 08-14 16:49 ?1202次閱讀

    接地保護(hù)分為哪兩種方式

    接地保護(hù)是電氣工程中非常重要的一安全措施,其目的是確保電氣設(shè)備和系統(tǒng)在發(fā)生故障時(shí)能夠安全地將電流導(dǎo)向地面,從而保護(hù)人身安全和設(shè)備安全。接地保護(hù)主要分為兩種方式:工作接地和保護(hù)接地。以下是對(duì)這兩種
    的頭像 發(fā)表于 08-05 10:24 ?1818次閱讀

    plc與傳感器的兩種連接方式

    在工業(yè)自動(dòng)化領(lǐng)域,PLC(可編程邏輯控制器)與傳感器的連接是實(shí)現(xiàn)自動(dòng)化控制的關(guān)鍵環(huán)節(jié)。本文將詳細(xì)介紹PLC與傳感器的兩種主要連接方式:模擬量連接和數(shù)字量連接。這兩種連接方式各有優(yōu)缺點(diǎn),適用于
    的頭像 發(fā)表于 07-25 09:36 ?2373次閱讀

    wdm設(shè)備的兩種傳輸方式

    系統(tǒng)中,有多種傳輸方式,其中最常見的兩種是密集波分復(fù)用(DWDM)和粗波分復(fù)用(CWDM)。 1. 密集波分復(fù)用(DWDM) 1.1 DWDM技術(shù)原理 密集波分復(fù)用(Dense Wavelength Division Multiplexing,簡稱DWDM)是一將多個(gè)不
    的頭像 發(fā)表于 07-18 09:45 ?717次閱讀

    PCBA加工中常見的兩種焊接方式詳解

    ,在PCBA行業(yè)中經(jīng)常被使用。接下來深圳PCBA加工廠家為大家詳細(xì)介紹PCBA加工手工焊接的兩種方式,為您揭秘行業(yè)內(nèi)的技術(shù)細(xì)節(jié)。 PCBA加工過程中常用焊接方式 第一方式是傳統(tǒng)手工焊接。這種方式主要依靠技術(shù)工人的手動(dòng)操作進(jìn)行焊接。工人需事先準(zhǔn)備好所需的焊
    的頭像 發(fā)表于 06-14 09:18 ?834次閱讀