一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Verilog HDL語言的數(shù)據(jù)類型和運(yùn)算符

FPGA之家 ? 來源:FPGA之家 ? 作者:FPGA之家 ? 2022-05-18 10:34 ? 次閱讀

1、標(biāo)志符

標(biāo)識符可以是一組字母、數(shù)字、下劃線和$符號的組合,且標(biāo)識符的第一個(gè)字符必須是字母或者下劃線。另外,標(biāo)識符區(qū)分大小寫。要注意的是Verilog HDL定義了一系列保留字作為關(guān)鍵字,但只要小寫的關(guān)鍵字才是保留字,所以對于不確定是否為保留字,可以將標(biāo)識符首字母大寫。

2、數(shù)據(jù)類型

1、wire型

Verilog程序模塊中輸入、輸出信號類型默認(rèn)時(shí)自定義為wire型。

wire型信號的定義格式如下:

wire[n-1:0] 數(shù)據(jù)名1,數(shù)據(jù)名2,...數(shù)據(jù)名N;

總共定義了N條線,每條線的位寬為n。

2、reg型

reg是寄存器數(shù)據(jù)類型的關(guān)鍵字,是數(shù)據(jù)存儲(chǔ)單元的抽象,通過賦值語句可以改變寄存器存儲(chǔ)的值。reg型數(shù)據(jù)常用來表示always模塊內(nèi)的指定信號,在always塊內(nèi)被賦值的每一個(gè)信號都必須定義為reg型。

reg型信號的定義格式如下:

wire[n-1:0] 數(shù)據(jù)名1,數(shù)據(jù)名2,...數(shù)據(jù)名N;

總共定義了N個(gè)寄存器變量,每條線的位寬為n。

3、memory型

Verilog通過對reg型變量建立數(shù)組來對存儲(chǔ)器建模,memory型通過擴(kuò)展reg型數(shù)據(jù)的地址范圍來達(dá)到二維數(shù)組的效果。其定義的格式如下:

reg[n-1:0] 存儲(chǔ)器名 [m-1:0];

其中,reg[n-1:0]定義了每一個(gè)存儲(chǔ)器中每一個(gè)存儲(chǔ)單元的大??;存儲(chǔ)器后面的[m-1:0]則定義了存儲(chǔ)器的大小。

eg:reg [15:0] ROMA [7:0];

即定義了一個(gè)存儲(chǔ)位寬為16位,存儲(chǔ)深度為8的一個(gè)存儲(chǔ)器。

要注意的是,一個(gè)n位的寄存器可以在一條賦值語句中直接進(jìn)行賦值,而一個(gè)完整的存儲(chǔ)器則不行。如果要對memory型存儲(chǔ)單元進(jìn)行讀寫,則必須要指明地址。

4、parameter型

在Verilog HDL中用parameter來定義常量。

parameter型信號的定義格式如下:

parameter 參數(shù)名1=數(shù)據(jù)名1;

3、模塊端口

1、input:模塊從外界讀取數(shù)據(jù)的接口,在模塊內(nèi)不可寫。

2、output:模塊往外界送出數(shù)據(jù)的接口,在模塊內(nèi)不可讀。

3、inout:可讀取數(shù)據(jù)也可送出數(shù)據(jù),數(shù)據(jù)可雙向流動(dòng)。

4、常量集合

Verilog HDL有四種基本數(shù)值:

(1)0:邏輯0或“假”;

(2)1:邏輯1或“真”;

(3)x:未知;

(4)z:高阻。

1、整數(shù)

整數(shù)型可以按如下兩種方式書寫:簡單的十進(jìn)制數(shù)格式及基數(shù)表示格式。

(1)簡單的十進(jìn)制數(shù)格式

eg:45 -46

負(fù)數(shù)以補(bǔ)碼表示。

(2)基數(shù)表示格式

基數(shù)表示的整數(shù)格式為:

[長度]'基數(shù) 數(shù)值

eg:6'b9 5'o9 9'd6

2、實(shí)數(shù)

(1)十進(jìn)制計(jì)數(shù)法

eg:2.0 16539.236

(2)科學(xué)計(jì)數(shù)法

eg:235.12e2 5e-4

其中,e與E相同。

3、字符串

字符串是雙引號內(nèi)的字符序列,字符串不能分成多行書寫。字符串是8位ASCLL值的序列。

eg:reg[1:8*7]Char;

Char="counter"

5、運(yùn)算符和表達(dá)式

1、基本算術(shù)運(yùn)算符

包含:+、-、*、/、%

其中,取模運(yùn)算(%)結(jié)果的符號位和模運(yùn)算的第一個(gè)操作數(shù)的符號保持一致(按照無符號進(jìn)行運(yùn)算,再對結(jié)果添加符號)。

2、賦值運(yùn)算符

賦值運(yùn)算分為連續(xù)賦值和過程賦值兩種。

(1)連續(xù)賦值

連續(xù)賦值語句只能用來對線網(wǎng)型變量進(jìn)行賦值,而不能對寄存器變量進(jìn)行賦值,在實(shí)際使用時(shí),有以下幾種應(yīng)用:

I.對標(biāo)量線網(wǎng)型賦值

wire a,b;

assign a=b;

II.對矢量線網(wǎng)型賦值

wire [7:0] a,b;

assign a=b;

III.對矢量線網(wǎng)型中的某一位賦值

wire [7:0] a,b;

assign a[3]=b[1];

IV.對矢量線網(wǎng)型中的某幾位賦值

wire [7:0] a,b;

assign a[3:0]=b[3:0];

V.對任意拼接的線網(wǎng)型賦值

wire a,b;

wire [1:0] c;

assign c={a,b};

(2)過程賦值

過程賦值主要用于兩種結(jié)構(gòu)化模塊(initial模塊和always模塊)中的賦值語句,在過程塊中只能使用過程賦值語句,不能出現(xiàn)連續(xù)賦值語句。其中,賦值操作符有兩種:“=”和“<=”,分別代表阻塞賦值和非阻塞賦值。

過程賦值語句只能對寄存器類型的變量(reg、integer、real和time)進(jìn)行操作。對于存儲(chǔ)器類型,只能對指定地址單元的整個(gè)字進(jìn)行賦值,不能對其中某些位單獨(dú)賦值。

3、關(guān)系運(yùn)算符

關(guān)系運(yùn)算符共8種:>、>=、<、<=、==(邏輯相等)、!=(邏輯不相等)、===(實(shí)例相等)、!==(實(shí)例不相等)。

實(shí)例算子===和!==可以比較含有X和Z的操作數(shù)。

4、邏輯運(yùn)算符

(1)&& 邏輯與

(2)|| 邏輯或

(3)!邏輯非

5、條件運(yùn)算符

三目運(yùn)算符,格式如下:

y = x ? a : b;

若第一個(gè)操作數(shù)y=x為True,算子返回第二個(gè)操作數(shù)a,否則返回第三個(gè)操作數(shù)b。

6、位運(yùn)算符

按位進(jìn)行邏輯運(yùn)算,共有7中邏輯運(yùn)算符:

~非、&與、|或、^異或、^~同或、~&與非、|~或非。

如果兩個(gè)操作數(shù)的長度不相等,將會(huì)對較短的數(shù)高位補(bǔ)零,使輸出結(jié)果的長度與位寬較長的操作數(shù)的長度保持一致。

7、移位運(yùn)算符

左移<<一位相當(dāng)于乘2,右移一位相當(dāng)于除2.

s<

8、一元約簡運(yùn)算符

單目運(yùn)算符。其運(yùn)算過程為:首先將操作數(shù)的第一位與第二位進(jìn)行與、或、非運(yùn)算;然后再將結(jié)果和第三位進(jìn)行與、或、非運(yùn)算,以此類推,直至最后一位。

eg:reg [3:0] s1;

reg s2;

s2=&s1;

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 寄存器
    +關(guān)注

    關(guān)注

    31

    文章

    5402

    瀏覽量

    122870
  • Verilog
    +關(guān)注

    關(guān)注

    28

    文章

    1364

    瀏覽量

    111539

原文標(biāo)題:Verilog HDL語言(1) : Verilog HDL語言的數(shù)據(jù)類型和運(yùn)算符

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    FPGA Verilog HDL語法之編譯預(yù)處理

    Verilog HDL語言和C語言一樣也提供了編譯預(yù)處理的功能?!熬幾g預(yù)處理”是Verilog HDL
    的頭像 發(fā)表于 03-27 13:30 ?350次閱讀
    FPGA <b class='flag-5'>Verilog</b> <b class='flag-5'>HDL</b>語法之編譯預(yù)處理

    一文詳解Verilog HDL

    Verilog HDL(Hardware Description Language)是一種硬件描述語言,用于從算法級、門級到開關(guān)級的多種抽象設(shè)計(jì)層次的數(shù)字系統(tǒng)建模?,F(xiàn)實(shí)生活中多用于專用集成電路
    的頭像 發(fā)表于 03-17 15:17 ?1344次閱讀
    一文詳解<b class='flag-5'>Verilog</b> <b class='flag-5'>HDL</b>

    全套C語言培訓(xùn)資料—PPT課件

    全套C語言培訓(xùn)資料,共427頁,13個(gè)章節(jié):C語言概述、程序的靈魂—算法、數(shù)據(jù)類型 & 運(yùn)算符與表達(dá)式、順序程序設(shè)計(jì)、選擇結(jié)構(gòu)程序設(shè)計(jì)、循環(huán)控制、數(shù)組、函數(shù)、預(yù)處理命令、指針、
    發(fā)表于 03-12 14:50

    Verilog與VHDL的比較 Verilog HDL編程技巧

    理解。 VHDL :VHDL 的語法更接近于 Ada 語言,它是一種更正式的語言,具有豐富的數(shù)據(jù)類型和結(jié)構(gòu)。VHDL 支持數(shù)據(jù)流、行為和結(jié)構(gòu)化三種描述方式。 2. 可讀性和可維護(hù)性
    的頭像 發(fā)表于 12-17 09:44 ?1244次閱讀

    邏輯異或運(yùn)算符在Python中的用法

    在Python編程語言中,邏輯異或運(yùn)算符并不直接作為一個(gè)內(nèi)置的操作存在,因?yàn)镻ython更側(cè)重于高級編程和可讀性,并沒有直接提供異或運(yùn)算符的簡寫形式用于邏輯
    的頭像 發(fā)表于 11-19 09:46 ?642次閱讀

    C語言指針運(yùn)算符詳解

    在C語言中,當(dāng)你有一個(gè)指向數(shù)組中某個(gè)元素的指針時(shí),你可以對該指針執(zhí)行某些算術(shù)運(yùn)算,例如加法或減法。這些運(yùn)算可以用來遍歷數(shù)組中的元素,如ptr[i]等價(jià)于*(ptr + i)。然而,如果你的操作使得指針指向了數(shù)組以外的位置(除了數(shù)
    的頭像 發(fā)表于 10-30 11:16 ?564次閱讀

    Verilog語法中運(yùn)算符的用法

    verilog語法中使用以下兩個(gè)運(yùn)算符可以簡化我們的位選擇代碼。
    的頭像 發(fā)表于 10-25 15:17 ?2137次閱讀
    <b class='flag-5'>Verilog</b>語法中<b class='flag-5'>運(yùn)算符</b>的用法

    FPGA編程語言的入門教程

    編程基礎(chǔ) 基本結(jié)構(gòu) Verilog程序的基本結(jié)構(gòu)包括模塊(module)和端口(port)定義。每個(gè)模塊都有輸入(input)、輸出(output)和可能的雙向(inout)端口。 數(shù)據(jù)類型
    的頭像 發(fā)表于 10-25 09:21 ?880次閱讀

    Verilog HDL的基礎(chǔ)知識

    本文繼續(xù)介紹Verilog HDL基礎(chǔ)知識,重點(diǎn)介紹賦值語句、阻塞與非阻塞、循環(huán)語句、同步與異步、函數(shù)與任務(wù)語法知識。
    的頭像 發(fā)表于 10-24 15:00 ?947次閱讀
    <b class='flag-5'>Verilog</b> <b class='flag-5'>HDL</b>的基礎(chǔ)知識

    技術(shù)干貨驛站 ▏解鎖C語言高效編程秘訣:深入解析運(yùn)算符與優(yōu)先級

    在C語言的學(xué)習(xí)過程中,運(yùn)算符的使用是不可忽視的重要環(huán)節(jié)。本文將繼續(xù)深入探討C語言中的運(yùn)算符,重點(diǎn)介紹位運(yùn)算符、賦值
    的頭像 發(fā)表于 10-13 08:09 ?476次閱讀
    技術(shù)干貨驛站 ▏解鎖C<b class='flag-5'>語言</b>高效編程秘訣:深入解析<b class='flag-5'>運(yùn)算符</b>與優(yōu)先級

    技術(shù)干貨驛站 ▏深入理解C語言:編程高手必備,全方位解析運(yùn)算符的核心技能!

    在C語言的編程領(lǐng)域中,運(yùn)算符是實(shí)現(xiàn)數(shù)據(jù)處理與邏輯操作的關(guān)鍵工具。無論是在處理簡單的數(shù)值計(jì)算,還是在構(gòu)建復(fù)雜的邏輯結(jié)構(gòu)時(shí),運(yùn)算符的使用貫穿始終。作為編程
    的頭像 發(fā)表于 09-18 15:56 ?598次閱讀
    技術(shù)干貨驛站 ▏深入理解C<b class='flag-5'>語言</b>:編程高手必備,全方位解析<b class='flag-5'>運(yùn)算符</b>的核心技能!

    c語言從右到左的運(yùn)算符有哪些

    以下是一些主要的從右到左運(yùn)算的C語言運(yùn)算符: 函數(shù)調(diào)用運(yùn)算符 ( () ):當(dāng)您調(diào)用一個(gè)函數(shù)時(shí),參數(shù)列表是從右到左進(jìn)行求值的。 后置遞增運(yùn)算符
    的頭像 發(fā)表于 08-20 11:39 ?1577次閱讀

    TestStand表達(dá)式中常用的語法規(guī)則和運(yùn)算符使用

    TestStand也有自己的語言嘛?在回答這個(gè)問題之前大家可以想一下在使用TestStand時(shí)有一個(gè)和語言密切相關(guān)的屬性。沒錯(cuò)那就是表達(dá)式(Expressions),在這篇文章中,小編將以Q&A的方式來帶著大家來理解并熟悉TestStand表達(dá)式中較為常用的一些語法規(guī)則以
    的頭像 發(fā)表于 08-15 18:10 ?2834次閱讀
    TestStand表達(dá)式中常用的語法規(guī)則和<b class='flag-5'>運(yùn)算符</b>使用

    技術(shù)干貨驛站 ▏深入理解C語言:基本數(shù)據(jù)類型和變量

    在C語言中,數(shù)據(jù)類型和變量是編程的基礎(chǔ),也是理解更復(fù)雜概念的關(guān)鍵。數(shù)據(jù)類型決定了變量的內(nèi)存分配、存儲(chǔ)范圍和操作方式,而變量則是存儲(chǔ)數(shù)據(jù)的容器。本篇文章將從基本
    的頭像 發(fā)表于 07-26 17:53 ?2507次閱讀
    技術(shù)干貨驛站 ▏深入理解C<b class='flag-5'>語言</b>:基本<b class='flag-5'>數(shù)據(jù)類型</b>和變量

    FPGA設(shè)計(jì)中 Verilog HDL實(shí)現(xiàn)基本的圖像濾波處理仿真

    今天給大俠帶來FPGA設(shè)計(jì)中用Verilog HDL實(shí)現(xiàn)基本的圖像濾波處理仿真,話不多說,上貨。 1、用matlab代碼,準(zhǔn)備好把圖片轉(zhuǎn)化成Vivado Simulator識別的格式,即每行一
    發(fā)表于 05-20 16:44