一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速DSP系統(tǒng)中PCB板可靠性設(shè)計(jì)

奈因PCB電路板設(shè)計(jì) ? 來(lái)源:奈因PCB電路板設(shè)計(jì) ? 作者:奈因PCB電路板設(shè)計(jì) ? 2022-07-23 09:37 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

針對(duì)在高速DSP系統(tǒng)中PCB板可靠性設(shè)計(jì)應(yīng)注意的若干問題。

電源設(shè)計(jì)

高速DSP系統(tǒng)PCB板設(shè)計(jì)首先需要考慮的是電源設(shè)計(jì)問題。在電源設(shè)計(jì)中,通常采用以下方法來(lái)解決信號(hào)完整性問題。

考慮電源和地的去耦

隨著DSP工作頻率的提高,DSP和其他IC元器件趨向小型化、封裝密集化,通常電路設(shè)計(jì)時(shí)考慮采用多層板,建議電源和地都可以用專門的一層,且對(duì)于多種電源,例如DSP的I/O電源電壓和內(nèi)核電源電壓不同,可以用兩個(gè)不同的電源層,若考慮多層板的加工費(fèi)用高,可以把接線較多或者相對(duì)關(guān)鍵的電源用專門的一層,其他電源可以和信號(hào)線一樣布線,但要注意線的寬度要足夠。

無(wú)論電路板是否有專門的地層和電源層,都必須在電源和地之間加一定的并且分布合理的電容。為了節(jié)省空間,減少通孔數(shù),建議多使用貼片電容。可把貼片電容放在PCB板背面即焊接面,貼片電容到通孔用寬線連接并通過通孔與電源、地層相連。

考慮電源分布的布線規(guī)則

(1)、分開模擬數(shù)字電源

高速高精度模擬元件對(duì)數(shù)字信號(hào)很敏感。例如,放大器會(huì)放大開關(guān)噪聲,使之接近脈沖信號(hào),所以在板上模擬和數(shù)字部分,電源層一般是要求分開的。

(2)、隔離敏感信號(hào)

有些敏感信號(hào)(如高頻時(shí)鐘) 對(duì)噪聲干擾特別敏感,對(duì)它們要采取高等級(jí)隔離措施。高頻時(shí)鐘(20MHz以上的時(shí)鐘,或翻轉(zhuǎn)時(shí)間小于5ns的時(shí)鐘)必須有地線護(hù)送,時(shí)鐘線寬至少10mil,護(hù)送地線線寬至少20mil,高頻信號(hào)線的保護(hù)地線兩端必須由過孔與地層良好接觸,而且每5cm 打過孔與地層連接;時(shí)鐘發(fā)送側(cè)必須串接一個(gè)22Ω~220Ω的阻尼電阻??杀苊庥蛇@些線帶來(lái)的信號(hào)噪聲所產(chǎn)生的干擾。

軟、硬件抗干擾設(shè)計(jì)

一般高速DSP應(yīng)用系統(tǒng)PCB板都是由用戶根據(jù)系統(tǒng)的具體要求而設(shè)計(jì)的,由于設(shè)計(jì)能力、實(shí)驗(yàn)室條件有限,如不采取完善、可靠的抗干擾措施,一旦遇到工作環(huán)境不理想、有電磁干擾就會(huì)導(dǎo)致DSP程序流程紊亂,當(dāng)DSP正常工作代碼不能恢復(fù)時(shí),將出現(xiàn)跑飛程序或死機(jī)現(xiàn)象,甚至?xí)p壞某些元器件。應(yīng)注意采取相應(yīng)的抗干擾措施。

硬件抗干擾設(shè)計(jì)

硬件抗干擾效率高,在系統(tǒng)復(fù)雜度、成本、體積可容忍的情況下,優(yōu)先選用硬件抗干擾設(shè)計(jì)。常用的硬件抗干擾技術(shù)可歸納為以下幾種:

(1) 硬件濾波:RC 濾波器可以大大削弱各類高頻干擾信號(hào)。如可以抑制“毛刺”干擾。

(2) 合理接地:合理設(shè)計(jì)接地系統(tǒng),對(duì)于高速的數(shù)字和模擬電路系統(tǒng)來(lái)說(shuō),具有一個(gè)低阻抗、大面積的接地層是很重要的。地層既可以為高頻電流提供一個(gè)低阻抗的返回通路,而且使EMI、RFI變得更小,同時(shí)還對(duì)外部干擾具有屏蔽作用。PCB 設(shè)計(jì)時(shí)把模擬地和數(shù)字地分開。

(3) 屏蔽措施:交流電源、高頻電源、強(qiáng)電設(shè)備、電弧產(chǎn)生的電火花,會(huì)產(chǎn)生電磁波,成為電磁干擾的噪聲源,可用金屬殼體把上述器件包圍起來(lái),再接地,這對(duì)屏蔽通過電磁感應(yīng)引起的干擾非常有效。

(4) 光電隔離:光電隔離器可以有效地避免不同電路板間的相互干擾,高速的光電隔離器常用于DSP和其他設(shè)備(如傳感器、開關(guān)等) 的接口

軟件抗干擾設(shè)計(jì)

軟件抗干擾有硬件抗干擾所無(wú)法取代的優(yōu)勢(shì),在DSP 應(yīng)用系統(tǒng)中還應(yīng)充分挖掘軟件的抗干擾能力,從而將干擾的影響抑制到最小。下面給出幾種有效的軟件抗干擾方法。

(1) 數(shù)字濾波:模擬輸入信號(hào)的噪聲可以通過數(shù)字濾波加以消除。常用的數(shù)字濾波技術(shù)有:中值濾波、算術(shù)平均值濾波等。

(2) 設(shè)置陷阱:在未用的程序區(qū)內(nèi)設(shè)置一段引導(dǎo)程序,當(dāng)程序受干擾跳到此區(qū)域時(shí),引導(dǎo)程序?qū)?qiáng)行捕獲到的程序引導(dǎo)到指定的地址,在那里用專門程序?qū)Τ鲥e(cuò)程序進(jìn)行處理。

(3) 指令冗余:在雙字節(jié)指令和三字節(jié)指令后插入兩三個(gè)字節(jié)的空操作指令NOP,可以防止當(dāng)DSP系統(tǒng)受干擾程序跑飛時(shí),將程序自動(dòng)納入正軌。

(4) 設(shè)置看門狗定時(shí):如失控的程序進(jìn)入“死循環(huán)”,通常采用“看門狗”技術(shù)使程序脫離“死循環(huán)”。其原理是利用一個(gè)定時(shí)器,它按設(shè)定周期產(chǎn)生一個(gè)脈沖,如果不想產(chǎn)生此脈沖,DSP就應(yīng)在小于設(shè)定周期的時(shí)間內(nèi)將定時(shí)器清零;但當(dāng)DSP程序跑飛時(shí),就不會(huì)按規(guī)定把定時(shí)器清零,于是定時(shí)器產(chǎn)生的脈沖作為DSP復(fù)位信號(hào),將DSP重新復(fù)位和初始化。

電磁兼容性設(shè)計(jì)

電磁兼容性是指電子設(shè)備在復(fù)雜電磁環(huán)境中仍可以正常工作的能力。電磁兼容性設(shè)計(jì)的目的是使電子設(shè)備既能抑制各種外來(lái)干擾,又能減少電子設(shè)備對(duì)其他電子設(shè)備的電磁干擾。在實(shí)際的PCB板中相鄰信號(hào)間或多或少存在著電磁干擾現(xiàn)象即串?dāng)_。串?dāng)_的大小與回路間的分布電容和分布電感有關(guān)。解決這種信號(hào)間的相互電磁干擾可采取以下措施:

選擇合理的導(dǎo)線寬度

由于瞬變電流在印制線條上產(chǎn)生的沖擊干擾主要是印制導(dǎo)線的電感成分引起的,而其電感量與印制導(dǎo)線長(zhǎng)度成正比,與寬度成反比。所以采用短而寬的導(dǎo)線對(duì)抑制干擾是有利的。時(shí)鐘引線、總線驅(qū)動(dòng)器的信號(hào)線常有大的瞬變電流,其印制導(dǎo)線要盡可能短。對(duì)于分立元件電路,印制導(dǎo)線寬度在1.5mm左右即可滿足要求;對(duì)于集成電路,印制導(dǎo)線寬度在0. 2mm~1. 0mm之間選擇。

采用井字形網(wǎng)狀布線結(jié)構(gòu)。

具體做法是在PCB印制板的一層橫向布線,緊挨著的一層縱向布線。

散熱設(shè)計(jì)

為有利于散熱,印制板最好是自立安裝,板間距應(yīng)大于2cm,同時(shí)注意元器件在印制板上的布排規(guī)則。在水平方向,大功率器件盡量靠近印制板邊沿布置,從而縮短傳熱途徑;在垂直方向大功率器件盡量靠近印制板上方布置,從而減少其對(duì)別的元器件溫度的影響。對(duì)溫度較敏感的元器件盡量布放在溫度比較低的區(qū)域,而不能放在發(fā)熱量大的器件的正上方。

結(jié)束語(yǔ)

在高速DSP應(yīng)用系統(tǒng)的各項(xiàng)設(shè)計(jì)中,如何把完善的設(shè)計(jì)從理論轉(zhuǎn)化為現(xiàn)實(shí),依賴于高質(zhì)量的PCB印制板,DSP電路的工作頻率越來(lái)越高,管腳越來(lái)越密,干擾加大,如何提高信號(hào)的質(zhì)量很重要。因此系統(tǒng)的性能是否良好,與設(shè)計(jì)者的PCB印制板質(zhì)量密不可分。如能合理布局設(shè)計(jì),減少噪聲,降擾,避開不必要的失誤,對(duì)系統(tǒng)性能的發(fā)揮起到不低估的作用。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4368

    文章

    23492

    瀏覽量

    409742
  • 電磁兼容性
    +關(guān)注

    關(guān)注

    6

    文章

    468

    瀏覽量

    34227

原文標(biāo)題:高速DSP的PCB設(shè)計(jì)

文章出處:【微信號(hào):pcbgood,微信公眾號(hào):奈因PCB電路板設(shè)計(jì)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    PCB的十大可靠性測(cè)試

    PCB可靠性測(cè)試流程為了確保PCB可靠性,必須經(jīng)過一系列嚴(yán)格的測(cè)試。以下是一些常見的測(cè)試
    的頭像 發(fā)表于 06-20 23:08 ?270次閱讀
    <b class='flag-5'>PCB</b>的十大<b class='flag-5'>可靠性</b>測(cè)試

    如何提高電路組件環(huán)境可靠性

    電路組件PCBA(Printed Circuit Board Assembly)的可靠性特別是多水汽、多粉塵、有化學(xué)污染物的室外工作環(huán)境的可靠性,直接決定了電子產(chǎn)品的品質(zhì)或應(yīng)用范圍。
    的頭像 發(fā)表于 06-18 15:22 ?419次閱讀

    高頻高速PCB測(cè)試解決方案

    高頻高速PCB廣泛應(yīng)用于AI、高速通信、數(shù)據(jù)中心和消費(fèi)電子等領(lǐng)域。其性能的穩(wěn)定性和可靠性決定了整個(gè)系統(tǒng)的信號(hào)完整
    的頭像 發(fā)表于 05-20 09:13 ?788次閱讀
    高頻<b class='flag-5'>高速</b><b class='flag-5'>PCB</b>測(cè)試解決方案

    提供半導(dǎo)體工藝可靠性測(cè)試-WLR晶圓可靠性測(cè)試

    (low-k)材料在應(yīng)力下的擊穿風(fēng)險(xiǎn)。 晶圓級(jí)可靠性測(cè)試系統(tǒng)Sagi. Single site system WLR的測(cè)量?jī)x器主要是搭配的B1500A參數(shù)分析儀,WLR測(cè)試包括熱載流子注入
    發(fā)表于 05-07 20:34

    電機(jī)微機(jī)控制系統(tǒng)可靠性分析

    針對(duì)性地研究提高電機(jī)微機(jī)控制系統(tǒng)可靠性的途徑及技術(shù)措施:硬件上,方法包括合理選擇篩選元器件、選擇合適的電源、采用保護(hù)電路以及制作可靠的印制電路等;軟件上,則采用了固化程序和保護(hù) RA
    發(fā)表于 04-29 16:14

    商業(yè)航天運(yùn)動(dòng)控制系統(tǒng)的高可靠性芯片解決方案:挑戰(zhàn)、策略與案例研究

    ____摘要:____隨著商業(yè)航天領(lǐng)域的迅速發(fā)展,運(yùn)動(dòng)控制系統(tǒng)對(duì)芯片的可靠性提出了前所未有的挑戰(zhàn)。本文深入探討了商業(yè)航天運(yùn)動(dòng)控制系統(tǒng)芯片可靠性
    的頭像 發(fā)表于 04-27 11:04 ?238次閱讀

    電機(jī)控制器電子器件可靠性研究

    的提高,在某些特定的武器裝備上,由于武器本身需要長(zhǎng)期處于儲(chǔ)存?zhèn)鋺?zhàn)狀態(tài),為了使武器能夠在隨時(shí)接到戰(zhàn)斗命令的時(shí)候各個(gè)系統(tǒng)處于高可靠性的正常運(yùn)行狀態(tài),需要對(duì)武器系統(tǒng)的儲(chǔ)存可靠性進(jìn)行研究,本文
    發(fā)表于 04-17 22:31

    ?從ISO到UL:捷多邦如何確保高端PCB的高可靠性?

    在電子制造領(lǐng)域,高端PCB(印刷電路)的質(zhì)量直接決定了產(chǎn)品的性能和可靠性。為了確保PCB的高可靠性和高性能,國(guó)際認(rèn)證標(biāo)準(zhǔn)成為了衡量
    的頭像 發(fā)表于 03-20 15:40 ?345次閱讀

    PCB失效分析技術(shù):保障電子信息產(chǎn)品可靠性

    在現(xiàn)代電子信息產(chǎn)業(yè),PCB(印刷電路)作為元器件的載體和電路信號(hào)傳輸?shù)臉屑~,其質(zhì)量與可靠性水平直接決定了整機(jī)設(shè)備的性能表現(xiàn)。然而,由于成本控制和技術(shù)限制,
    的頭像 發(fā)表于 03-17 16:30 ?425次閱讀
    <b class='flag-5'>PCB</b>失效分析技術(shù):保障電子信息產(chǎn)品<b class='flag-5'>可靠性</b>

    如何通過浮動(dòng)對(duì)連接器提升工業(yè)自動(dòng)化設(shè)備的可靠性?

    自動(dòng)化系統(tǒng)得到廣泛應(yīng)用。本文將從多個(gè)角度分析浮動(dòng)對(duì)連接器如何提升工業(yè)自動(dòng)化設(shè)備的可靠性,幫助企業(yè)提高生產(chǎn)效率并減少故障率。
    的頭像 發(fā)表于 01-18 10:58 ?570次閱讀

    GND連接對(duì)系統(tǒng)可靠性的影響

    GND(地線)連接對(duì)系統(tǒng)可靠性的影響是至關(guān)重要的。以下是對(duì)其影響的具體分析: 一、GND連接對(duì)電路獨(dú)立運(yùn)行能力的影響 電路系統(tǒng)之間,信號(hào)連接的部分越少,電路獨(dú)立運(yùn)行的能力越強(qiáng);信號(hào)連接的部分越多
    的頭像 發(fā)表于 11-29 16:12 ?1136次閱讀

    PCB可靠性測(cè)試:開啟電子穩(wěn)定之旅

    PCB 可靠性測(cè)試是確保印刷電路質(zhì)量的一系列檢測(cè)。它主要模擬 PCB 在實(shí)際使用面臨的各種情況。包括環(huán)境測(cè)試,像檢測(cè)其在高低溫、濕度變化
    的頭像 發(fā)表于 10-24 17:36 ?963次閱讀

    PCB可靠性化要求與發(fā)展——PCB可靠性的影響因素(上)

    在電子工業(yè)的快速發(fā)展,印刷電路PCB)的可靠性始終是設(shè)計(jì)和制造的核心考量。隨著集成電路(IC)的集成度不斷提升,PCB不僅需要實(shí)現(xiàn)更高
    的頭像 發(fā)表于 10-11 11:20 ?1318次閱讀
    <b class='flag-5'>PCB</b>高<b class='flag-5'>可靠性</b>化要求與發(fā)展——<b class='flag-5'>PCB</b>高<b class='flag-5'>可靠性</b>的影響因素(上)

    高速PCB信號(hào)完整分析及硬件系統(tǒng)設(shè)計(jì)的應(yīng)用

    電子發(fā)燒友網(wǎng)站提供《高速PCB信號(hào)完整分析及硬件系統(tǒng)設(shè)計(jì)的應(yīng)用.pdf》資料免費(fèi)下載
    發(fā)表于 09-21 14:11 ?4次下載

    PCB噴錫工藝:提升電子電路可靠性的關(guān)鍵

    在現(xiàn)代電子制造領(lǐng)域,PCB作為電子設(shè)備的核心部件,其質(zhì)量和性能直接影響著電子設(shè)備的可靠性和穩(wěn)定性。而 PCB 噴錫工藝作為一種常見的 PCB
    的頭像 發(fā)表于 08-27 17:32 ?671次閱讀