一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

如何用單面PCB實現(xiàn)布線阻抗控制

lhl545545 ? 來源:看圖說RF ? 作者:看圖說RF ? 2022-08-12 14:58 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

大概率您會這么想:

單面PCB,沒有地平面,采用雙側(cè)都有地線的共面波導結(jié)構(gòu),就能實現(xiàn)布線阻抗控制:

60e24510-19e6-11ed-ba43-dac502259ad0.png

想得美,理論豐滿,現(xiàn)實骨感。

能想到用單面PCB實現(xiàn)布線阻抗控制的老板,一定在物料成本上考慮到了極致:

與常規(guī)雙面PCB相比,單面PCB少了過孔金屬化、背面銅蝕刻、背面絲印、背面綠油等工序,減少了PCB制造成本;

單面布線面積也一定會盡量減小,兩側(cè)鋪地增加了布線面積、增加了布通難度,所以只能單側(cè)鋪地(跟隨地線)。

那么,單側(cè)鋪地的阻抗由鋪地間隙Gap大小決定?

那又單純了,典型的沒經(jīng)過社會拷打。

能想到單面布線阻抗控制的老板,一定會找個極低成本的三線PCB廠家加工,別指望線寬(等同于線間隙Gap)加工精度了。這種三線PCB廠家只保證基本的通斷。

單側(cè)鋪地的Gap與阻抗關(guān)系

為了讓大家死心,特意用HFSS建模,F(xiàn)R4介質(zhì)厚度20mil,銅厚1.4mil,線寬30mil??匆谎蹎蝹?cè)鋪地的Gap與阻抗關(guān)系:

6107aeea-19e6-11ed-ba43-dac502259ad0.png

看一眼單側(cè)鋪地的Gap與阻抗關(guān)系:

6115636e-19e6-11ed-ba43-dac502259ad0.png

30mil線寬單面布線,鋪銅間隙Gap=4mil(主流PCB廠家普通制造工藝能加工的鋪銅間隙),阻抗也只能做到77歐,與50歐相差太遠。

鋪銅間隙Gap=4mil大概是主流PCB廠家能保證通斷能力的鋪銅間隙,實際加工出來的Gap可能3~5mil范圍,有+/-1mil誤差是很正常的,會導致阻抗控制誤差超過20%。

即使如此,別指望低成本的三流PCB廠家也能加工出4mil鋪銅間隙。

上圖的紫色線,對應鋪銅間隙Gap=16mil。

解決方案

根據(jù)公式Z0 = sqrt(L0/C0),增加單位長度的電容量,就能降低阻抗到50歐。

單位長度,是指遠小于導波波長的長度。

單位長度的電容量,用均勻排列的貼片電容實現(xiàn)。

下圖模型:

613aacbe-19e6-11ed-ba43-dac502259ad0.png

仿真出來的阻抗如下:

6150f6ea-19e6-11ed-ba43-dac502259ad0.png

紅線0.4pF,TDR曲線顯示的阻抗88歐;

綠線2pF,TDR曲線是最接近于50歐的;

說明這個長度2000mil的布線結(jié)構(gòu),需要用貼片電容增加總共5*2 = 10pF左右的附加電容,才能將阻抗壓到50歐左右。

看看回波損耗:

61790fe0-19e6-11ed-ba43-dac502259ad0.png

對于數(shù)字電路,假設以回波損耗10dB為限:

5*2pF拓樸結(jié)構(gòu),大致能傳輸1Gbps信號。

5*0.4pF拓樸結(jié)構(gòu),大致能傳輸0.15Gbps信號。

還是有收獲的。

單位長度減半

下圖模型:

61a4d800-19e6-11ed-ba43-dac502259ad0.png

看看上圖拓樸結(jié)構(gòu)的TDR瞬時阻抗,與上升沿Tr關(guān)系:

61c438c6-19e6-11ed-ba43-dac502259ad0.png

藍線阻抗大致控制在+/-10%,對應上升時間Tr=200ps。

綠線阻抗大致控制在+/-5%,對應上升時間Tr=500ps。

再看看回波損耗:

61d0a688-19e6-11ed-ba43-dac502259ad0.png

按照前面假設的標準,每隔180mil布局1pF電容,大致能傳輸2.2Gbps數(shù)據(jù)信號。

本文的模型,用了HFSS的LumpRLC邊界條件,這與實際的貼片元件仍然有分布參數(shù)的差異,低頻率時誤差不大。

總結(jié)

共面波導結(jié)構(gòu)理論上能實現(xiàn)單面PCB布線的50歐阻抗控制,但實際工程上是很難實現(xiàn)的:因為要求鋪銅間隔Gap小于4mil。

可以采用大的鋪銅間隔Gap=20mil,但每隔單位長度布局貼片電容的辦法實現(xiàn)50歐阻抗控制:

每隔360mil布局2pF電容,大致能傳輸1Gbps數(shù)據(jù)信號。

每隔180mil布局1pF電容,大致能傳輸2Gbps數(shù)據(jù)信號。

依此類推。

電容間隔總不能小于封裝本體吧?因此,這種拓樸結(jié)構(gòu)只能用于低頻低速信號。

審核編輯:彭靜
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4366

    文章

    23484

    瀏覽量

    409505
  • TDR
    TDR
    +關(guān)注

    關(guān)注

    1

    文章

    71

    瀏覽量

    20369
  • 貼片電容
    +關(guān)注

    關(guān)注

    13

    文章

    558

    瀏覽量

    28660

原文標題:038_單面PCB布線阻抗的工程設計

文章出處:【微信號:看圖說RF,微信公眾號:看圖說RF】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    受控阻抗布線技術(shù)確保信號完整性

    核心要點受控阻抗布線通過匹配走線阻抗來防止信號失真,從而保持信號完整性。高速PCB設計中,元件與走線的阻抗匹配至關(guān)重要。
    的頭像 發(fā)表于 04-25 20:16 ?677次閱讀
    受控<b class='flag-5'>阻抗</b><b class='flag-5'>布線</b>技術(shù)確保信號完整性

    必學!PCB設計布線技巧、電機控制、電源管理設計教程等精華資料

    1、建議收藏,這31條PCB設計布線技巧相信大家在做PCB設計時,都會發(fā)現(xiàn)布線這個環(huán)節(jié)必不可少,而且布線的合理性,也決定了
    的頭像 發(fā)表于 04-22 08:05 ?242次閱讀
    必學!<b class='flag-5'>PCB</b>設計<b class='flag-5'>布線</b>技巧、電機<b class='flag-5'>控制</b>、電源管理設計教程等精華資料

    每周推薦!PCB設計布線技巧、電機控制、電源管理芯片設計教程等精華資料

    1、建議收藏,這31條PCB設計布線技巧 相信大家在做PCB設計時,都會發(fā)現(xiàn)布線這個環(huán)節(jié)必不可少,而且布線的合理性,也決定了
    發(fā)表于 04-21 17:04

    建議收藏,這31條PCB設計布線技巧

    相信大家在做PCB設計時,都會發(fā)現(xiàn)布線這個環(huán)節(jié)必不可少,而且布線的合理性,也決定了PCB的美觀度和其生產(chǎn)成本的高低,同時還能體現(xiàn)出電路性能和散熱性能的好壞,以及是否可以讓器件的性能達到
    發(fā)表于 04-19 10:46

    揭秘PCB阻抗控制:如何影響你的電子設備性能?

    ,作為影響信號傳輸質(zhì)量的關(guān)鍵因素之一,是高質(zhì)量電路板設計不可或缺的技術(shù)。 什么是PCB阻抗控制? PCB(Printed Circuit Board)
    的頭像 發(fā)表于 04-18 09:07 ?319次閱讀

    揭秘PCB阻抗在高速信號傳輸中的重要性

    ,對更高速度、更大功能和更緊湊設計的需求使得PCB阻抗的精確控制成為PCB設計和制造過程中至關(guān)重要的一環(huán)。理解和管理PCB
    的頭像 發(fā)表于 02-27 09:24 ?424次閱讀

    深度解析:雙面PCB板與單面PCB板的制造差異

    一站式PCBA智造廠家今天為大家講講雙面PCB板與單面PCB板制造工藝有什么差異?雙面PCB板與單面PC
    的頭像 發(fā)表于 02-05 10:00 ?668次閱讀

    104條關(guān)于PCB布局布線的小技巧

    在電子產(chǎn)品設計中,PCB布局布線是重要的一步,PCB布局布線的好壞將直接影響電路的性能。 現(xiàn)在,雖然有很多軟件可以實現(xiàn)
    的頭像 發(fā)表于 01-07 09:21 ?1090次閱讀
    104條關(guān)于<b class='flag-5'>PCB</b>布局<b class='flag-5'>布線</b>的小技巧

    請問做pcb時ADS1251的阻抗需要控制嗎?

    請問做pcb時ADS1251的阻抗需要控制
    發(fā)表于 12-23 08:09

    影響PCB阻抗的三大因素

    影響PCB阻抗的三大因素主要包括:介質(zhì)厚度、導線寬度和介電常數(shù)。 以下是詳細解釋: 1、介質(zhì)厚度(H): 介質(zhì)厚度與阻抗成正比,即介質(zhì)越厚,阻抗越大;介質(zhì)越薄,
    的頭像 發(fā)表于 11-22 17:23 ?2645次閱讀
    影響<b class='flag-5'>PCB</b><b class='flag-5'>阻抗</b>的三大因素

    技術(shù)資訊 I 如何使用 Allegro X PCB Editor 優(yōu)化RF布線阻抗

    在射頻印刷電路板(RFPCBs)中實現(xiàn)最佳功率傳輸,關(guān)鍵在于精心布線以滿足特定阻抗要求的走線。阻抗匹配至關(guān)重要,它確保走線具有相同的阻抗,以
    的頭像 發(fā)表于 11-09 01:04 ?1354次閱讀
    技術(shù)資訊 I 如何使用 Allegro X <b class='flag-5'>PCB</b> Editor 優(yōu)化RF<b class='flag-5'>布線</b>和<b class='flag-5'>阻抗</b>

    在DSP上實現(xiàn)DDR2 PCB布局布線

    電子發(fā)燒友網(wǎng)站提供《在DSP上實現(xiàn)DDR2 PCB布局布線.pdf》資料免費下載
    發(fā)表于 10-15 09:16 ?3次下載
    在DSP上<b class='flag-5'>實現(xiàn)</b>DDR2 <b class='flag-5'>PCB</b>布局<b class='flag-5'>布線</b>

    高速PCB布線中信號阻抗不匹配的原因

    邏輯門限附近波動不定,更可能引發(fā)信號完整性受損,影響系統(tǒng)的整體性能。 要消除因阻抗不匹配而引發(fā)的反射問題,根本途徑在于實現(xiàn)傳輸信號的阻抗良好匹配。這意味著,我們需要精心設計電路,使得負載阻抗
    的頭像 發(fā)表于 09-25 16:13 ?1055次閱讀

    PCB電路板的阻抗工藝中控制要點

    阻抗控制的主要目的是為了保證電路板信號的穩(wěn)定傳輸,提高信號傳輸質(zhì)量。阻抗是電路板傳輸信號時的主要參數(shù)之一,其取值與電路板材料、線路結(jié)構(gòu)、電信號頻率等相關(guān)。 PCB電路板的
    的頭像 發(fā)表于 09-23 14:37 ?857次閱讀

    突破信號傳輸極限:高頻阻抗PCB

    高頻阻抗PCB 板的核心特點在于其對阻抗的精確控制阻抗是指在交流電路中,對電流的阻礙作用。在高頻信號傳輸中,
    的頭像 發(fā)表于 08-20 17:22 ?823次閱讀