一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

堆疊式高速DDR4和DDR5內(nèi)存適用于惡劣的戰(zhàn)斗環(huán)境

星星科技指導(dǎo)員 ? 來源:militaryembedded ? 作者:JENNIFER KEENAN ? 2022-11-15 17:06 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

當(dāng)今的自主和人工智能AI) 軍事系統(tǒng)處理的傳感器數(shù)據(jù)量不斷增加。為了處理這種極端的工作負(fù)載,系統(tǒng)架構(gòu)師必須使用最快的 FPGA [現(xiàn)場可編程門陣列] 器件和英特爾多核處理器來設(shè)計電路板。如果沒有用于駐留數(shù)據(jù)和實時執(zhí)行的大量高速雙數(shù)據(jù)速率第四代 (DDR4) 存儲器,這些器件就無法提供峰值性能。

面對龐大的數(shù)據(jù)問題,架構(gòu)師必須設(shè)計他們的系統(tǒng),以滿足更小、更敏捷的平臺的尺寸、重量和功率 (SWaP) 限制,這些平臺對于我們的作戰(zhàn)人員任務(wù)成功至關(guān)重要。為了支持系統(tǒng)要求,系統(tǒng)中的每個嵌入式板可能需要每個處理器至少 64 GB 的內(nèi)存,相當(dāng)于超過 128 個獨立的商業(yè)級內(nèi)存設(shè)備或多個雙列直插式內(nèi)存模塊 (DIMM) 用于在印刷電路板上進行布局。

對于在惡劣的前沿部署環(huán)境中運行的超緊湊型軍事系統(tǒng)內(nèi)部的嵌入式板來說,這不是一個可行的解決方案。必須使用采用芯片堆疊技術(shù)的高密度軍用級存儲器來節(jié)省空間和功耗,同時在惡劣環(huán)境中保持可靠性。

問題堆積如山

芯片堆疊和引線鍵合的復(fù)雜性隨著設(shè)計高密度存儲器(例如單個 16 GB DDR4 設(shè)備)所需的每個額外芯片而增加。由于如此多的電路采用緊密堆疊的配置,信號完整性是設(shè)計考慮的首要因素。在本討論中,信號完整性受損的兩個主要組成部分是串?dāng)_和回波損耗性能。

串?dāng)_是由于強互感和互電容引起的不需要的電壓噪聲耦合。更簡單地說,它是芯片組中相鄰電路中的信號傳輸對一個電路中的信號造成的干擾。

回波損耗是由信號反射回其原點而不是傳遞到最終終端的部分引起的信號失真。它是由傳輸線中的阻抗不匹配或不連續(xù)引起的。

這些性能問題限制了堆疊存儲設(shè)備中的數(shù)據(jù)速度,包括整體系統(tǒng)性能和可靠性。在關(guān)鍵任務(wù)軍事應(yīng)用中,它們還可能導(dǎo)致災(zāi)難性事件。

傳統(tǒng)的芯片堆疊設(shè)計拓?fù)溆衅渚窒扌?/p>

傳統(tǒng)的多芯片堆疊設(shè)計方法使用分支或星形拓?fù)?。對?DDR2 和 DDR3 設(shè)備來說,這是一種有效的設(shè)計方法,因為它可以實現(xiàn)這些代設(shè)備可以提供所需的數(shù)據(jù)速率和密度。(圖 1。巧妙設(shè)計的堆疊式DDR4設(shè)備可以通過這種方法實現(xiàn)。然而,高容量存在固有的限制,因為增加的終端路徑或總線長度會導(dǎo)致信號失真,并且由于反射而限制了傳輸線的最大帶寬。隨著堆疊芯片數(shù)量的增加,這些芯片繼續(xù)退化到有害點。分支拓?fù)溥_到其最大能力,因此排除了在高密度、高速 DDR4 和 DDR5 設(shè)備中使用的方法。(圖 2 和圖 3。信號完整性工程師必須尋找替代設(shè)計方法,以實現(xiàn)下一代更小、更靈活的軍事系統(tǒng)。

圖 2:使用分支拓?fù)涞?2400 Mbps DDR4。

22

圖 3:使用分支拓?fù)涞?4400 Mbps DDR5。

23

實現(xiàn)了高密度DDR4

為了達到DDR4的高速要求,信號完整性工程師面臨兩個主要挑戰(zhàn):首先,減少串?dāng)_,這在使用非橫向電磁(TEM)導(dǎo)管(如再分布層(RDL)和鍵合線)的設(shè)計中尤為突出;其次,滿足最低-12 dB的回波損耗性能。

需要通過支持比分支拓?fù)涓哳l率操作的共面拓?fù)鋪碓鰪娀ミB層。這縮短了兩個終端之間的路徑,同時消除了短截線,從而改善了信號完整性和時序。為了實現(xiàn)這一點,將信號從一個芯片按順序路由到下一個芯片,消除了與以前在分支設(shè)計中看到的短截線或額外走線相關(guān)的反射。通過添加微帶傳輸線來創(chuàng)建連續(xù)的信號返回路徑和線性總線路徑,可實現(xiàn)高速數(shù)據(jù)速率。此外,對信號和信號返回走線寬度的考慮進一步提高了數(shù)據(jù)速率并改善了回波損耗。

利用這種拓?fù)浣Y(jié)構(gòu),通過帶串?dāng)_的精細平衡實現(xiàn)-16 dB的回波損耗,可以在單個緊湊封裝中實現(xiàn)18個存儲設(shè)備的小型化,同時在軍用溫度范圍內(nèi)提供2666 Mbps的數(shù)據(jù)速率。然而,雖然使用這種方法優(yōu)化了回波損耗,但仍需要改進串?dāng)_性能以滿足DDR5數(shù)據(jù)速度。(圖 4 和圖 5。

圖 4:使用高級共面拓?fù)涞?4400 Mbps DDR5

24

圖 5:使用高級共面拓?fù)涞?6400 Mbps DDR5。

25

通往軍用級 DDR5 的道路

隨著DDR4的預(yù)期帶寬和密度增加一倍,以及功率和通道效率的提高,先進的軍事系統(tǒng)將使用DDR5設(shè)備來提高性能。然而,即使之前引入的高密度多芯片封裝的共面拓?fù)浣Y(jié)構(gòu)取得了進步,DDR5 的更高數(shù)據(jù)速度仍然無法實現(xiàn)。需要進一步改進串?dāng)_性能和芯片間網(wǎng)絡(luò)。開發(fā)應(yīng)用于RDL的獨特多平面接地和信號走線布局可提高串?dāng)_隔離,從而將性能提高6dB。目前,沒有其他已知的芯片堆疊設(shè)計方法可用于在數(shù)據(jù)速率高達 6400 Mbps 的單一器件中實現(xiàn)高密度 DDR5 的商業(yè)化(圖 6)。

圖 6:6400 Mbps DDR5 使用高級多平面拓?fù)洹?/p>

26

下一代軍事嵌入式系統(tǒng)的設(shè)計人員和用戶將很快實現(xiàn)其高速多核處理系統(tǒng)的最大性能,因為集成了高容量、高速堆疊DDR5,同時受益于更小的系統(tǒng)占用空間。

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 傳感器
    +關(guān)注

    關(guān)注

    2567

    文章

    53026

    瀏覽量

    767785
  • 存儲器
    +關(guān)注

    關(guān)注

    38

    文章

    7653

    瀏覽量

    167469
  • 人工智能
    +關(guān)注

    關(guān)注

    1807

    文章

    49035

    瀏覽量

    249745
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    漲價!部分DDR4DDR5價差已達一倍!

    (2GX8)內(nèi)存在6月2日的報價為5.171美元,當(dāng)時比DDR5低約8%。然而,最新報價顯示DDR4已上漲至8.633美元,不到一個月時間內(nèi)漲幅高達67%,且已經(jīng)超過DDR5的價格的4
    的頭像 發(fā)表于 06-27 00:27 ?3036次閱讀

    上海貝嶺推出全新DDR5 SPD芯片BL5118

    隨著計算密集型任務(wù)的日益增長,DDR4內(nèi)存的性能瓶頸已逐步顯現(xiàn)。DDR5的出現(xiàn)雖解燃眉之急,但真正推動內(nèi)存發(fā)揮極致性能的背后“功臣”——正是 DDR
    的頭像 發(fā)表于 06-11 10:07 ?735次閱讀
    上海貝嶺推出全新<b class='flag-5'>DDR5</b> SPD芯片BL5118

    DDR4漲價20%,DDR5上調(diào)5%!

    最新消息,三星電子本月初與主要客戶就提高DRAM芯片售價達成一致。DDR4 DRAM價格平均上漲兩位數(shù)百分比;DDR5價格上漲個位數(shù)百分比。據(jù)稱 DDR4 上調(diào) 20%,DDR5 上調(diào)
    的頭像 發(fā)表于 05-13 01:09 ?5687次閱讀

    三大內(nèi)存原廠或?qū)⒂?025年停產(chǎn)DDR3/DDR4

    DDR5內(nèi)存已成為市場主流,并逐步取代DDR4內(nèi)存。值得注意的是,消費級平臺已不再支持DDR4,這使得
    的頭像 發(fā)表于 02-19 11:11 ?1723次閱讀

    DDR3、DDR4、DDR5的性能對比

    DDR3、DDR4、DDR5是計算機內(nèi)存類型的不同階段,分別代表第三代、第四代和第五代雙倍數(shù)據(jù)速率同步動態(tài)隨機存取存儲器(SDRAM)。以下是它們之間的性能對比: 一、速度與帶寬
    的頭像 發(fā)表于 11-29 15:08 ?1w次閱讀

    DDR4內(nèi)存適合哪些主板

    DDR4內(nèi)存適合多種類型的主板,主要取決于主板的芯片組和處理器插槽類型。以下是一些常見的支持DDR4內(nèi)存的主板: 一、Intel平臺主板 Z系列主板 : 如Z370、Z390、Z490
    的頭像 發(fā)表于 11-29 15:03 ?8703次閱讀

    DDR5內(nèi)存DDR4內(nèi)存性能差異

    DDR5內(nèi)存DDR4內(nèi)存性能差異 隨著技術(shù)的發(fā)展,內(nèi)存技術(shù)也在不斷進步。DDR5
    的頭像 發(fā)表于 11-29 14:58 ?2363次閱讀

    DDR5內(nèi)存的工作原理詳解 DDR5DDR4的主要區(qū)別

    實現(xiàn)性能提升。 2.1 數(shù)據(jù)傳輸速率 DDR5內(nèi)存的數(shù)據(jù)傳輸速率比DDR4更高。DDR4的最高速度為3200MT/s,而
    的頭像 發(fā)表于 11-22 15:38 ?4759次閱讀

    如何選擇DDR內(nèi)存DDR3與DDR4內(nèi)存區(qū)別

    隨著技術(shù)的不斷進步,計算機內(nèi)存技術(shù)也在不斷發(fā)展。DDR(Double Data Rate)內(nèi)存條作為計算機的重要組成部分,其性能直接影響到電腦的運行速度和穩(wěn)定性。DDR3和
    的頭像 發(fā)表于 11-20 14:24 ?6193次閱讀

    DDR4時序參數(shù)介紹

    DDR4(Double Data Rate 4)時序參數(shù)是描述DDR4內(nèi)存模塊在執(zhí)行讀寫操作時所需時間的一組關(guān)鍵參數(shù),它們直接影響到內(nèi)存的性
    的頭像 發(fā)表于 09-04 14:18 ?7437次閱讀

    什么是DDR4內(nèi)存的工作頻率

    DDR4內(nèi)存的工作頻率是指DDR4內(nèi)存條在運行時所能達到的速度,它是衡量DDR4內(nèi)存性能的一個重
    的頭像 發(fā)表于 09-04 12:45 ?3849次閱讀

    DDR4內(nèi)存頻率最高多少

    DDR4內(nèi)存頻率的最高值是一個隨著技術(shù)進步而不斷演變的指標(biāo)。目前,DDR4內(nèi)存的頻率已經(jīng)取得了顯著的提升,但具體到最高頻率,則需要結(jié)合多個方面來討論。
    的頭像 發(fā)表于 09-04 12:37 ?7037次閱讀

    什么是DDR4內(nèi)存模塊

    DDR4內(nèi)存模塊是計算機內(nèi)存技術(shù)的一項重要進步,它是Double Data Rate(雙倍數(shù)據(jù)速率)第四代內(nèi)存技術(shù)的具體實現(xiàn)形式。
    的頭像 發(fā)表于 09-04 12:35 ?2126次閱讀

    DDR4內(nèi)存的常見問題有哪些

    DDR4內(nèi)存作為當(dāng)前廣泛應(yīng)用的內(nèi)存標(biāo)準(zhǔn),盡管其性能穩(wěn)定且技術(shù)成熟,但在實際使用過程中仍可能遇到一些常見問題。
    的頭像 發(fā)表于 09-04 12:35 ?3425次閱讀

    Introspect DDR5/LPDDR5總線協(xié)議分析儀

    M5513是一款適用于下一代DDR5多路復(fù)用列雙列直插存儲器的全包存儲器測試系統(tǒng) 存儲器模塊(MR-DIMM)。該測試系統(tǒng)以極快的速度運行,是長期運行的理想解決方案 DIMM開發(fā)和測試。它包含一個完整
    發(fā)表于 08-06 12:03