一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

EDA探索:MOSFET Scaling-3D Era

鴻之微 ? 來源:鴻之微 ? 2023-03-16 09:35 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

2022年,集成電路半導(dǎo)體行業(yè)最熱的頭條是“EDA被全面封鎖”。如何突破EDA封鎖,成為行業(yè)發(fā)展的關(guān)鍵詞,也是群體焦慮。在全球市場,有人比喻EDA是“芯片之母”,如果沒有了芯片,工業(yè)發(fā)展和社會進步將處處受制,EDA的重要性也上升到了戰(zhàn)略性高度。盡管國際封鎖形勢嚴峻,但睿智的中國科技人擅于把危機化為機會,從《加快自主研發(fā)應(yīng)用,讓工業(yè)軟件不再卡脖子》,到《破解科技卡脖子要打好三張牌》,即一要打好“基礎(chǔ)牌”,提升基礎(chǔ)創(chuàng)新能力;二要打好“應(yīng)用牌”,加強對高精尖國貨的應(yīng)用;三是要打好“人才牌”,讓人才留得住、用得上、有發(fā)展……,各種政策、舉措和實際行動,處處彰顯了我們中國科技的發(fā)展韌性。

我們EDA探索頻道,今天迎來了第13期的內(nèi)容——MOSFET Scaling-3D Era,下面就跟著小編一起來開啟今天的探索之旅吧~

在使用了應(yīng)力工程和HKMG技術(shù)之后,平面MOSFET技術(shù)達到了登峰造極的狀態(tài)。追求MOSFET的微縮需要對器件的結(jié)構(gòu)做出重大的改變。

全耗盡器件

MOSFET性能的基本矛盾點是Ion與Ioff的平衡。粗略地說,提升器件性能或者實現(xiàn)器件微縮有兩個基本的路徑,即保持漏電基本不變的情況下提升驅(qū)動電流和保持驅(qū)動電流基本不變的情況下抑制漏電。

當(dāng)器件的尺寸越來越小時,漏電的問題會變得越來越明顯?;仡櫸覀冎疤岬降穆╇娡緩?,DIBL,源漏穿通等等,都指向于淺結(jié)深和隔絕體效應(yīng)。如果把器件做到只有幾十納米甚至幾納米的厚度,則這些次生的效應(yīng)都將大大削弱甚至消失,那么漏電流就會極大地被抑制。這便是Ultra-Thin-Body MOSFET(UTBMOSFET)的思路。在這種狀態(tài)下,溝道在關(guān)斷時可以達到完全的耗盡狀態(tài),所以又可以稱為全耗盡器件(Fully Depleted)。

a6f98e0e-c379-11ed-bfe3-dac502259ad0.png

圖:UTB-MOSFET示意圖。硅的厚度越小,漏電也越小。來自Chenming Hu,Modern Semiconductor Devices for Integrated Circuits

目前主流的實現(xiàn)方式是使用絕緣體上硅(Silicon on Insulator)技術(shù)。使用等離子體浸沒注入或者晶圓鍵合技術(shù)制造SOI Wafer,在硅下面制造一個氧化硅的埋層,使器件與襯底絕緣。結(jié)合器件和制造層面的兩個主要特點,可以把這種方式稱為FDSOI技術(shù)。

a712c018-c379-11ed-bfe3-dac502259ad0.png

圖:Global Foundries公開的22nm FDSOI截面照片。來自Carter et al. 22nm FDSOI technology for emerging mobile, Internet-of-Things, and RF applications, IEDM 2016

FDSOI實際上也是一種三維器件的集成技術(shù),如SOI的引入、源漏的外延工程都是在三維上操作的,但是由于后續(xù)工藝流程制造方式與傳統(tǒng)的平面工藝基本沒有區(qū)別,所以一般討論三維器件時并不經(jīng)常提到FDSOI,而是我們下面要講的FinFET。

FinFET

FDSOI以較低的成本實現(xiàn)了對漏電流的控制。然而對于驅(qū)動電流的提升卻貢獻寥寥。目前主要用于一些低功耗的場合。而對于高性能計算芯片的微縮,還是要靠FinFET實現(xiàn),無論是大電流還是小漏電。

Intel把FinFET稱為Tri-Gate,即三柵器件(屬于多柵器件的一族,包括了雙柵,三柵等類型,篇幅限制不再展開)。相比于平面器件,F(xiàn)inFET把溝道立了起來,三面都有柵極包圍。這使得柵極對于溝道的控制大大增強。從抑制漏電的角度來看,同樣也可實現(xiàn)全耗盡。所以FinFET同時也是一種全耗盡器件。

a76f24c0-c379-11ed-bfe3-dac502259ad0.png

圖:平面器件和FinFET的示意圖。來自Mark Bohr,The Evolution of Scaling from the Homogeneous Era to the Heterogeneous Era, IEDM 2011

另一方面,F(xiàn)inFET實際上實現(xiàn)了更大的W,即電流的通路,隨著器件技術(shù)的發(fā)展,F(xiàn)in的高度也越做越高,這樣就給電流更大的流過面積。

結(jié)合平面時代就有的應(yīng)力硅技術(shù),HKMG技術(shù)等。FinFET把集成電路的電流密度再次帶上了一個臺階。

a79cbd18-c379-11ed-bfe3-dac502259ad0.png

Intel的FinFET截面照片,圖片來自

https://www.eetimes.com/intel-ibm-dueling-14nm-finfets/

a7b2770c-c379-11ed-bfe3-dac502259ad0.png

圖:FinFET相比于平面器件性能的提升,能實現(xiàn)更小的漏電或更小的閾值電壓。來自Mark Bohr,The Evolution of Scaling from the Homogeneous Era to the Heterogeneous Era, IEDM 2011

Intel從22nm技術(shù)時代引入了FinFET并沿用至今,代工廠在16/14nm引入了FinFET技術(shù),并且正是在FinFET技術(shù)上,臺積電對Intel實現(xiàn)了技術(shù)反超。未來臺積即將量產(chǎn)的“3nm”技術(shù)仍是基于FinFET的基礎(chǔ)器件設(shè)計。然而也正是到了這個節(jié)點,F(xiàn)inFET能提供的性能也到了發(fā)展的極限。三星對外宣稱的”3nm”技術(shù)已經(jīng)采用了名義上更先進的技術(shù)。這就是我們下一期要討論的內(nèi)容了。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • MOSFET
    +關(guān)注

    關(guān)注

    150

    文章

    8461

    瀏覽量

    219550
  • 晶圓
    +關(guān)注

    關(guān)注

    53

    文章

    5137

    瀏覽量

    129558
  • eda
    eda
    +關(guān)注

    關(guān)注

    71

    文章

    2910

    瀏覽量

    177353

原文標題:EDA探索丨第13期:MOSFET Scaling-3D Era

文章出處:【微信號:hzwtech,微信公眾號:鴻之微】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    半導(dǎo)體技術(shù)知識: MOSFETscaling 規(guī)則#半導(dǎo)體

    MOSFETMOSFET驅(qū)動器
    學(xué)習(xí)電子
    發(fā)布于 :2022年11月10日 09:16:23

    42 MOSFETscaling 規(guī)則(1)#硬聲創(chuàng)作季

    MOSFET
    學(xué)習(xí)電子
    發(fā)布于 :2022年11月30日 01:57:49

    42 MOSFETscaling 規(guī)則(2)#硬聲創(chuàng)作季

    MOSFET
    學(xué)習(xí)電子
    發(fā)布于 :2022年11月30日 01:58:16

    EDA簡介(Eng)

    ://en.wikipedia.org/wiki/File:Kicad_Pcbnew3D_screenshot.jpg]3D PCB layout[edit] Current statusCurrent digital flows
    發(fā)表于 10-11 16:24

    FFTC問題求解答?。。討B(tài)scaling

    the sample project give in the dynamic scaling?(max error reach to more than 50). 2^3 * 2^-SUM(si) * 2
    發(fā)表于 06-21 13:25

    為什么在EDA上導(dǎo)入AD的文件3D顯示沒有器件

    為什么我在EDA上導(dǎo)入AD中的pcb時,在EDA3D顯示上板子上光禿禿的沒有器件?
    發(fā)表于 04-10 19:56

    探索性數(shù)據(jù)分析(EDA)及其應(yīng)用

    所謂探索性數(shù)據(jù)分析(EDA),是指對已有的數(shù)據(jù)(特別是調(diào)查或觀察得來的原始數(shù)據(jù))在盡量少的先驗假定下進行探索,通過作圖、制表、方程擬合、計算特征量等手段探索數(shù)據(jù)的結(jié)構(gòu)和規(guī)律的一種數(shù)據(jù)分
    發(fā)表于 01-24 10:02 ?1669次閱讀
    <b class='flag-5'>探索</b>性數(shù)據(jù)分析(<b class='flag-5'>EDA</b>)及其應(yīng)用

    3D技術(shù)的應(yīng)用探索3D機器視覺庫

    3D技術(shù)的應(yīng)用探索3D機器視覺庫 的資料。
    發(fā)表于 03-22 15:01 ?0次下載

    探索如何打開我國3D打印的應(yīng)用之路

    想要切實打開3D應(yīng)用之路,核心在于發(fā)展技術(shù),想要打開現(xiàn)有應(yīng)用之路,在于融合、專注、研究與積累??傊€是那句話在探索應(yīng)用之路上我們需要協(xié)同合作.
    發(fā)表于 09-07 17:33 ?1014次閱讀

    ERA-3SM+寬帶放大器的數(shù)據(jù)手冊免費下載

    ERA-3SM+(符合RoHS標準)是一款提供高動態(tài)范圍的寬帶放大器。它具有可重復(fù)的性能。它被封裝在Micro-X封裝中。ERA-3SM+采用達林頓結(jié)構(gòu),采用InGaP-HBT技術(shù)制造。在85°C的情況下,預(yù)期的平均無故障時間為9000年。
    發(fā)表于 11-13 17:59 ?28次下載
    <b class='flag-5'>ERA-3</b>SM+寬帶放大器的數(shù)據(jù)手冊免費下載

    3D IC先進封裝對EDA的挑戰(zhàn)及如何應(yīng)對

    芯和半導(dǎo)體技術(shù)總監(jiān)蘇周祥在2022年EDA/IP與IC設(shè)計論壇中提出,在SoC的設(shè)計階段需要克服可靠性問題,而在2.5D3D方面需要解決的問題則是系統(tǒng)級封裝和模塊仿真。
    的頭像 發(fā)表于 08-18 10:48 ?1756次閱讀

    EDA探索MOSFET收縮,Happy Scaling Era

    一般而言,每一代集成電路工藝在尺寸上縮減至上一代的0.7倍(即S因子1.428),表現(xiàn)在面積上,就是0.7的平方,0.49倍。即面積比原來小一半,密度比原來高一倍。
    發(fā)表于 03-06 11:14 ?999次閱讀

    EDA探索MOSFET的微縮-nanosheet era

    主要的障礙在于n型和p型器件之間需要很大的空間余量,這使得有效納米片寬度在按比例的單元高度中變得困難,空間被功函數(shù)金屬的圖形化步驟所消耗。
    發(fā)表于 03-24 12:20 ?724次閱讀

    EDA探索MOSFET的微縮- Moore’s Law介紹

    摩爾定律提出的時候,還處于Happy Scaling EraEDA探索丨第11期:MOSFET收縮,Happy
    發(fā)表于 03-29 14:25 ?617次閱讀

    在立創(chuàng)EDA中建立器件的3D模型

    現(xiàn)在的PCB設(shè)計,或者說EDA,3D展示變得非常重要,主要表現(xiàn)在: 1、需求對接階段,有3D效果圖,更有利于與客戶互動落實需求 2、企業(yè)內(nèi)部研發(fā)項目立項評估,有3D效果圖,評審更直觀
    的頭像 發(fā)表于 08-08 10:30 ?1.2w次閱讀
    在立創(chuàng)<b class='flag-5'>EDA</b>中建立器件的<b class='flag-5'>3D</b>模型