一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

業(yè)界首個64 GT/s連接:PCIe 6.0新突破讓數(shù)據(jù)傳輸再提速

新思科技 ? 來源:未知 ? 2023-03-29 02:25 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

數(shù)字世界的到來,讓元宇宙等各種擁有豐富交互體驗的應用層出不窮,疫苗研發(fā)和氣候預測等復雜挑戰(zhàn)也在大數(shù)據(jù)分析的幫助下,有了更好的解決辦法和更有價值的分析角度。數(shù)據(jù)是一切的源頭,數(shù)據(jù)傳輸速率越快,應用性能就會越出色。讓這一切成為可能的則是去年發(fā)布的PCI Express(PCIe)6.0規(guī)范。

與PCIe 5.0相比,PCIe 6.0支持的數(shù)據(jù)傳輸速率再次翻倍──64 GT/s。數(shù)據(jù)傳輸速率越快,也就意味著高性能計算(HPC)、AI推理引擎、云端軟件等應用以及數(shù)據(jù)中心固態(tài)驅(qū)動器(SSD)的計算速度就越快。

37fd07b8-cd94-11ed-bfe3-dac502259ad0.png

新思科技是德科技(Keysight)已展開一個里程碑式的合作,雙方建立了業(yè)界首個64 GT/s連接,從而推動PCIe 6.0的廣泛采用。這個雙方64 GT/s連接意味著鏈路的兩端之間可以成功地實現(xiàn)數(shù)據(jù)交換,而不出現(xiàn)任何要恢復的錯誤,這類錯誤通常因信號質(zhì)量異常而導致。在接下來的合作中,雙方要考慮的是如何以64GT/s的PCIe 6.0數(shù)據(jù)速率傳輸數(shù)據(jù),比如內(nèi)存讀寫。

利用PCIe 6.0滿足速度需求


SSD已經(jīng)率先集成了PCIe 6.0技術(shù)。SSD SoC與NVMe(非易失性內(nèi)存主機控制器接口)和閃存以及根聯(lián)合體處理器相連,因此帶寬要求會非常高。雖然SSD的存儲容量已經(jīng)因為堆疊裸片等技術(shù)的進步而有所增加,但SSD的速度卻受限于SSD插槽的帶寬,后者又由PCIe數(shù)據(jù)速率控制。當設備采用PCIe 6.0后,數(shù)據(jù)傳輸速率會增加到64 GT/s,這有望利好SSD SoC,讓SSD SoC能夠充分利用增加的存儲容量。

總的來說,PCIe 6.0技術(shù)可以解決計算密集型SoC面臨的日益嚴峻的帶寬限制。除了更快的數(shù)據(jù)傳輸速率外,PCIe 6.0規(guī)范還提供:

  • 通過新的低功耗狀態(tài)提高電源效率
  • 經(jīng)濟高效的性能
  • 向后兼容前幾代PCIe

PCIe 6.0標準首次采用了4級脈沖幅度調(diào)制(PAM4)信號編碼技術(shù)。在PAM4的加持下,PCIe 6.0設備相比采用前一代PCIe的設備而言,相同通道帶寬的吞吐量提高了兩倍,同時還具有低功耗和向后兼容性。

為了在L0建立兩方64 GT/s連接,新思科技和是德科技首先以低速發(fā)送數(shù)據(jù)包,然后通過協(xié)商提升速度來在串行鏈路上傳輸,并在此過程中交換均衡信息。這些鏈路非常敏感,甚至只要有東西碰到線纜,就需要進行恢復并重新協(xié)商。

是德科技的綜合PCIe測試解決方案產(chǎn)品組合中包含協(xié)議分析器和訓練器,其中前者用于檢查鏈路中的流量,后者則負責在端點處進行一致性和壓力測試。而新思科技的HAPS-100原型系統(tǒng)與連接到控制器的64G PHY子插件板相連來構(gòu)成完整的系統(tǒng),從而建立完整的端到端硬件連接。

PCIe 6.0規(guī)范十分復雜,關(guān)于BASE規(guī)范的內(nèi)容就有近2,000頁。如果供應商能夠在第三方的幫助下證明自己正確遵循了該規(guī)范,那么就能給客戶以很大的信心,讓客戶相信他們的產(chǎn)品可以成功實現(xiàn)互操作性。新思科技早先已經(jīng)成功地用自己的硬件建立了64 GT/s連接,這次又與長期合作伙伴是德科技攜手完成了嚴格的兩方連接論證。這一成就不僅驗證了互操作性,而且與數(shù)據(jù)傳輸速率一樣,也是實現(xiàn)數(shù)據(jù)中心虛擬化等應用并更好地利用數(shù)據(jù)中心資源的關(guān)鍵。

借助PCIe 6.0技術(shù)開辟成功之路

經(jīng)驗證的IP是成功部署PCIe 6.0設備的重要一環(huán)。新思科技作為擁有多項PCI-SIG認證的IP供應商,可為PCIe 6.0設備提供完整的IP解決方案。新思科技面向PCIe 6.0的IP解決方案包括控制器、PHY、驗證以及完整性和數(shù)據(jù)加密(IDE)安全模塊IP,可幫助HPC、存儲和AI SoC實現(xiàn)低延遲、高吞吐量的實時數(shù)據(jù)連接。

在今年的DesignCon高速通信和系統(tǒng)設計大會上,是德科技使用其UXR 80GHz示波器和M8040A 64GBaud誤碼率測試儀(BERT)展示了新思科技PCIe 6.0 IP發(fā)射器和接收器的性能。是德科技為PCI Express提供了完整的物理層測試解決方案,包括PCIe 6.0發(fā)射器測試(BASE)和PCI 6.0接收器測試(BASE)。

新思科技與是德科技將繼續(xù)保持密切合作,為PCIe 6.0解決方案開發(fā)者帶來值得信賴的IP和測試解決方案,幫助開發(fā)者實現(xiàn)這一快速串行通信標準,從而滿足HPC、AI等領域中應用的嚴苛要求。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 新思科技
    +關(guān)注

    關(guān)注

    5

    文章

    864

    瀏覽量

    51403

原文標題:業(yè)界首個64 GT/s連接:PCIe 6.0新突破讓數(shù)據(jù)傳輸再提速

文章出處:【微信號:Synopsys_CN,微信公眾號:新思科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    像這樣一款體積小巧的DTU數(shù)據(jù)傳輸終端你見過嗎?

    數(shù)據(jù)傳輸
    才茂通信
    發(fā)布于 :2025年06月04日 14:33:29

    SPI數(shù)據(jù)傳輸緩慢問題求解

    我遇到了 SPI 數(shù)據(jù)傳輸速率問題。 盡管將 SPI 時鐘頻率設置為 20 MHz,但我只獲得了 2 Kbps 的數(shù)據(jù)傳輸速率。 我正在以 115200 的波特率通過 UART 監(jiān)控數(shù)據(jù)。 我正在 cyfxusbspidmamo
    發(fā)表于 05-15 08:29

    PCIe 7.0最終版草案發(fā)布,傳輸速率128 GT/s,PCIe 6.0加速商業(yè)化

    PCIe 7.0最終版草案發(fā)布,傳輸速率128 GT/s,PCIe 6.0加速商業(yè)化 ? 電子發(fā)
    發(fā)表于 03-29 00:07 ?565次閱讀

    詳解PCIe 6.0中的FLIT模式

    PCIe 6.0 規(guī)范于 2021 年發(fā)布,采用 PAM4 調(diào)制(即 4 電平脈沖幅度調(diào)制),使數(shù)據(jù)傳輸速度翻倍,達到 64GT/s。同時,
    的頭像 發(fā)表于 02-27 15:44 ?1458次閱讀
    詳解<b class='flag-5'>PCIe</b> <b class='flag-5'>6.0</b>中的FLIT模式

    MPU數(shù)據(jù)傳輸協(xié)議詳解

    在現(xiàn)代電子系統(tǒng)中,微控制器(MPU)扮演著核心角色,負責處理各種任務和數(shù)據(jù)。為了實現(xiàn)這些功能,MPU需要與其他設備進行數(shù)據(jù)交換。數(shù)據(jù)傳輸協(xié)議就是規(guī)定這些數(shù)據(jù)交換如何進行的一套規(guī)則。 M
    的頭像 發(fā)表于 01-08 09:37 ?825次閱讀

    ptp對實時數(shù)據(jù)傳輸的影響

    在現(xiàn)代通信技術(shù)中,點對點(P2P)網(wǎng)絡已經(jīng)成為數(shù)據(jù)傳輸的一種重要方式。P2P網(wǎng)絡允許網(wǎng)絡中的每個節(jié)點既可以作為客戶端也可以作為服務器,直接進行數(shù)據(jù)交換。這種去中心化的網(wǎng)絡結(jié)構(gòu)對于實時數(shù)據(jù)傳輸有著深遠
    的頭像 發(fā)表于 12-29 09:53 ?617次閱讀

    PCIe數(shù)據(jù)傳輸協(xié)議詳解

    、網(wǎng)卡和聲卡等,以實現(xiàn)高效的數(shù)據(jù)傳輸。以下是對PCIe數(shù)據(jù)傳輸協(xié)議的介紹: 一、PCIe協(xié)議的基本概念 PCIe協(xié)議定義了一系列規(guī)范和要求,
    的頭像 發(fā)表于 11-26 16:12 ?3411次閱讀

    pcie 4.0與pcie 5.0的區(qū)別

    發(fā)展到了第五代。 一、帶寬和數(shù)據(jù)傳輸速率 PCIe總線的一個關(guān)鍵特性是其帶寬,即數(shù)據(jù)傳輸速率。PCIe 4.0的帶寬是PCIe 3.0的兩倍
    的頭像 發(fā)表于 11-13 10:35 ?1.4w次閱讀

    如何檢查pcie插槽兼容性

    不同的版本和通道寬度,這決定了數(shù)據(jù)傳輸速率和帶寬。以下是一些常見的PCIe插槽規(guī)格: PCIe 1.0 :2.5 GT/s
    的頭像 發(fā)表于 11-13 10:30 ?5810次閱讀

    base64數(shù)據(jù)傳輸中的應用實例

    在現(xiàn)代互聯(lián)網(wǎng)技術(shù)中,數(shù)據(jù)傳輸是核心功能之一。然而,并非所有數(shù)據(jù)都以文本形式存在,許多數(shù)據(jù)實際上是二進制格式。為了在基于文本的協(xié)議(如HTTP、SMTP等)中傳輸這些二進制
    的頭像 發(fā)表于 11-10 10:50 ?1052次閱讀

    PCIe的最新發(fā)展趨勢

    1. PCIe 5.0和6.0的推出 PCIe 5.0和6.0是最新的PCIe標準,它們提供了更高的數(shù)據(jù)
    的頭像 發(fā)表于 11-06 09:35 ?1685次閱讀

    LORA模塊的數(shù)據(jù)傳輸速率

    LoRa(Long Range)是一種用于物聯(lián)網(wǎng)(IoT)應用的低功耗廣域網(wǎng)(LPWAN)技術(shù)。它以其長距離通信能力和低功耗特性而聞名。LoRa模塊的數(shù)據(jù)傳輸速率可以根據(jù)不同的配置和地區(qū)的規(guī)定
    的頭像 發(fā)表于 10-31 17:03 ?2679次閱讀

    網(wǎng)絡數(shù)據(jù)傳輸速率的單位是什么

    網(wǎng)絡數(shù)據(jù)傳輸速率的單位是 bps(bit per second) ,即比特每秒,也可以表示為b/s或bit/s。它表示的是每秒鐘傳輸的二進制數(shù)的位數(shù)。比特(bit)是計算機中
    的頭像 發(fā)表于 10-12 10:20 ?4484次閱讀

    pcie4.0插在3.0的主板上會怎么樣

    PCIe 1.0:2003年推出,數(shù)據(jù)傳輸速率為2.5 GT/s。 PCIe 2.0:2007年推出,
    的頭像 發(fā)表于 07-10 10:16 ?7126次閱讀