一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何基于3DICC實現(xiàn)InFO布局布線設(shè)計

Xpeedic ? 來源:Xpeedic ? 作者:Xpeedic ? 2023-03-30 09:42 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

前言

InFO(Integrated-FanOut-Wafer-Level-Package)能夠提供多芯片垂直堆疊封裝的能力,它通過RDL層,將芯片的IO連接扇出擴展到Die的投影面積之外,增加了bump的放置靈活性和IO數(shù)量。與CoWoS-S相比,既減少了硅制造成本,又通過異構(gòu)集成獲得了性能的提升,以及更小的體積。

在InFO封裝設(shè)計中,其主要的難點在RDL自動化布線的實現(xiàn),如何做到高效、DRC-clean以及高質(zhì)量(電氣、可靠性)實現(xiàn)?

21d3a1c6-ce26-11ed-bfe3-dac502259ad0.jpg

圖 1

InFO_3D封裝

芯和半導(dǎo)體3DICCompiler(以下簡稱“3DICC”)設(shè)計平臺,全面支持2.5D/3D chiplets集成設(shè)計和仿真。

本文介紹如何基于3DICC設(shè)計平臺實現(xiàn)Fanout集成方式的布局布線,整個流程包含芯片創(chuàng)建、頂層創(chuàng)建、FanOut substrate創(chuàng)建和實現(xiàn),以及系統(tǒng)規(guī)則檢查和dummy填充、degassing hole添加,如下:

21f1c49e-ce26-11ed-bfe3-dac502259ad0.png

圖2

FanOut設(shè)計流程

案例介紹

221d95f6-ce26-11ed-bfe3-dac502259ad0.png

圖 3

FanOut示例

1. 創(chuàng)建芯片模型,讀入設(shè)計數(shù)據(jù)

首先,我們需要為每個芯片創(chuàng)建一個基本模型。為die定義floorplan的boundary,然后讀入CSV文件,建立front-side的microbump pattern,這些microbump將與fanout substrate連接。

如下圖:

22384aa4-ce26-11ed-bfe3-dac502259ad0.png

225112d2-ce26-11ed-bfe3-dac502259ad0.png

圖4

(a)Die1 bump arrary (b) die2 bump array

2. 創(chuàng)建FanOut substrate

讀入C4 bump的CSV文件,建立僅包含boundary信息的substrate floorplan。

2268cd50-ce26-11ed-bfe3-dac502259ad0.png

2282f540-ce26-11ed-bfe3-dac502259ad0.png

圖5

(a)FanOut substrate boundary

(b) FanOut substrate的C4 bump陣列

3.創(chuàng)建系統(tǒng)頂層

1)讀入兩個top die和substrate的NDM庫,進行布局放置。

2299fac4-ce26-11ed-bfe3-dac502259ad0.png

圖6

FanOut設(shè)計頂層創(chuàng)建

2)Microbump鏡像創(chuàng)建。通過3DICC的bump mirroring功能,將top die的microbump陣列鏡像到substrate上,自動創(chuàng)建對接的microbump陣列。

22b3c7ec-ce26-11ed-bfe3-dac502259ad0.png

圖7

top dies的bump鏡像實現(xiàn)

3)基于頂層netlist和鏡像后的bump陣列,自動追溯芯片間和芯片與封裝基板間的互連關(guān)系,創(chuàng)建substrate的netlist和所有互連通道和映射關(guān)系,完成top level系統(tǒng)建立。

22d2b256-ce26-11ed-bfe3-dac502259ad0.png

圖8

系統(tǒng)互連的自動創(chuàng)建

4.Fanout substrate自動布線

RDL substrate的自動布線將通過3DICC的add-on Custom Compiler進行。在進行布線之前,定義可調(diào)用的PDK庫,其中包含定制的各種特殊圖形PCell,如橢圓形、長方形等。點擊OK后,系統(tǒng)將把這個庫添加進入lib.defs文件中。另外,在版圖編輯器中選擇Packaging > Router Global Options,在Router Global Options中設(shè)定如下,完成自動布線器的全局規(guī)則設(shè)定。

22f3830a-ce26-11ed-bfe3-dac502259ad0.png

231031a8-ce26-11ed-bfe3-dac502259ad0.png

圖9

PDK庫和自動布線全局規(guī)則設(shè)定

1)打開3DICC設(shè)計庫,導(dǎo)入頂層設(shè)計版圖。

232a615e-ce26-11ed-bfe3-dac502259ad0.png

2341a3c8-ce26-11ed-bfe3-dac502259ad0.jpg

圖10

頂層設(shè)計版圖

2)多層任意角度自動布線。

在Hierarchy工具欄設(shè)定stop level(可見的level深度)為1,使得布線器可以看到層次化設(shè)計中的pins和blockages。在Packaging > Auto Route中設(shè)定如下:

23578878-ce26-11ed-bfe3-dac502259ad0.png

圖11

布線設(shè)定

完成布線后,回到top view的結(jié)果如下:

236fbe3e-ce26-11ed-bfe3-dac502259ad0.png

圖12

多層自動布線

3)PG平面創(chuàng)建。

設(shè)定用于PG平面創(chuàng)建的nets和布線層,如下:

Nets PG Plane layers
VDD1, VDD2, VDDPST FA_SPP_1
VDD_IO FA_SPP_3
VSS FA_SPP_2

為VDD1創(chuàng)建PG平面邊界。在Object/Layer Panel選擇FA_SPP_1 drawing LPP。選擇Packaging > Create Plane Boundary,在Create Plane Boundary工具欄,鍵入VDD1到Nets欄,在版圖上用FA_SPP_1層畫一個矩形區(qū)域,將VDD1 bumps/pins覆蓋住。

23939bf6-ce26-11ed-bfe3-dac502259ad0.png

23b59eea-ce26-11ed-bfe3-dac502259ad0.png

圖13

VDD1平面邊界創(chuàng)建

新創(chuàng)建的平面邊界將目標網(wǎng)絡(luò)和目標LPP信息存儲為屬性,這些屬性將被布線器使用。接下來,重復(fù)以上步驟,為所有PG網(wǎng)絡(luò)創(chuàng)建平面邊界。

4)調(diào)整PG平面邊界

檢查各個PG平面邊界中是否有將其他電源域的pin或者net包覆進來,如有,則進行平面調(diào)整,避免引起短路或開路。如下圖中,可以看到VDDPST(黃色亮點)的bump也被VDD1平面邊界覆蓋。由于VDD1、VDD2、VDDPST共享同一層FA_SPP_1,為了確保不造成任何開路或短路,必需對平面邊界進行調(diào)整。

23c79ece-ce26-11ed-bfe3-dac502259ad0.png

圖14

初版PG平面邊界

在Object/Layer Panel選擇FA_SPP_1 drawing LPP,關(guān)閉除FA_SPP_1 和border drawing之外的所有可視層。在Design Navigator選擇VDD1.該net被highlight出來。選擇Packaging > Create Plane Boundary。其中仍然被包覆的其他bump(黃色高亮的VDDPST)可以通過繼續(xù)切割進行處理。

23eb27b8-ce26-11ed-bfe3-dac502259ad0.png

圖15

VDD1 PG平面邊界調(diào)整

繼續(xù)進行VDD2和VDDPST的平面邊界調(diào)整。結(jié)果如下:

240cac8a-ce26-11ed-bfe3-dac502259ad0.png

圖16

VDD2和VDDPST PG平面邊界調(diào)整

接下來,在Object/Layer Panel中使所有LPP層可視可選,Edit > Select > By LPP中選擇border drawing。到Packaging > Realize Plane。執(zhí)行結(jié)果如下:

242b0d2e-ce26-11ed-bfe3-dac502259ad0.jpg

圖17

PG平面邊界調(diào)整結(jié)果

5.布線結(jié)果檢查,dummy fill,de-gassing hole添加

布線完成后,進行top-level的3D rule檢查和基于ICV的DRC、LVS、dummy fill和degassing hole創(chuàng)建等。

ICV的檢查結(jié)果可以在錯誤窗口進行查看,分為幾種類型:物理連接,匹配類型,邏輯物理一致性,bump cluster,芯片布局擺放,物理設(shè)計規(guī)則等。

2447a56a-ce26-11ed-bfe3-dac502259ad0.png

圖18

ICV檢查結(jié)果

打開Packaging > Create DeGassing Hole,選擇如下:

2479dfbc-ce26-11ed-bfe3-dac502259ad0.png

圖19

de-gassing hole and dummy fill

生成設(shè)計的GDS,運行ICV來生成de-gassing holes和dummy fills,將de-gassing holes導(dǎo)入到當前設(shè)計中,代替PG平面。當操作結(jié)束以后,degassing holes被創(chuàng)建完成,版圖展示如下:

24a040c6-ce26-11ed-bfe3-dac502259ad0.jpg

圖20

post de-gassing hole and dummy layout

6.同步頂層設(shè)計

使用Custom Compiler完成InFO布線和編輯后,在3DICC中直接打開編輯過的設(shè)計,Tools > Digital Implementation > 3DIC Compiler,完成設(shè)計的同步更新。

21d3a1c6-ce26-11ed-bfe3-dac502259ad0.jpg

圖21

最終版圖結(jié)果

總結(jié)

3DIC Compiler可以幫助設(shè)計者實現(xiàn)InFO封裝物理設(shè)計和分析,能夠達到高度自動化(可以將數(shù)周的實現(xiàn)時間壓縮到幾小時),具有可定制substrate、高容量、高性能等特點。并且和芯片設(shè)計數(shù)據(jù)在統(tǒng)一平臺上完全同步,實現(xiàn)芯片-封裝協(xié)同設(shè)計。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    460

    文章

    52529

    瀏覽量

    441322
  • 封裝
    +關(guān)注

    關(guān)注

    128

    文章

    8694

    瀏覽量

    145557
  • 布線
    +關(guān)注

    關(guān)注

    9

    文章

    798

    瀏覽量

    85146
  • info
    +關(guān)注

    關(guān)注

    0

    文章

    11

    瀏覽量

    10301
  • 芯和半導(dǎo)體
    +關(guān)注

    關(guān)注

    0

    文章

    119

    瀏覽量

    31829

原文標題:【應(yīng)用案例】如何基于3DICC實現(xiàn)InFO布局布線設(shè)計

文章出處:【微信號:Xpeedic,微信公眾號:Xpeedic】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    磨刀不誤砍柴工:CAN總線布線的關(guān)鍵要點

    在工業(yè)和汽車通信中,合理的總線布局布線是確保通信可靠性的關(guān)鍵。本期我們將探討如何選擇導(dǎo)線以及布線拓撲結(jié)構(gòu),幫助您在項目中實現(xiàn)高效、可靠的CAN總線通信??偩€
    的頭像 發(fā)表于 07-18 11:35 ?80次閱讀
    磨刀不誤砍柴工:CAN總線<b class='flag-5'>布線</b>的關(guān)鍵要點

    HarmonyOS NEXT應(yīng)用元服務(wù)布局合理使用布局組件

    的性能消耗。所以在使用布局時盡量遵循以下原則: 在相同嵌套層級的情況下,如果多種布局方式可以實現(xiàn)相同布局效果,優(yōu)選低耗時的布局,如使用Col
    發(fā)表于 06-20 15:48

    鴻蒙Next實現(xiàn)瀑布流布局

    # 鴻蒙Next實現(xiàn)瀑布流布局 #鴻蒙影音娛樂類應(yīng)用 #拍攝美化 #HarmonyOS ## 一、環(huán)境準備與項目創(chuàng)建 在開始實現(xiàn)瀑布流布局前,需確保已安裝好 DevEco Stud
    發(fā)表于 06-10 14:17

    高速PCB布局/布線的原則

    目錄:一、布線的一般原則1、PCB板知識2、5-5原則3、20H原則4、3W/4W/10W原則(W:Width)5、重疊電源與地線層規(guī)則6、1/4波長規(guī)則7、芯片引腳布線二、信號走線下
    的頭像 發(fā)表于 05-28 19:34 ?1208次閱讀
    高速PCB<b class='flag-5'>布局</b>/<b class='flag-5'>布線</b>的原則

    如何布線才能降低MDDESD風(fēng)險?PCB布局的抗干擾設(shè)計技巧

    在現(xiàn)代電子產(chǎn)品日益集成化、小型化的趨勢下,MDDESD(靜電二極管)防護設(shè)計變得至關(guān)重要。除了元器件選型,PCB的布線布局也是影響ESD抗擾性能的關(guān)鍵因素。作為FAE,本文將結(jié)合實戰(zhàn)經(jīng)驗,分享一些
    的頭像 發(fā)表于 04-25 09:43 ?284次閱讀
    如何<b class='flag-5'>布線</b>才能降低MDDESD風(fēng)險?PCB<b class='flag-5'>布局</b>的抗干擾設(shè)計技巧

    解決噪聲問題試試從PCB布局布線入手

    設(shè)計噪聲問題的關(guān)鍵。ADI公司的所有電源器件評估板都采用上述布局布線指導(dǎo)原則來實現(xiàn)最佳性能。評估板文件UG-204和UG-205詳細說明了ADP1850相關(guān)的布局
    發(fā)表于 04-22 09:46

    104條關(guān)于PCB布局布線的小技巧

    在電子產(chǎn)品設(shè)計中,PCB布局布線是重要的一步,PCB布局布線的好壞將直接影響電路的性能。 現(xiàn)在,雖然有很多軟件可以實現(xiàn)PCB自動
    的頭像 發(fā)表于 01-07 09:21 ?1103次閱讀
    104條關(guān)于PCB<b class='flag-5'>布局</b><b class='flag-5'>布線</b>的小技巧

    SAR ADC如何做好布線布局?

    SAR ADC如何做好布線布局
    發(fā)表于 12-17 08:27

    Vivado之實現(xiàn)布局布線流程介紹

    一、前言 本文將介紹Vivado進行綜合,以及布局布線的內(nèi)部流程,熟悉該流程后結(jié)合Settings中對應(yīng)的配置選項,對于時序收斂調(diào)試將更具有針對性。 二、Implementation(實現(xiàn)
    的頭像 發(fā)表于 12-06 09:08 ?1790次閱讀
    Vivado之<b class='flag-5'>實現(xiàn)</b><b class='flag-5'>布局</b><b class='flag-5'>布線</b>流程介紹

    在DSP上實現(xiàn)DDR2 PCB布局布線

    電子發(fā)燒友網(wǎng)站提供《在DSP上實現(xiàn)DDR2 PCB布局布線.pdf》資料免費下載
    發(fā)表于 10-15 09:16 ?3次下載
    在DSP上<b class='flag-5'>實現(xiàn)</b>DDR2 PCB<b class='flag-5'>布局</b><b class='flag-5'>布線</b>

    串行接口PCB設(shè)計指南:優(yōu)化布局布線策略

    和B)進行通信,可以實現(xiàn)點對點或者總線式的通信方式。由于其良好的傳輸特性和可靠性,RS485接口常用于工業(yè)自動化、遠程監(jiān)控、智能家居等領(lǐng)域。 3、SPI接口 SPI(Serial Peripheral
    發(fā)表于 09-18 12:02

    求助,關(guān)于模擬電路的PCB布線布局問題求解

    希望可以提供一份關(guān)于放大器的布局布線方面的指導(dǎo)文檔。另,我有一塊使用LM386做成的兩層放大板,現(xiàn)需要改為四層板,中間兩層為電源和地。這樣做,會不會產(chǎn)生什么不良影響。
    發(fā)表于 09-11 08:08

    AM62Ax/AM62Px LPDDR4 電路板設(shè)計和布局布線指南

    電子發(fā)燒友網(wǎng)站提供《AM62Ax/AM62Px LPDDR4 電路板設(shè)計和布局布線指南.pdf》資料免費下載
    發(fā)表于 09-09 11:10 ?6次下載
    AM62Ax/AM62Px LPDDR4 電路板設(shè)計和<b class='flag-5'>布局</b><b class='flag-5'>布線</b>指南

    谷歌Tensor G5芯片轉(zhuǎn)投臺積電3nm與InFO封裝

    近日,業(yè)界傳出重大消息,谷歌手機的自研芯片Tensor G5計劃轉(zhuǎn)投臺積電的3nm制程,并引入臺積電先進的InFO封裝技術(shù)。這一決策預(yù)示著谷歌將在智能手機領(lǐng)域進一步提升競爭力,尤其是針對高端人工智能(AI)手機市場。
    的頭像 發(fā)表于 08-06 09:20 ?974次閱讀

    高速ADC PCB布局布線技巧分享

    在高速模擬信號鏈設(shè)計中,印刷電路板(PCB)布局布線需??要考慮許多選項,有些選項比其它選項更重要,有些選項??則取決于應(yīng)用。最終的答案各不相同,但在所有情況下,??設(shè)計工程師都應(yīng)盡量消除最佳做法
    的頭像 發(fā)表于 07-24 08:42 ?1499次閱讀
    高速ADC PCB<b class='flag-5'>布局</b><b class='flag-5'>布線</b>技巧分享