一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

未來十年的芯片路線圖

sakobpqhz6 ? 來源:IC學習 ? 2023-05-30 16:08 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Imec 是世界上最先進的半導體研究公司,最近在比利時安特衛(wèi)普舉行的 ITF 世界活動上分享了其亞 1 納米硅和晶體管路線圖。該路線圖讓我們了解了到 2036 年公司將在其實驗室與臺積電、英特爾、Nvidia、AMD、三星和 ASML 等行業(yè)巨頭合作研發(fā)下一個主要工藝節(jié)點和晶體管架構(gòu)的時間表,在許多其他人中。該公司還概述了向其所謂的 CMOS 2.0 的轉(zhuǎn)變,這將涉及將芯片的功能單元(如 L1 和 L2 緩存)分解為比當今基于小芯片的方法更先進的 3D 設計。

提醒一下,10 埃等于 1 納米,因此 Imec 的路線圖包含亞“1 納米”工藝節(jié)點。該路線圖概述了標準 FinFET 晶體管將持續(xù)到 3nm,然后過渡到新的全柵 (GAA) 納米片設計,該設計將在 2024 年進入大批量生產(chǎn)。Imec 繪制了 2nm 和 A7(0.7nm)Forksheet設計的路線圖,隨后分別是 A5 和 A2 的 CFET 和原子通道等突破性設計。

751a0178-feb3-11ed-90ce-dac502259ad0.png

隨著時間的推移,轉(zhuǎn)移到這些較小的節(jié)點變得越來越昂貴,并且使用單個大芯片構(gòu)建單片芯片的標準方法已經(jīng)讓位于小芯片。基于小芯片的設計將各種芯片功能分解為連接在一起的不同芯片,從而使芯片能夠作為一個內(nèi)聚單元發(fā)揮作用——盡管需要權衡取舍。

Imec 對 CMOS 2.0 范式的設想包括將芯片分解成更小的部分,將緩存和存儲器分成具有不同晶體管的自己的單元,然后以 3D 排列堆疊在其他芯片功能之上。這種方法還將嚴重依賴背面供電網(wǎng)絡 (BPDN),該網(wǎng)絡通過晶體管的背面路由所有電力。

讓我們仔細看看 imec 路線圖和新的 CMOS 2.0 方法。

752e437c-feb3-11ed-90ce-dac502259ad0.png

正如您在上面的相冊中看到的那樣,隨著節(jié)點的進步,該行業(yè)面臨著看似無法克服的挑戰(zhàn),但對更多計算能力的需求,尤其是對機器學習人工智能的需求呈指數(shù)級增長。這種需求并不容易滿足。成本飆升,而高端芯片的功耗穩(wěn)步增加——功率縮放仍然是一個挑戰(zhàn),因為 CMOS 工作電壓頑固地拒絕低于 0.7 伏,并且持續(xù)需要擴展到更大的芯片帶來了電源和冷卻挑戰(zhàn),這將需要全新的規(guī)避解決方案。

75a7fef6-feb3-11ed-90ce-dac502259ad0.png

雖然晶體管數(shù)量在可預測的摩爾定律路徑上繼續(xù)翻倍,但其他基本問題也越來越成為每一代新一代芯片的問題,例如互連帶寬的限制嚴重落后于現(xiàn)代 CPUGPU 的計算能力,從而阻礙了性能并限制這些額外晶體管的有效性。

75bb03fc-feb3-11ed-90ce-dac502259ad0.png

75dc79ec-feb3-11ed-90ce-dac502259ad0.png

imec 晶體管和工藝節(jié)點路線圖

不過,速度更快、密度更大的晶體管是首要任務,而這些晶體管的第一波浪潮將伴隨著 2024 年以 2nm 節(jié)點首次亮相的 Gate All Around (GAA)/Nanosheet 器件,取代為當今領先技術提供動力的三柵極 FinFET 。GAA 晶體管賦予晶體管密度和性能改進,例如更快的晶體管開關,同時使用與多個鰭片相同的驅(qū)動電流。泄漏也顯著減少,因為溝道完全被柵極包圍,調(diào)整溝道的厚度可以優(yōu)化功耗或性能。

75e8f582-feb3-11ed-90ce-dac502259ad0.png

我們已經(jīng)看到多家芯片制造商采用了這種晶體管技術的不同變體。行業(yè)領導者臺積電計劃其帶有 GAA 的 N2 節(jié)點將于 2025 年量產(chǎn),因此它將是最后采用新型晶體管的。英特爾采用“intel 20A”工藝節(jié)點的四層 RibbonFET具有四個堆疊的納米片,每個納米片完全由一個門包圍,并將于 2024 年首次亮相。三星是第一家生產(chǎn)用于運輸產(chǎn)品的 GAA,但小批量 SF3E pipe-cleane的節(jié)點不會看到大規(guī)模生產(chǎn)。相反,該公司將在 2024 年推出其用于大批量制造的先進節(jié)點。

761c88fc-feb3-11ed-90ce-dac502259ad0.png

提醒一下,10 埃 (A) 等于 1 納米。這意味著 A14 是 1.4 納米,A10 是 1 納米,我們將在 2030 年的時間框架內(nèi)與 A7 一起進入亞 1 納米時代。但請記住,這些指標通常與芯片上的實際物理尺寸不匹配。

766cc8c6-feb3-11ed-90ce-dac502259ad0.png

Imec 預計 forksheet 晶體管從 1nm (A10) 開始,一直到 A7 節(jié)點 (0.7nm)。正如您在第二張幻燈片中看到的那樣,該設計分別堆疊 NMOS 和 PMOS,但使用電介質(zhì)勢壘將它們分開,從而實現(xiàn)更高的性能和/或更好的密度。

767aa8a6-feb3-11ed-90ce-dac502259ad0.png

互補 FET (CFET:Complementary FET) 晶體管在 2028 年首次以 1nm 節(jié)點 (A10) 出現(xiàn)時將進一步縮小占位面積,從而允許更密集的標準單元庫。最終,我們將看到帶有原子通道的 CFET 版本,進一步提高性能和可擴展性。CFET 晶體管(您可以 在此處閱讀更多相關信息)將 N 型和 PMOS 器件堆疊在一起以實現(xiàn)更高的密度。CFET 應該標志著納米片器件縮放的結(jié)束,以及可見路線圖的結(jié)束。

76a8e7de-feb3-11ed-90ce-dac502259ad0.png

然而,將需要其他重要技術來打破性能、功率和密度縮放障礙,imec 設想這將需要新的 CMOS 2.0 范例和系統(tǒng)技術協(xié)同優(yōu)化 (SCTO)。

STCO 和背面供電

在最高級別,系統(tǒng)技術協(xié)同優(yōu)化 (STCO:system technology co-optimization) 需要通過對系統(tǒng)和目標應用程序的需求建模來重新思考設計過程,然后使用這些知識來為創(chuàng)建芯片的設計決策提供信息。這種設計方法通常會導致“分解”通常作為單片處理器的一部分的功能單元,例如供電、I/O 和高速緩存,并將它們拆分為單獨的單元,以通過使用不同的方法針對所需的性能特性優(yōu)化每個單元類型的晶體管,然后也提高了成本。

76b8b48e-feb3-11ed-90ce-dac502259ad0.png

完全分解標準芯片設計的目標之一是將高速緩存/內(nèi)存拆分到 3D 堆疊設計中它們自己的不同層(更多內(nèi)容見下文),但這需要降低芯片堆棧頂部的復雜性。改造后端生產(chǎn)線 (BEOL:Back End of Line) 流程,重點是將晶體管連接在一起并實現(xiàn)通信信號)和電力傳輸,是這項工作的關鍵。

76dafcce-feb3-11ed-90ce-dac502259ad0.png

與當今從芯片頂部向下向晶體管傳輸功率的設計不同,背面配電網(wǎng)絡 (BPDN:backside power distribution networks ) 使用 TSV 將所有功率直接路由到晶體管的背面,從而將功率傳輸與保留在其內(nèi)部的數(shù)據(jù)傳輸互連分開另一邊的正常位置。將電源電路和數(shù)據(jù)傳輸互連分開可改善壓降特性,從而實現(xiàn)更快的晶體管開關,同時在芯片頂部實現(xiàn)更密集的信號路由。信號完整性也有好處,因為簡化的布線可以更快地連接電阻電容

770385f4-feb3-11ed-90ce-dac502259ad0.png

將供電網(wǎng)絡移至芯片底部可以更輕松地在裸片頂部進行晶圓到晶圓的鍵合,從而釋放在存儲器上堆疊邏輯的潛力。Imec 甚至設想可能將其他功能轉(zhuǎn)移到晶圓的背面,例如全局互連或時鐘信號。

77103060-feb3-11ed-90ce-dac502259ad0.png

英特爾已經(jīng)宣布了自己的 BPDN 技術版本,稱為PowerVIA,將于 2024 年以intel 20A 節(jié)點首次亮相。英特爾將在即將舉行的 VLSI 活動中透露有關該技術的更多細節(jié)。同時,臺積電也宣布將BPDN引入其2026年量產(chǎn)的N2P節(jié)點,因此這項技術將落后于英特爾相當長的一段時間。也有傳言稱三星將在其 2nm 節(jié)點采用該技術。

7732d886-feb3-11ed-90ce-dac502259ad0.png

773cce0e-feb3-11ed-90ce-dac502259ad0.png

775c3c6c-feb3-11ed-90ce-dac502259ad0.png

7784c1dc-feb3-11ed-90ce-dac502259ad0.png

77936318-feb3-11ed-90ce-dac502259ad0.png

77defb84-feb3-11ed-90ce-dac502259ad0.png

77ec7e12-feb3-11ed-90ce-dac502259ad0.png

CMOS 2.0 是 imec 對未來芯片設計愿景的巔峰之作,涵蓋了全 3D 芯片設計。我們已經(jīng)看到 AMD 第二代 3D V-Cache 的內(nèi)存堆疊,將 L3 內(nèi)存堆疊在處理器之上以提高內(nèi)存容量,但 imec 設想整個緩存層次結(jié)構(gòu)包含在其自己的層中,具有 L1、L2 和 L3 緩存垂直堆疊在構(gòu)成處理核心的晶體管上方的自己的芯片上。每個級別的緩存都將使用最適合該任務的晶體管創(chuàng)建,這意味著 SRAM 的舊節(jié)點,隨著SRAM 縮放速度開始大幅放緩,

780c2e6a-feb3-11ed-90ce-dac502259ad0.png

這變得越來越重要. SRAM 縮小的規(guī)模導致緩存占用了更高比例的裸片,從而導致每 MB 成本增加,并阻礙了芯片制造商使用更大的緩存。因此,將 3D 堆疊的緩存轉(zhuǎn)移到密度較低的節(jié)點所帶來的成本降低也可能導致比我們過去看到的緩存更大的緩存。如果實施得當,3D 堆疊還可以幫助緩解與較大緩存相關的延遲問題。

783b72ce-feb3-11ed-90ce-dac502259ad0.png

這些 CMOS 2.0 技術將利用 3D 堆疊技術(如晶圓到晶圓混合鍵合)來形成直接的芯片到芯片 3D 互連。

7848c3ca-feb3-11ed-90ce-dac502259ad0.png

正如您在上面的專輯中看到的那樣,Imec 也有一個 3D-SOC 路線圖,概述了將 3D 設計結(jié)合在一起的互連的持續(xù)縮小,從而在未來實現(xiàn)更快、更密集的互連。這些進步將在未來幾年通過使用更新類型的互連和處理方法來實現(xiàn)。

788fae16-feb3-11ed-90ce-dac502259ad0.png

78a8c054-feb3-11ed-90ce-dac502259ad0.png

792d130e-feb3-11ed-90ce-dac502259ad0.png

794ba77e-feb3-11ed-90ce-dac502259ad0.png

795e851a-feb3-11ed-90ce-dac502259ad0.png

79b92e66-feb3-11ed-90ce-dac502259ad0.png

79c53d64-feb3-11ed-90ce-dac502259ad0.png

79eafbda-feb3-11ed-90ce-dac502259ad0.png

7a355dce-feb3-11ed-90ce-dac502259ad0.png

7a4968fa-feb3-11ed-90ce-dac502259ad0.png

7a6996ac-feb3-11ed-90ce-dac502259ad0.png

7a7a4b50-feb3-11ed-90ce-dac502259ad0.png

7a9c4336-feb3-11ed-90ce-dac502259ad0.png

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    460

    文章

    52520

    瀏覽量

    440996
  • 3D
    3D
    +關注

    關注

    9

    文章

    2959

    瀏覽量

    110771
  • 晶體管
    +關注

    關注

    77

    文章

    10020

    瀏覽量

    141694

原文標題:未來十年的芯片路線圖

文章出處:【微信號:IC學習,微信公眾號:IC學習】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    全球唯一?IBM更新量子計算路線圖:2029交付!

    電子發(fā)燒友網(wǎng)報道(文/梁浩斌)近年來,量子計算似乎正在取得越來越多突破,國內(nèi)外都涌現(xiàn)出不少的技術以及產(chǎn)品突破。作為量子計算領域的先驅(qū)之一,IBM近日公布了其量子計算路線圖,宣布將在2029交付全球
    的頭像 發(fā)表于 06-15 00:01 ?7838次閱讀
    全球唯一?IBM更新量子計算<b class='flag-5'>路線圖</b>:2029<b class='flag-5'>年</b>交付!

    BOE(京東方)“照亮成長路”公益項目新十年啟幕 科技無界照亮美好未來

    的“世界高城”理塘,寓意該項目歷經(jīng)十年耕耘達到了全新的高度,也標志著BOE(京東方)下一個十年公益征程的嶄新起點將由此啟幕?;顒蝇F(xiàn)場,BOE(京東方)宣布,今年將繼續(xù)向四川理塘縣、陜西富平縣、青海玉樹州雜多縣等地區(qū)捐建30間智慧教室。同時,在理塘活動現(xiàn)場,BOE(京東方)
    的頭像 發(fā)表于 06-10 09:01 ?227次閱讀

    聚浪十年 共儲未來!2025元腦存儲分銷合作伙伴大會成功舉辦

    北京20253月24日?/美通社/ -- 近日,由浪潮信息主辦的"聚浪十年 共儲未來!2025元腦存儲分銷合作伙伴大會"圓滿落幕。來自全國近40家核心存儲分銷伙伴代表齊聚一堂,共同慶祝浪潮
    的頭像 發(fā)表于 03-24 20:17 ?246次閱讀
    聚浪<b class='flag-5'>十年</b> 共儲<b class='flag-5'>未來</b>!2025元腦存儲分銷合作伙伴大會成功舉辦

    英飛凌公布AI數(shù)據(jù)中心電池備份單元BBU路線圖,全球首款12kW系統(tǒng)在列

    3 月 21 日消息,英飛凌當?shù)貢r間本月 12 日公布了該企業(yè)面向 AI 數(shù)據(jù)中心系統(tǒng)的電池備份單元路線圖,涵蓋了從 4kW 到 5.5kW 再到全球首款 12kW 的 BBU 電源解決方案
    的頭像 發(fā)表于 03-21 19:38 ?756次閱讀
    英飛凌公布AI數(shù)據(jù)中心電池備份單元BBU<b class='flag-5'>路線圖</b>,全球首款12kW系統(tǒng)在列

    OpenAI簡化大模型選擇:薩姆·奧特曼制定路線圖

    OpenAI的首席執(zhí)行官薩姆·奧特曼(Sam Altman)近期為公司的GPT-4.5和GPT-5大模型開發(fā)制定了一項重要的路線圖,旨在極大地簡化和優(yōu)化用戶及開發(fā)人員在選擇AI模型時的體驗。 在當
    的頭像 發(fā)表于 02-18 09:12 ?501次閱讀

    睿創(chuàng)微納五&amp;十年功勛員工頒獎大會圓滿舉行

    12月11日,睿創(chuàng)微納五&十年功勛員工頒獎大會在煙臺園區(qū)圓滿舉行,公司董事長帶領核心管理團隊為5、10功勛員工頒發(fā)紀念銀幣和金幣。?? 百余名員工獲頒紀念銀幣,以表彰他們五
    的頭像 發(fā)表于 12-12 10:35 ?787次閱讀

    關于RISC-V學習路線圖推薦

    一個號的RISC-V學習路線圖可以幫助學習者系統(tǒng)地掌握RISC-V架構(gòu)的相關知識。比如以下是一個較好的RISC-V學習路線圖: 一、基礎知識準備 計算機體系結(jié)構(gòu)基礎 : 了解計算機的基本組成、指令集
    發(fā)表于 11-30 15:21

    未來10智能傳感器怎么發(fā)展?美國發(fā)布最新MEMS路線圖

    此前,美國半導體工業(yè)協(xié)會(下文簡稱“SIA”)和美國半導體研究聯(lián)盟(下文簡稱“SRC”),聯(lián)合發(fā)布了未來10(2023-2035)全球半導體產(chǎn)業(yè)技術發(fā)展路線圖——微電子和先進封裝技術路線圖
    的頭像 發(fā)表于 11-27 16:39 ?2914次閱讀
    <b class='flag-5'>未來</b>10<b class='flag-5'>年</b>智能傳感器怎么發(fā)展?美國發(fā)布最新MEMS<b class='flag-5'>路線圖</b>

    何小鵬宣布未來十年愿景,加速全球化AI汽車布局

    在11月6日的小鵬AI科技日上,小鵬汽車董事長何小鵬分享了公司的宏偉藍圖,即在未來十年內(nèi),將小鵬汽車打造成為一家享譽全球的AI汽車公司。   何小鵬感慨地表示,過去往往是國外的先進技術涌入中國,而現(xiàn)在,他自豪地宣布,小鵬汽車正將科技的火種播撒到世界各地。
    的頭像 發(fā)表于 11-07 13:40 ?1001次閱讀

    沃達豐與谷歌深化十年戰(zhàn)略合作

    沃達豐近日宣布,其與全球科技巨頭谷歌的戰(zhàn)略合作伙伴關系得到了進一步深化。這一為期十年的協(xié)議,總價值超過10億美元,旨在將谷歌最新推出的生成式人工智能支持的設備引入歐洲和非洲市場,為沃達豐的廣大客戶提供更為先進和智能的服務體驗。
    的頭像 發(fā)表于 10-09 16:22 ?531次閱讀

    特斯拉與晶圓廠商或簽訂十年長單,深化供應鏈合作

    韓國領先的晶圓代工廠商東部高科正積極籌備與美國電動汽車巨頭特斯拉簽署一項意義重大的長期供貨協(xié)議,聚焦于電源管理芯片(PMIC)的代工合作。據(jù)悉,該合同若順利獲得最終批準,將鎖定至少十年的合作期限,目前雙方正處于合同簽署前的最后驗證階段。
    的頭像 發(fā)表于 09-25 16:08 ?1760次閱讀

    越南定半導體路線圖:2030建1芯片廠10封測廠

    9月23日最新資訊顯示,越南政府于當?shù)貢r間21日正式公布了其雄心勃勃的半導體產(chǎn)業(yè)發(fā)展藍圖,該戰(zhàn)略覆蓋了至2030的詳細規(guī)劃及展望至2050的宏偉愿景,旨在將越南打造成為全球半導體行業(yè)的領軍中心之一。
    的頭像 發(fā)表于 09-23 16:48 ?1074次閱讀

    哪種嵌入式處理器架構(gòu)將引領未來十年的發(fā)展?

    一段時間以來,許多工程師和開發(fā)人員一直在討論嵌入式處理器架構(gòu)的未來。雖然嵌入式芯片架構(gòu)市場上有明確的引領者,但該行業(yè)正在快速擴張,預計未來幾年將出現(xiàn)許多新的機會。當然,在這樣的熱門行業(yè)中,永遠有創(chuàng)新技術和新產(chǎn)品的一席之地。 因此
    的頭像 發(fā)表于 08-30 15:03 ?602次閱讀
    哪種嵌入式處理器架構(gòu)將引領<b class='flag-5'>未來</b><b class='flag-5'>十年</b>的發(fā)展?

    十年預言:Chiplet的使命

    未來十年內(nèi)芯片算力提升的核心動力。 議題一: 算力困局如何突圍? 韓銀和研究員: 現(xiàn)有的高性能計算架構(gòu)正遭遇算力瓶頸。目前全球頂級的高性能計算系統(tǒng),由美國橡樹嶺國家實驗室基于HPE Cray EX235a架構(gòu)研發(fā)的超級計算機Fr
    的頭像 發(fā)表于 08-27 11:09 ?804次閱讀
    <b class='flag-5'>十年</b>預言:Chiplet的使命

    2024學習生成式AI的最佳路線圖

    本文深入探討了2024最佳生成式AI路線圖的細節(jié),引領我們穿越動態(tài)進展、新興趨勢以及定義這一尖端領域的變革應用。引言在日新月異的人工智能領域,生成式AI猶如創(chuàng)新的燈塔,不斷拓展創(chuàng)造力與智慧的邊界
    的頭像 發(fā)表于 07-26 08:28 ?1163次閱讀
    2024學習生成式AI的最佳<b class='flag-5'>路線圖</b>