一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀(guān)看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

技術(shù)資訊 I 哪些原因會(huì)導(dǎo)致 BGA 串?dāng)_?

深圳(耀創(chuàng))電子科技有限公司 ? 2023-04-07 16:10 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

BGA 封裝尺寸緊湊,引腳密度高。

在 BGA 封裝中,由于焊球排列和錯(cuò)位而導(dǎo)致的信號(hào)串?dāng)_被稱(chēng)為 BGA 串?dāng)_。

BGA 串?dāng)_取決于入侵者信號(hào)和受害者信號(hào)在球柵陣列中的位置。

在多門(mén)和引腳數(shù)量眾多的集成電路中,集成度呈指數(shù)級(jí)增長(zhǎng)。得益于球柵陣列 (ball grid array ,即BGA) 封裝的發(fā)展,這些芯片變得更加可靠、穩(wěn)健,使用起來(lái)也更加方便。BGA 封裝的尺寸和厚度都很小,引腳數(shù)則更多。然而,BGA 串?dāng)_嚴(yán)重影響了信號(hào)完整性,從而限制了 BGA 封裝的應(yīng)用。下面我們來(lái)探討一下 BGA 封裝和 BGA 串?dāng)_的問(wèn)題。

球柵陣列封裝

BGA 封裝是一種表面貼裝封裝,使用細(xì)小的金屬導(dǎo)體球來(lái)安裝集成電路。這些金屬球形成一個(gè)網(wǎng)格或矩陣圖案,排列在芯片表面之下,與印刷電路板連接。

使用 BGA 封裝的器件在芯片的外圍沒(méi)有引腳或引線(xiàn)。相反,球柵陣列被放置在芯片底部。這些球柵陣列被稱(chēng)為焊球,充當(dāng) BGA 封裝的連接器。

微處理器、WiFi 芯片和 FPGA 經(jīng)常使用 BGA 封裝。在 BGA 封裝的芯片中,焊球令電流PCB 和封裝之間流動(dòng)。這些焊球以物理方式與電子器件的半導(dǎo)體基板連接。引線(xiàn)鍵合倒裝芯片用于建立與基板和晶粒的電氣連接。導(dǎo)電的走線(xiàn)位于基板內(nèi),允許電信號(hào)從芯片和基板之間的接合處傳輸?shù)交搴颓驏抨嚵兄g的接合處。

BGA 封裝以矩陣模式在芯片下分布連接引線(xiàn)。與扁平式和雙列式封裝相比,這種排列方式在 BGA 封裝中提供了更多的引線(xiàn)數(shù)。在有引線(xiàn)的封裝中,引腳被安排在邊界。BGA 封裝的每個(gè)引腳都帶有一個(gè)焊球,焊球位于芯片的下表面。這種位于下表面的排列方式提供了更多的面積,使得引腳數(shù)量增多,阻塞減少,引線(xiàn)短路也有所減少。與有引線(xiàn)的封裝相比,在 BGA 封裝中,焊球之間的排列距離最遠(yuǎn)。


BGA 封裝的優(yōu)點(diǎn)

BGA 封裝尺寸緊湊,引腳密度高。BGA 封裝電感量較低,允許使用較低的電壓。球柵陣列的排列間隔合理,使 BGA 芯片更容易與 PCB 對(duì)齊。

BGA 封裝的其他一些優(yōu)點(diǎn)是:

由于封裝的熱阻低,散熱效果好。

BGA 封裝中的引線(xiàn)長(zhǎng)度比有引線(xiàn)的封裝要短。引線(xiàn)數(shù)多加上尺寸較小,使 BGA 封裝的導(dǎo)電性更強(qiáng),從而提高了性能。

與扁平式封裝和雙列式封裝相比,BGA 封裝在高速下的性能更高。

使用 BGA 封裝的器件時(shí),PCB 的制造速度和產(chǎn)量都會(huì)提高。焊接過(guò)程變得更簡(jiǎn)單、更方便,而且 BGA 封裝可以方便地進(jìn)行返工。

BGA 串?dāng)_

BGA 封裝確實(shí)有一些缺點(diǎn):焊球不能彎曲、由于封裝密度高而導(dǎo)致的檢查難度大,以及大批量生產(chǎn)需要使用昂貴的焊接設(shè)備。BGA 串?dāng)_是另一項(xiàng)限制,會(huì)影響通過(guò) BGA 封裝傳輸?shù)男盘?hào)完整性。

BGA 封裝經(jīng)常在大量 I/O 設(shè)備中使用。采用 BGA 封裝的集成芯片所傳輸和接收的信號(hào),可能會(huì)受到從一個(gè)引線(xiàn)到另一個(gè)引線(xiàn)的信號(hào)能量耦合的干擾。由 BGA 封裝中的焊球排列和錯(cuò)位而導(dǎo)致的信號(hào)串?dāng)_被稱(chēng)為 BGA 串?dāng)_。球柵陣列之間的有限電感是 BGA 封裝中產(chǎn)生串?dāng)_效應(yīng)的原因之一。當(dāng) BGA 封裝引線(xiàn)中出現(xiàn)高 I/O 電流瞬變(入侵信號(hào))時(shí),對(duì)應(yīng)于信號(hào)引腳和返回引腳的球柵陣列之間的有限電感會(huì)在芯片基板上產(chǎn)生電壓干擾。這種電壓干擾導(dǎo)致了信號(hào)突變,并以噪音的形式從 BGA 封裝中傳輸出去,導(dǎo)致串?dāng)_效應(yīng)。

在網(wǎng)絡(luò)系統(tǒng)等應(yīng)用中,具有使用通孔的厚 PCB,如果沒(méi)有采取措施屏蔽過(guò)孔,那么 BGA 串?dāng)_會(huì)十分常見(jiàn)。在這樣的電路中,放置在 BGA 下面的長(zhǎng)通孔會(huì)造成大量的耦合,并產(chǎn)生明顯的串?dāng)_干擾。

BGA 串?dāng)_取決于入侵者信號(hào)和受害者信號(hào)在球柵陣列中的位置。要減少 BGA 串?dāng)_,低串?dāng)_的 BGA 封裝排列至關(guān)重要。借助 Cadence Allegro Package Designer Plus 軟件,設(shè)計(jì)師能夠優(yōu)化復(fù)雜的單裸片和多裸片引線(xiàn)鍵合(wirebond)以及倒裝芯片(flip-chip)設(shè)計(jì);徑向、全角度推擠式布線(xiàn)可解決 BGA/LGA 基板設(shè)計(jì)的獨(dú)特布線(xiàn)挑戰(zhàn);特定的 DRC/DFM/DFA 檢查,更可保障BGA/LGA設(shè)計(jì)一次成功;同時(shí)提供詳細(xì)的互連提取、3D 封裝建模以及兼顧電源影響的信號(hào)完整性和熱分析。


聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀(guān)點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 集成電路
    +關(guān)注

    關(guān)注

    5421

    文章

    12017

    瀏覽量

    367937
  • BGA
    BGA
    +關(guān)注

    關(guān)注

    5

    文章

    570

    瀏覽量

    48422
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    NEXT(Near-End Crosstalk,近端

    一、什么是NEXT(近端)? NEXT(Near-End Crosstalk,近端)是指在線(xiàn)纜傳輸信號(hào)時(shí),靠近發(fā)射端處,相鄰線(xiàn)對(duì)之間因電磁干擾所產(chǎn)生的
    的頭像 發(fā)表于 06-23 17:35 ?142次閱讀

    BGA失效分析原因-PCB機(jī)械應(yīng)力是罪魁禍?zhǔn)?/a>

    好等優(yōu)點(diǎn)被廣泛應(yīng)用于高性能電子設(shè)備中。然而,BGA也有其固有的缺點(diǎn)。由于其結(jié)構(gòu)復(fù)雜,一旦出現(xiàn)問(wèn)題,修復(fù)起來(lái)就非常困難。其中,最常見(jiàn)的問(wèn)題就是BGA開(kāi)裂。那么,BGA為什么會(huì)開(kāi)裂呢?一般
    的頭像 發(fā)表于 06-14 11:27 ?267次閱讀
    <b class='flag-5'>BGA</b>失效分析<b class='flag-5'>原因</b>-PCB機(jī)械應(yīng)力是罪魁禍?zhǔn)? />    </a>
</div>                              <div   id=

    OLI-P——分布式偏振測(cè)量利器

    在保偏光纖系統(tǒng)中,偏振導(dǎo)致性能劣化的核心因素之一。傳統(tǒng)偏振檢測(cè)手段僅能獲得鏈路整體消光比,而分布式偏振測(cè)量通過(guò)連續(xù)、高精度地捕捉整
    的頭像 發(fā)表于 05-15 17:37 ?170次閱讀
    OLI-P——分布式偏振<b class='flag-5'>串</b><b class='flag-5'>擾</b>測(cè)量利器

    電子產(chǎn)品更穩(wěn)定?捷多邦的高密度布線(xiàn)如何降低影響?

    、阻抗不匹配、電磁干擾(EMI)成為關(guān)鍵。捷多邦采用高密度互連(HDI)**工藝,通過(guò)精密布線(xiàn)設(shè)計(jì),減少信號(hào)干擾,提升PCB的電氣性能。 1. 高密度布線(xiàn)(HDI)如何減少?
    的頭像 發(fā)表于 03-21 17:33 ?365次閱讀

    技術(shù)資訊 | CMOS 噪聲容限值

    在描述高速運(yùn)行的數(shù)字系統(tǒng)時(shí),噪聲容限是最重要的參數(shù)之一。通常情況下,噪聲容限定義了I/O引腳上或接口中可接受的噪聲水平。在數(shù)字電子技術(shù)領(lǐng)域,噪聲容限是指I/O引腳上出現(xiàn)但不會(huì)導(dǎo)致接收邏
    的頭像 發(fā)表于 03-14 18:14 ?768次閱讀
    <b class='flag-5'>技術(shù)</b><b class='flag-5'>資訊</b> | CMOS 噪聲容限值

    ADC電路的怎么解決?

    ,ADC是SAR型 18位單通道全差分輸入的ADC。ADC的后端是MCU,MCU將數(shù)字信號(hào)處理之后再畫(huà)到顯示屏上顯示實(shí)時(shí)波形。 調(diào)試發(fā)現(xiàn)顯示的信號(hào)有,表現(xiàn)為某一路信號(hào)懸空之后,相鄰的那一路信號(hào)上就會(huì)出現(xiàn)噪聲。將采樣的時(shí)間延長(zhǎng)也無(wú)法消除
    發(fā)表于 01-07 06:15

    DAC61416通道間出現(xiàn)原因?怎么解決?

    在使用DAC61416輸出方波電壓時(shí),先在Toggle引腳輸入PWM信號(hào),以便實(shí)現(xiàn)方波電壓輸出,但輸出電壓之前,每個(gè)通道先置零,且置零的時(shí)間不同,然后就出現(xiàn)通道間的;圖中是相鄰4通道波形,奇怪的是
    發(fā)表于 11-25 08:35

    BGA封裝常見(jiàn)故障及解決方法

    時(shí),BGA內(nèi)部的焊點(diǎn)可能會(huì)因?yàn)槌惺懿蛔「邷囟鴶嗔眩?b class='flag-5'>導(dǎo)致BGA開(kāi)裂。 機(jī)械應(yīng)力過(guò)大 :強(qiáng)烈的沖擊或振動(dòng)可能導(dǎo)致
    的頭像 發(fā)表于 11-20 09:27 ?2035次閱讀

    BGA封裝技術(shù)的發(fā)展 BGA封裝的優(yōu)勢(shì)與應(yīng)用

    BGA(Ball Grid Array,球柵陣列)封裝技術(shù)是一種集成電路封裝技術(shù),它通過(guò)在芯片的底部形成一個(gè)球形焊點(diǎn)陣列來(lái)實(shí)現(xiàn)芯片與電路板之間的電氣連接。BGA封裝
    的頭像 發(fā)表于 11-20 09:15 ?3017次閱讀

    BGA焊接產(chǎn)生不飽滿(mǎn)焊點(diǎn)的原因和解決方法

    BGA問(wèn)題,其根本原因是焊點(diǎn)錫膏不足,下面深圳佳金源錫膏廠(chǎng)家來(lái)講解一下原因和解決方法有哪些?一、產(chǎn)生原因BGA維修過(guò)程中遇到的不飽滿(mǎn)焊點(diǎn)的另
    的頭像 發(fā)表于 11-18 17:11 ?978次閱讀
    <b class='flag-5'>BGA</b>焊接產(chǎn)生不飽滿(mǎn)焊點(diǎn)的<b class='flag-5'>原因</b>和解決方法

    博眼球還是真本事?參考平面不完整信號(hào)反而好

    改善的設(shè)計(jì)方法據(jù)說(shuō)有兩種:很多人知道的方法:信號(hào)線(xiàn)之間通過(guò)“包地”改善……幾乎只有高速先生知道的方法:信號(hào)線(xiàn)之間通過(guò)“割地”改善
    的頭像 發(fā)表于 11-11 17:26 ?530次閱讀
    博眼球還是真本事?參考平面不完整信號(hào)<b class='flag-5'>串</b><b class='flag-5'>擾</b>反而好

    機(jī)械應(yīng)力和熱應(yīng)力下的BGA焊點(diǎn)可靠性

    的影響,導(dǎo)致開(kāi)裂或脫落,從而影響電路的正常工作。本文將分析應(yīng)力作用下BGA焊點(diǎn)開(kāi)裂的原因,并提出相應(yīng)的控制方法。
    的頭像 發(fā)表于 11-06 08:55 ?1028次閱讀
    機(jī)械應(yīng)力和熱應(yīng)力下的<b class='flag-5'>BGA</b>焊點(diǎn)可靠性

    高頻電路設(shè)計(jì)中的問(wèn)題

    在高頻電路的精密布局中,信號(hào)線(xiàn)的近距離平行布線(xiàn)往往成為引發(fā)“”現(xiàn)象的潛在因素。,這一術(shù)語(yǔ)描述的是未直接相連的信號(hào)線(xiàn)間因電磁耦合而產(chǎn)生的不期望噪聲信號(hào),它如同電路中的隱形干擾源,
    的頭像 發(fā)表于 09-25 16:04 ?613次閱讀

    信號(hào)的介紹

    :1.近端(Near-EndCrosstalk,NEXT):發(fā)生在信號(hào)源端附近,一條信號(hào)線(xiàn)上的信號(hào)變化導(dǎo)致相鄰信號(hào)線(xiàn)上感應(yīng)出的干擾。2.遠(yuǎn)端
    的頭像 發(fā)表于 09-12 08:08 ?2858次閱讀
    信號(hào)的<b class='flag-5'>串</b><b class='flag-5'>擾</b>介紹

    緩解ADC存儲(chǔ)器的方法

    電子發(fā)燒友網(wǎng)站提供《緩解ADC存儲(chǔ)器的方法.pdf》資料免費(fèi)下載
    發(fā)表于 09-06 10:15 ?0次下載
    緩解ADC存儲(chǔ)器<b class='flag-5'>串</b><b class='flag-5'>擾</b>的方法