一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

XCVU9P板卡設計原理圖:613-基于6UVPX C6678+XCVU9P的信號處理板卡

何艷艷 ? 來源:hexiaoyan2020 ? 作者:hexiaoyan2020 ? 2023-07-20 16:21 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

基于6UVPX C6678+XCVU9P的信號處理板卡

一、板卡概述

板卡基于6U VPX標準結構,北京太速科技,包含一個C6678 DSP芯片,一個XCVU9P 高性能FPGA,雙路HPC FMC。

poYBAGSRHBuAdeB9AAFrdlKRDhY087.png

二、處理板技術指標

? DSP處理器采用TI 8核處理器TMS320C6678;

? DSP 外掛一組64bit DDR3顆粒,總容量2GB,數據速率 1333Mb/s;

? DSP 采用EMIF16 NorFlash加載模式,NorFlash容量 32MB;

? DSP 外掛一路千兆以太網1000BASE-T;

? FPGA處理器采用Xilinx VirtexUltralSCALE+ 系列芯片 XCVU9P;

? FPGA外掛2組DDR4 ,每組2GB,64bit 容量

? FPGA 外掛2組FMC HPC 連接器;

? FPGA 引出1路QSPF+,每路數據速率40Gb/s;

? FPGA與DSP之間通過RapidIO互聯 。

? VPX 連接器上外接FPGA的24個GTY,LVDS信號,DSP的 1路以太網

三、軟件系統(tǒng)

? 提供FPGA的接口測試程序,包括 DDR4、光纖、RapidIO、FMC等接口

? 提供DSP接口測試程序,包括DDR3、Flash、RapidIO、網絡、uart接口。

四、物理特性:

? 尺寸:6U CPCI板卡,大小為160X233.35mm。

? 工作溫度:0℃~ +55℃ ,支持工業(yè)級 -40℃~ +85℃

? 工作濕度:10%~80%

五、供電要求:

? 雙直流電源供電。整板功耗 50W。

? 電壓:+12V 10A。

? 紋波:≤10%

六、應用領域

軟件無線電系統(tǒng),基帶信號處理,無線仿真平臺,高速圖像采集、處理等。

審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • dsp
    dsp
    +關注

    關注

    556

    文章

    8158

    瀏覽量

    357521
  • FPGA
    +關注

    關注

    1645

    文章

    22050

    瀏覽量

    618425
  • 原理圖
    +關注

    關注

    1326

    文章

    6415

    瀏覽量

    240452
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    中科億海微SoM模組——基于EQ6HL9S的單軸光纖陀螺板卡

    單軸光纖陀螺板卡是一種基于光纖陀螺技術(FOG,FiberOpticGyroscope)的慣性測量組件,主要用于測量載體繞單一軸向的角速率。單軸光纖陀螺板卡主芯片使用EQ6HL9
    的頭像 發(fā)表于 06-30 18:18 ?105次閱讀
    中科億海微SoM模組——基于EQ<b class='flag-5'>6HL9</b>S的單軸光纖陀螺<b class='flag-5'>板卡</b>

    設計原理圖:U200E 基于VU9P的4路QSFP28光纖PCIeX16收發(fā)卡

    基于XCVU9P的4路QSFP28光纖PCIeX16收發(fā)卡。該板卡要求符合PCIe 3.0標準,包含一片XCVU9P-2FLGA2014I、4組64-bit/8GB DDR4;4路QSFP28 4X
    的頭像 發(fā)表于 05-29 11:02 ?229次閱讀
    設計<b class='flag-5'>原理圖</b>:U200E 基于VU<b class='flag-5'>9P</b>的4路QSFP28光纖PCIeX16收發(fā)卡

    410?基于?XCVU9P+?C6678?的?100G?光纖的加速卡

    基于 XCVU9P+ C6678 的 100G 光纖的加速卡
    的頭像 發(fā)表于 05-08 08:32 ?250次閱讀
    410?基于?<b class='flag-5'>XCVU9P</b>+?<b class='flag-5'>C6678</b>?的?100G?光纖的加速卡

    XCVU080-2FFVB1760的Cadence17.4原理圖求助,謝謝!

    XCVU080-2FFVB1760的Cadence17.4原理圖求助,謝謝!
    發(fā)表于 03-31 20:14

    高速圖像處理卡設計原理圖:527-基于3U VPX XCZU15EG+TMS320C6678信號處理

    C6678信號處理板 , FPGA 信號處理 , FPGA開發(fā)平臺 , XC7Z045板卡 ,
    的頭像 發(fā)表于 12-25 09:51 ?639次閱讀
    高速圖像<b class='flag-5'>處理</b>卡設計<b class='flag-5'>原理圖</b>:527-基于3U VPX XCZU15EG+TMS320<b class='flag-5'>C6678</b>的<b class='flag-5'>信號</b><b class='flag-5'>處理</b>板

    6U CPCI板卡設計方案:8-基于雙TMS320C6678 + XC7K420T的6U CPCI Express高速數據處理平臺

    C6678 , C6678板卡 , C6678圖像處理板 , 高速數據處理平臺 , XC7K42
    的頭像 發(fā)表于 12-09 11:15 ?785次閱讀
    <b class='flag-5'>6</b>U CPCI<b class='flag-5'>板卡</b>設計方案:8-基于雙TMS320<b class='flag-5'>C6678</b> + XC7K420T的<b class='flag-5'>6</b>U CPCI Express高速數據<b class='flag-5'>處理</b>平臺

    XC7A100T板卡設計原理圖:297-基于XC7A100T的PCIe千兆電口以太網收發(fā)卡

    XCVU13P , 光電脈沖采集處理 , 模擬計算板卡 , 千兆電口以太網收發(fā)卡 , XC7A100T板卡
    的頭像 發(fā)表于 12-02 18:19 ?918次閱讀
    XC7A100T<b class='flag-5'>板卡</b>設計<b class='flag-5'>原理圖</b>:297-基于XC7A100T的PCIe千兆電口以太網收發(fā)卡

    XCVU13P板卡設計原理圖:509-基于XCVU13P的4路QSFP28光纖PCIeX16收發(fā)卡

    PCIeX16收發(fā)卡 , XCVU9P卡 , XCVU13P , XCVU13P板卡 , QSFP28光纖
    的頭像 發(fā)表于 11-23 17:06 ?969次閱讀
    <b class='flag-5'>XCVU13P</b><b class='flag-5'>板卡</b>設計<b class='flag-5'>原理圖</b>:509-基于<b class='flag-5'>XCVU13P</b>的4路QSFP28光纖PCIeX16收發(fā)卡

    PCIe收發(fā)卡設計資料:611-基于VU9P的2路4Gsps AD 2路5G DA PCIe收發(fā)卡

    AD DA收發(fā)卡 , PCIe板卡 , PCIe收發(fā)卡 , VU9P板卡 , 高速AD板卡
    的頭像 發(fā)表于 11-20 10:05 ?605次閱讀
    PCIe收發(fā)卡設計資料:611-基于VU<b class='flag-5'>9P</b>的2路4Gsps AD 2路5G DA PCIe收發(fā)卡

    基于DSP TMS320C6678+FPGA XC7V690T的6U VPX信號處理

    板卡基于標準6U VPX 架構,為通用高性能信號處理平臺,系我公司自主研發(fā)。板卡采用一片TI DSP TMS320
    的頭像 發(fā)表于 11-08 16:38 ?991次閱讀
    基于DSP TMS320<b class='flag-5'>C6678</b>+FPGA XC7V690T的<b class='flag-5'>6</b>U VPX<b class='flag-5'>信號</b><b class='flag-5'>處理</b>卡

    基于6U VPX XCVU9P+XCZU7EV的雙FMC信號處理板卡

    板卡基于6U VPX標準結構,包含一個XCVU9P 高性能FPGA,一片XCZU7EV FPGA,用于 IO擴展接口,雙路HPC FMC擴展高速AD、DA、光纖接口等。是理想應用于高性能數字計算,光纖加速的
    的頭像 發(fā)表于 11-07 11:50 ?1482次閱讀
    基于<b class='flag-5'>6</b>U VPX <b class='flag-5'>XCVU9P</b>+XCZU7EV的雙FMC<b class='flag-5'>信號</b><b class='flag-5'>處理</b><b class='flag-5'>板卡</b>

    XCVU9P 板卡設計原理圖:616-基于6U VPX XCVU9P+XCZU7EV的雙FMC信號處理板卡 高性能數字計算卡

    光纖加速計算 , 基帶信號處理 , 高性能數字計算卡 , 高速圖像處理卡 , XCVU9P
    的頭像 發(fā)表于 10-21 15:46 ?1030次閱讀
    <b class='flag-5'>XCVU9P</b> <b class='flag-5'>板卡</b>設計<b class='flag-5'>原理圖</b>:616-基于<b class='flag-5'>6</b>U VPX <b class='flag-5'>XCVU9P</b>+XCZU7EV的雙FMC<b class='flag-5'>信號</b><b class='flag-5'>處理</b><b class='flag-5'>板卡</b> 高性能數字計算卡

    基于6U CPCIe的TMS320C6678+KU060的信號處理板卡

    KU060信號處理板 , 車載雷達信號處理 , 無線電通信 , 芯片驗證板卡 , 雷達信號
    的頭像 發(fā)表于 09-30 11:39 ?664次閱讀
    基于<b class='flag-5'>6</b>U CPCIe的TMS320<b class='flag-5'>C6678</b>+KU060的<b class='flag-5'>信號</b><b class='flag-5'>處理</b><b class='flag-5'>板卡</b>

    基于VU9P的4路 100G光纖 6U VPX板卡

    基于VU9P的4路 100G光纖 6U VPX板卡
    的頭像 發(fā)表于 09-29 09:28 ?901次閱讀
    基于VU<b class='flag-5'>9P</b>的4路 100G光纖 <b class='flag-5'>6</b>U VPX<b class='flag-5'>板卡</b>

    智能加速計算卡設計原理圖:628-基于VU3P的雙路100G光纖加速計算卡 XCVU3P板卡

    DA 信號處理板卡 , PCIe 光纖加速計算卡 , XCVU3P板卡 , 高速視頻采集卡 , 信號
    的頭像 發(fā)表于 08-01 11:03 ?779次閱讀
    智能加速計算卡設計<b class='flag-5'>原理圖</b>:628-基于VU3<b class='flag-5'>P</b>的雙路100G光纖加速計算卡 <b class='flag-5'>XCVU3P</b><b class='flag-5'>板卡</b>