一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Cadence射頻集成電路解決方案

Cadence楷登 ? 來源:Cadence楷登 ? 2023-09-28 10:10 ? 次閱讀

內(nèi)容提要

1Cadence 經(jīng)過優(yōu)化的完整射頻流程,現(xiàn)包含最新AI 驅(qū)動的 Virtuoso Studio,以支持臺積電 N16 毫米波、N6RF 和 N4PRF 設(shè)計參考流程

2雙方的共同客戶正在積極使用 TSMC PDK 進(jìn)行設(shè)計

3Cadence 和 TSMC 的此次最新合作將加速移動、5G 和 WiFi-7 無線應(yīng)用領(lǐng)域的創(chuàng)新

楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布與臺積電(TSMC)合作將新推出的 CadenceVirtuosoStudio 集成到 TSMC N16 毫米波設(shè)計參考流程和 N6RF 設(shè)計參考流程中,并增加了對 N4PRF 設(shè)計參考流程的支持。Cadence 和 TSMC 的合作由來已久,此番合作進(jìn)展將為雙方的共同客戶帶來諸多好處,他們現(xiàn)在可以獲取完整的 N16、N6 和 N4PRF 制程射頻設(shè)計參考流程,為移動、汽車、醫(yī)療保健和航空航天市場的雷達(dá)、5G 和 WiFi-7 無線應(yīng)用開發(fā)經(jīng)過優(yōu)化且高度可靠的新一代 RFIC 設(shè)計。目前,雙方的共同客戶已開始在射頻集成電路設(shè)計項目中使用上述設(shè)計參考流程和相應(yīng)的 TSMC 工藝設(shè)計套件(PDK)。

Cadence RFIC 解決方案支持 TSMC 的先進(jìn)制程,其自動化功能可幫助客戶加速開發(fā)關(guān)鍵射頻功能并將其集成到設(shè)計中。該解決方案支持射頻設(shè)計的各個方面,包括無源器件建模、輔助版圖自動化設(shè)計和電磁(EM)仿真。

最新版 Cadence Virtuoso Schematic Editor 也支持上述流程,有助于大幅提升設(shè)計生產(chǎn)力。此外,這些流程還實現(xiàn)了Cadence EMXPlanar 3D Solver 和 QuantusSmart View 工具之間的無縫集成,可進(jìn)行全電路提取,無需重復(fù)計算寄生效應(yīng)。在制程節(jié)點之間遷移原理圖時,這些流程提供了增強(qiáng)功能,可以使用用途映射進(jìn)行智能器件縮放。通過用途映射,設(shè)計人員可以捕捉器件的用途,以便在制程遷移時根據(jù)器件在電路中的功能進(jìn)行正確縮放。此外,新的高級結(jié)果審查器便于設(shè)計人員深入洞察設(shè)計數(shù)據(jù),如管理工藝角仿真、實現(xiàn)設(shè)計對中以及電路優(yōu)化。該流程還包括 Cadence Virtuoso ADE Suite 和集成的 SpectreX Simulator 及 RF Option。

“我們與 Cadence 的合作由來已久并且成果頗豐,雙方始終以助力客戶提高生產(chǎn)力和創(chuàng)新能力為目標(biāo),提供一流的設(shè)計流程,簡化并加速先進(jìn) IC 的開發(fā),”TSMC 設(shè)計基礎(chǔ)設(shè)施管理事業(yè)部負(fù)責(zé)人 Dan Kochpatcharin說道,“通過將 Cadence 技術(shù)集成到我們先進(jìn)的射頻設(shè)計流程中,客戶將能夠滿足市場對新一代 RFIC 產(chǎn)品的需求,為移動、5G 和 WiFI-7 應(yīng)用提供低功耗、高性能的設(shè)計?!?/p>

“TSMC 和 Cadence 的客戶面臨巨大的壓力,他們必須快速開發(fā)射頻 IC 設(shè)計,滿足市場對 5G 和其他無線連接技術(shù)不斷上漲的需求,”Cadence 高級副總裁兼定制 IC 與 PCB 事業(yè)部總經(jīng)理 Tom Beckley表示,“我們與 TSMC 密切合作,更新了射頻參考流程,從而充分利用我們最新推出的 Virtuoso Studio 的強(qiáng)大功能。我們不斷傾聽雙方共同客戶的意見,了解他們的實際設(shè)計需求,根據(jù)反饋調(diào)整流程,確保他們能夠及時交付領(lǐng)先的設(shè)計?!?/p>

Cadence 射頻集成電路解決方案支持 Cadence 智能系統(tǒng)設(shè)計(Intelligent System Design)戰(zhàn)略,助力實現(xiàn)系統(tǒng)級芯片(SoC)的卓越設(shè)計。

關(guān)于 Cadence

Cadence 是電子系統(tǒng)設(shè)計領(lǐng)域的關(guān)鍵領(lǐng)導(dǎo)者,擁有超過 30 年的計算軟件專業(yè)積累?;诠镜闹悄芟到y(tǒng)設(shè)計戰(zhàn)略,Cadence 致力于提供軟件、硬件和 IP 產(chǎn)品,助力電子設(shè)計概念成為現(xiàn)實。Cadence 的客戶遍布全球,皆為最具創(chuàng)新能力的企業(yè),他們向超大規(guī)模計算、5G 通訊、汽車、移動設(shè)備、航空、消費電子、工業(yè)和醫(yī)療等最具活力的應(yīng)用市場交付從芯片、電路板到完整系統(tǒng)的卓越電子產(chǎn)品。Cadence 已連續(xù)九年名列美國財富雜志評選的 100 家最適合工作的公司。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 射頻
    +關(guān)注

    關(guān)注

    106

    文章

    5718

    瀏覽量

    169436
  • Cadence
    +關(guān)注

    關(guān)注

    65

    文章

    951

    瀏覽量

    143602
  • 毫米波
    +關(guān)注

    關(guān)注

    21

    文章

    1959

    瀏覽量

    65578
  • Virtuoso
    +關(guān)注

    關(guān)注

    4

    文章

    17

    瀏覽量

    25283

原文標(biāo)題:Cadence Virtuoso Studio支持TSMC N16RF、N6RF和N4PRF工藝下的射頻和毫米波設(shè)計參考流程

文章出處:【微信號:gh_fca7f1c2678a,微信公眾號:Cadence楷登】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦
    熱點推薦

    中國集成電路大全 接口集成電路

    資料介紹本文系《中國集成電路大全》的接口集成電路分冊,是國內(nèi)第一次比較系統(tǒng)地介紹國產(chǎn)接口集成電路的系列、品種、特性和應(yīng)用方而知識的書籍。全書共有總表、正文和附錄三部分內(nèi)容??偙聿糠至杏袊a(chǎn)接口
    發(fā)表于 04-21 16:33

    法動科技EMOptimizer解決模擬/射頻集成電路設(shè)計難題

    一直困擾模擬/射頻集成電路工程師多年的痛點,被業(yè)界首款基于人工智能(AI)技術(shù)的模擬/射頻電路快速設(shè)計優(yōu)化軟件EMOptimizer革命性地改變和突破!
    的頭像 發(fā)表于 04-08 14:07 ?438次閱讀
    法動科技EMOptimizer解決模擬/<b class='flag-5'>射頻</b><b class='flag-5'>集成電路</b>設(shè)計難題

    Cadence亮相2025國際集成電路展覽會暨研討會

    此前,3 月 27 日 - 28 日,2025 國際集成電路展覽會暨研討會(IIC Shanghai)在上海成功舉行。此次盛會匯集眾多集成電路產(chǎn)業(yè)的行業(yè)領(lǐng)袖與專家,共同探討集成電路產(chǎn)業(yè)前沿技術(shù)和市場動態(tài),把握行業(yè)未來趨勢。
    的頭像 發(fā)表于 04-03 16:38 ?397次閱讀

    集成電路為什么要封膠?

    集成電路為什么要封膠?漢思新材料:集成電路為什么要封膠集成電路封膠的主要原因在于提供多重保護(hù)和增強(qiáng)性能,具體來說包括以下幾個方面:防止環(huán)境因素?fù)p害:集成電路在工作過程中可能會受到靜電、
    的頭像 發(fā)表于 02-14 10:28 ?357次閱讀
    <b class='flag-5'>集成電路</b>為什么要封膠?

    加特蘭集成Cadence DSP,升級汽車成像雷達(dá)解決方案

    加特蘭的雷達(dá)解決方案中。 此次合作的核心目標(biāo),是共同提升汽車成像雷達(dá)系統(tǒng)的性能和效率。隨著汽車行業(yè)的快速發(fā)展,對雷達(dá)系統(tǒng)的要求也在不斷提高。Cadence Tensilica ConnX 220
    的頭像 發(fā)表于 01-10 14:14 ?478次閱讀

    加特蘭與Cadence合作開發(fā)下一代汽車成像雷達(dá)解決方案

    220 DSP 集成至其先進(jìn)的雷達(dá)解決方案中。此次合作旨在提高汽車成像雷達(dá)系統(tǒng)的性能和效率,為快速發(fā)展的汽車行業(yè)注入創(chuàng)新動力。
    的頭像 發(fā)表于 01-07 11:15 ?511次閱讀

    集成電路測試方法與工具

    集成電路的測試是確保其質(zhì)量和性能的重要環(huán)節(jié)。以下是關(guān)于集成電路測試方法與工具的介紹: 一、集成電路測試方法 非在線測量法 在集成電路未焊入電路
    的頭像 發(fā)表于 11-19 10:09 ?1069次閱讀

    什么是集成電路?有哪些類型?

    集成電路,又稱為IC,按其功能結(jié)構(gòu)的不同,可以分為模擬集成電路、數(shù)字集成電路和數(shù)/模混合集成電路三大類。
    的頭像 發(fā)表于 10-18 15:08 ?2310次閱讀

    語音集成電路是指什么意思

    語音集成電路(Voice Integrated Circuit,簡稱VIC)是一種專門用于處理語音信號的集成電路。它通常包括了語音識別、語音合成、語音增強(qiáng)等功能,廣泛應(yīng)用于智能手機(jī)、智能音箱、車載
    的頭像 發(fā)表于 09-30 15:44 ?695次閱讀

    語音集成電路有哪些特點

    語音集成電路(Voice Integrated Circuit,簡稱VIC)是一種專門用于處理語音信號的集成電路。它們通常集成了多種功能,如語音識別、語音合成、語音增強(qiáng)和語音編碼等。這些集成電
    的頭像 發(fā)表于 09-30 15:43 ?538次閱讀

    音響集成電路是數(shù)字集成電路

    音響集成電路(Audio Integrated Circuit,簡稱IC)是一種用于處理音頻信號的集成電路。它們可以是數(shù)字的,也可以是模擬的,具體取決于它們的設(shè)計和功能。 數(shù)字集成電路處理
    的頭像 發(fā)表于 09-24 15:57 ?638次閱讀

    單片集成電路和混合集成電路的區(qū)別

    單片集成電路(Monolithic Integrated Circuit,簡稱IC)和混合集成電路(Hybrid Integrated Circuit,簡稱HIC)是兩種不同的電子電路技術(shù),它們在
    的頭像 發(fā)表于 09-20 17:20 ?2942次閱讀

    射頻收發(fā)器是混合集成電路

    射頻收發(fā)器是混合集成電路 ?;旌?b class='flag-5'>集成電路是由半導(dǎo)體集成工藝與薄(厚)膜工藝結(jié)合而制成的集成電路,它結(jié)合了模擬
    的頭像 發(fā)表于 09-20 11:00 ?518次閱讀

    CMOS集成電路的定義及特點?CMOS集成電路的保護(hù)措施有哪些?

    CMOS(互補金屬氧化物半導(dǎo)體)集成電路是一種廣泛使用的半導(dǎo)體技術(shù),用于構(gòu)建各種電子電路集成電路。
    的頭像 發(fā)表于 05-28 15:32 ?3003次閱讀

    集成電路的封裝形式介紹

    1,金屬封裝(CAN)集成電路 集成電路的外殼是金屬的,元器件的形狀多為金屬圓帽狀,集成電路的引腳數(shù)目比較少,多只有十幾個,功能簡單。外形如圖11—2所示。 2,單列直插式封裝(SIP)集成電
    的頭像 發(fā)表于 05-23 14:33 ?1419次閱讀
    <b class='flag-5'>集成電路</b>的封裝形式介紹