一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Cadence數(shù)字和定制/模擬流程在Intel 18A工藝技術上通過認證

Cadence楷登 ? 來源:Cadence楷登 ? 2024-02-27 14:21 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Cadence 數(shù)字和定制/模擬流程在 Intel 18A 工藝技術上通過認證。Cadence設計 IP 支持 Intel 代工廠的這一節(jié)點,并提供相應的制程設計套件(PDK),用于加速一系列應用的開發(fā),包括低功耗消費電子、高性能計算(HPC)、人工智能和移動計算設計?,F(xiàn)在,客戶可以使用能夠立即投產的 Cadence 設計流程和設計 IP,實現(xiàn)設計目標并加快產品上市。

“Intel 代工廠能夠與 Cadence 擴大合作,共同為關鍵市場提供尖端的 Intel 18A 工藝技術,我們?yōu)榇烁械椒浅s幸,”Intel 代工廠產品與設計生態(tài)系統(tǒng)副總裁兼總經理 Rahul Goyal 說道,“我們將利用 Cadence 業(yè)界一流的 IP 組合、AI 賦能的設計技術和先進的封裝解決方案,助力客戶采用 Intel 代工廠更先進的工藝技術,開發(fā)大批量、高性能、高能效的 SoC 產品。Cadence 支持我們的 IDM2.0 策略以及 Intel 代工廠的生態(tài)系統(tǒng),是我們不可替代的合作伙伴?!?/p>

“Cadence 研發(fā)團隊與 Intel 代工廠攜手合作,認證了其 Intel 18A 工藝和EMIB先進封裝技術的流程,為客戶提供一流的SoC(系統(tǒng)級芯片)和芯片系統(tǒng)設計能力,推動開發(fā)更先進的人工智能、高性能計算和高級移動應用,“Cadence高級副總裁兼戰(zhàn)略及市場開發(fā)事業(yè)部總經理 Nimish Modi 表示,“我們的客戶可以信心十足地進行設計,因為他們知道 Cadence 的工具和 IP 已針對 Intel 代工廠經過優(yōu)化,可確保客戶實現(xiàn)每瓦最高性能,滿足更苛刻的設計要求?!?/p>

Intel 18A 數(shù)字全流程

完整的 AI 驅動的 Cadence RTL-to-GDS 流程已通過認證并優(yōu)化,可與 Intel 18A 技術無縫配合,幫助客戶實現(xiàn)功耗、性能和面積(PPA)目標。該流程包含一系列可靠且強大的解決方案,如 Cadence 的 GenusSynthesis Solution、InnovusImplementation System、Quantus Extraction Solution、Quantus Field Solver、TempusTiming Solution、PegasusVerification System、LiberateCharacterization 以及 VoltusIC Power Integrity Solution。

Intel 18A 定制/模擬流程

Cadence VirtuosoStudio、集成的 SpectrePlatform 以及 Voltus-XFi 定制電源完整性解決方案均已通過 Intel 18A 認證。

Virtuoso Studio 與 Innovus Implementation System 集成,為混合信號設計提供了一套完整的實現(xiàn)方法。此外,Virtuoso Studio 可在 Intel 18A 工藝上提供高效的設計和版圖實現(xiàn)。它集成了許多先進的功能,包括:電路和良率優(yōu)化、可靠性分析、自動化器件和標準單元布局與布線(P&R)、器件編輯輔助功能(包括器件陣列和填充)、集成電遷移及電壓降檢查、集成簽核質量的寄生參數(shù)提取,以及使用 Virtuoso InDesign DRC 實現(xiàn)的集成式簽核質量級物理驗證功能。

Intel 18A 設計 IP

Cadence 為 Intel 18A 技術設計的 IP 支持高性能計算(HPC)以及人工智能/機器學習(AI/ML)應用,包括企業(yè)級 PCI Express(PCIe)6.0 和Compute Express Link(CXL);LPDDR5X/5 8533Mbps 的多標準 PHY 支持多樣化的存儲應用,UCIe用于提升多芯片系統(tǒng)封裝集成能力,以及 112G 超長距離 SerDes 用于提供卓越的比特誤碼率(BER)性能。



審核編輯:劉清
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • Cadence
    +關注

    關注

    67

    文章

    975

    瀏覽量

    144426
  • intel
    +關注

    關注

    19

    文章

    3496

    瀏覽量

    188480
  • SoC芯片
    +關注

    關注

    1

    文章

    646

    瀏覽量

    35825
  • 人工智能
    +關注

    關注

    1807

    文章

    49029

    瀏覽量

    249595
  • HPC
    HPC
    +關注

    關注

    0

    文章

    333

    瀏覽量

    24339

原文標題:Cadence 數(shù)字和定制/模擬流程通過 Intel 18A 工藝技術認證

文章出處:【微信號:gh_fca7f1c2678a,微信公眾號:Cadence楷登】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    小鵬汽車斬獲兩項國際頂級安全認證 ISO 26262功能安全流程認證和ISO 21448預期功能安全(SOTIF)流程認證

    斬獲國際頂尖安全雙重認證的新能源汽車企業(yè)。這標志著,小鵬汽車企業(yè)安全體系構建邁新臺階,車輛的安全性和合規(guī)性將進一步提升。 小鵬汽車順利通過ISO 26262功能安全流程
    的頭像 發(fā)表于 06-07 19:00 ?1376次閱讀
    小鵬汽車斬獲兩項國際頂級安全<b class='flag-5'>認證</b> ISO 26262功能安全<b class='flag-5'>流程</b><b class='flag-5'>認證</b>和ISO 21448預期功能安全(SOTIF)<b class='flag-5'>流程</b><b class='flag-5'>認證</b>

    Cadence攜手臺積公司,推出經過其A16和N2P工藝技術認證的設計解決方案,推動 AI 和 3D-IC芯片設計發(fā)展

    同時宣布針對臺積公司 N3C 工藝的工具認證完成,并基于臺積公司最新 A14 技術展開初步合作 中國上海,2025 年 5 月 23 日——楷登電子(美國
    的頭像 發(fā)表于 05-23 16:40 ?944次閱讀

    新思科技與英特爾EDA和IP領域展開深度合作

    近日,英特爾代工Direct Connect 2025,新思科技宣布與英特爾EDA和IP領域展開深度合作,包括利用其通過認證的AI驅動
    的頭像 發(fā)表于 05-22 15:35 ?349次閱讀

    BiCMOS工藝技術解析

    一、技術定義與核心特性 BiCMOS(Bipolar-CMOS)?是一種將?雙極型晶體管(BJT)?與?CMOS晶體管?集成同一芯片的混合工藝技術
    的頭像 發(fā)表于 04-17 14:13 ?601次閱讀

    英特爾 Panther Lake 移動 SoC 延遲上市,又是18A背鍋?

    的間隔,搭載 Panther Lake 的筆記本大概率要到 2026 年才會廣泛面市。 ? 英特爾 Panther Lake 作為其下一代移動處理器,采用 Intel 18a 制程工藝。相較于以往制程,該
    發(fā)表于 03-08 01:14 ?715次閱讀

    芯片制造中的淺溝道隔離工藝技術

    淺溝道隔離(STI)是芯片制造中的關鍵工藝技術,用于半導體器件中形成電學隔離區(qū)域,防止相鄰晶體管之間的電流干擾。本文簡單介紹淺溝道隔離技術的作用、材料和步驟。
    的頭像 發(fā)表于 03-03 10:00 ?1632次閱讀
    芯片制造中的淺溝道隔離<b class='flag-5'>工藝技術</b>

    英特爾18A與臺積電N2工藝各有千秋

    TechInsights與SemiWiki近日聯(lián)合發(fā)布了對英特爾Intel 18A(1.8nm級別)和臺積電N2(2nm級別)工藝的深度分析。結果顯示,兩者關鍵性能指標上各有優(yōu)勢。
    的頭像 發(fā)表于 02-17 13:52 ?516次閱讀

    ALD和ALE核心工藝技術對比

    ALD 和 ALE 是微納制造領域的核心工藝技術,它們分別從沉積和刻蝕兩個維度解決了傳統(tǒng)工藝精度、均勻性、選擇性等方面的挑戰(zhàn)。兩者既互補又相輔相成,未來半導體、光子學、能源等領域的
    的頭像 發(fā)表于 01-23 09:59 ?1021次閱讀
    ALD和ALE核心<b class='flag-5'>工藝技術</b>對比

    英特爾18A制程芯片Panther Lake處理器下半年發(fā)布

    將于2025年下半年正式發(fā)布。 Johnston在演講中展示了Panther Lake芯片的樣品,并表示該芯片目前正處于嚴格的測試階段。她對18A制程技術表示了極大的滿意,并強調這是英特爾半導體
    的頭像 發(fā)表于 01-08 10:23 ?636次閱讀

    英特爾Intel 18A制程芯片2025年量產計劃公布

    近日舉行的英特爾新質生產力技術生態(tài)大會上,英特爾高級副總裁兼中國區(qū)董事長王銳宣布了一項令人振奮的消息:英特爾的先進制程芯片Intel 18A預計將在2025年正式量產。 這一消息的公布標志著英特爾
    的頭像 發(fā)表于 11-28 17:37 ?1618次閱讀

    英特爾向聯(lián)想交付首款18A工藝CPU樣品

    2024聯(lián)想創(chuàng)新科技大會上,英特爾CEO帕特·基辛格(Pat Gelsinger)向聯(lián)想交付了首款采用最先進Intel 18A(1.8nm)工藝節(jié)點制造的下一代Panther Lak
    的頭像 發(fā)表于 10-18 16:57 ?1252次閱讀

    英特爾取消Intel 20A,提前押注Intel 18A

    近日的花旗全球TMT大會上,英特爾公司傳來重大戰(zhàn)略調整消息。首席財務官David Zinsner正式宣布,英特爾將“跳過”原定的Intel 20A工藝節(jié)點,提前將寶貴的工程資源全力投
    的頭像 發(fā)表于 09-09 17:44 ?1276次閱讀

    英特爾:最新節(jié)點的產品設計和工藝準備進展順利,已具備更早地過渡到Intel 18A的能力

    英特爾即將實現(xiàn)“四年五個制程節(jié)點”計劃,將提前把工程資源從Intel 20A投入到Intel 18A,按計劃于2025年推出Intel
    的頭像 發(fā)表于 09-05 16:03 ?732次閱讀

    英特爾基于Intel 18A制程節(jié)點處理器樣片成功出廠

    英特爾公司近日宣布了一項重大技術進展,標志著其半導體制造領域的又一里程碑。基于Intel 18A制程節(jié)點打造的首批產品——AI PC客戶端處理器Panther Lake和服務器處理器
    的頭像 發(fā)表于 08-07 16:50 ?861次閱讀

    最新進展!Intel 18A產品,成功點亮!

    Intel 18A芯片現(xiàn)已電運行,并順利啟動操作系統(tǒng),將用于明年推出的新一代客戶端和服務器產品。外部客戶產品將于明年上半年完成流片。 英特爾宣布,基于Intel
    的頭像 發(fā)表于 08-07 14:10 ?579次閱讀