一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

空中客車使用MATLAB設(shè)計基于FPGA的機(jī)載深度學(xué)習(xí)處理器

MATLAB ? 來源:MATLAB ? 2024-03-28 10:21 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

現(xiàn)代空間飛行器必須持續(xù)監(jiān)控遙測數(shù)據(jù),并檢測或預(yù)測傳感器數(shù)據(jù)中的任何異常行為。由于從機(jī)載傳感器接收到的數(shù)據(jù)維度高且數(shù)據(jù)量大,基于閾值的監(jiān)控等傳統(tǒng)方法顯得捉襟見肘。軌道衛(wèi)星的環(huán)境具有高度動態(tài)性,這也使得識別異常指標(biāo)充滿挑戰(zhàn)性。

為了克服這些挑戰(zhàn),空中客車防務(wù)與航天公司 Airbus 決定開發(fā)用于故障檢測、隔離和還原 (FDIR) 的機(jī)載系統(tǒng),以實(shí)現(xiàn)異常檢測深度學(xué)習(xí)模型。 空中客車發(fā)現(xiàn),FPGA 以其高性能、長壽命成為機(jī)載航天器系統(tǒng)的理想平臺。FPGA 可重新編程,能夠耐受空間輻射,并可設(shè)計成低功耗器件。

然而,對于此級別的時間關(guān)鍵型任務(wù),使用資源有限的 FPGA 實(shí)現(xiàn)深度學(xué)習(xí)模型,可能是一項(xiàng)巨大的挑戰(zhàn)。 空中客車的設(shè)計團(tuán)隊(duì)選擇使用 Deep Learning HDL Toolbox 來生成 MATLAB 深度學(xué)習(xí)處理器 IP 核作為人工智能加速器。該工作流支持使用 FreeRTOS 作為操作系統(tǒng)。

為了進(jìn)行測試,空中客車使用了 AMD Zynq UltraScale+ MPSoC ZCU102 板以及長短期記憶 (LSTM) 模型,該模型是基于一組相關(guān)的遙測參數(shù)訓(xùn)練的。

此外,更新 LSTM 模型不需要對 FPGA 重新編程,因?yàn)橹恍柚匦戮幾g更新后的模型并將其下載到深度學(xué)習(xí)處理器中。

“從本質(zhì)上講,MATLAB 深度學(xué)習(xí)處理器 IP 核與平臺無關(guān)。這使其能夠被集成到可通過太空認(rèn)證的實(shí)時操作系統(tǒng)中。我們面臨的一大挑戰(zhàn)是開發(fā)與之交互的應(yīng)用,而在這一方面,MathWorks 提供了很多支持?!?/strong>

—— Andreas C. Koch,空中客車機(jī)載軟件工程師

TensorFlow 中訓(xùn)練的 LSTM 模型導(dǎo)入 MATLAB 中。基于這些模型,該團(tuán)隊(duì)針對性能和資源使用情況,對深度學(xué)習(xí)處理器配置進(jìn)行了優(yōu)化。此后,他們使用 HDL Coder 將深度學(xué)習(xí)處理器 IP 核生成為獨(dú)立于目標(biāo)的可綜合 HDL 代碼,并通過 AXI 接口將其集成到空中客車的參考設(shè)計中。

然后,工程師使用基于 Python 的工作流對深度學(xué)習(xí)處理器進(jìn)行編程,并從 AMD Zynq MPSoC 上的 Arm 處理器觸發(fā)它。

在硬件板上針對運(yùn)行衛(wèi)星上檢測到的異常來測試 FDIR 系統(tǒng)時,深度學(xué)習(xí)處理器能夠在可靠工作的同時,滿足吞吐量和功耗的要求??罩锌蛙囉媱澰趯淼暮教炱魃喜渴鸹?FPGA 的 FDIR 系統(tǒng)。

e1bb873c-ec2b-11ee-a297-92fbcf53809c.jpg

基于 FPGA 的深度學(xué)習(xí)網(wǎng)絡(luò)檢測到的真實(shí)異常。

空客Airbus 取得的關(guān)鍵成果

開發(fā)了基于 MATLAB 的工作流,用于在 FPGA 上進(jìn)行深度神經(jīng)網(wǎng)絡(luò)的快速原型構(gòu)建和驗(yàn)證,從而實(shí)現(xiàn)硬件、系統(tǒng)和深度學(xué)習(xí)工程師之間的協(xié)作

與基于閾值的傳統(tǒng)方法相比,更早地檢測到潛在的衛(wèi)星故障模式

生成了深度學(xué)習(xí)處理器,可供任何采用 FreeRTOS 或其他操作系統(tǒng)的 FPGA 供應(yīng)商使用和部署

可以在板上更新深度學(xué)習(xí)模型,而不需要對 FPGA 重新編程

空客 Airbus 使用到的產(chǎn)品

MATLAB

Deep Learning HDL Toolbox

Deep Learning Toolbox

HDL Coder




審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    19899

    瀏覽量

    235433
  • FPGA
    +關(guān)注

    關(guān)注

    1646

    文章

    22054

    瀏覽量

    618812
  • matlab
    +關(guān)注

    關(guān)注

    189

    文章

    3001

    瀏覽量

    234221
  • 空中客車
    +關(guān)注

    關(guān)注

    2

    文章

    108

    瀏覽量

    15865
  • 深度學(xué)習(xí)
    +關(guān)注

    關(guān)注

    73

    文章

    5561

    瀏覽量

    122825

原文標(biāo)題:異常檢測 | 空中客車使用 MATLAB 設(shè)計基于 FPGA 的機(jī)載深度學(xué)習(xí)處理器

文章出處:【微信號:MATLAB,微信公眾號:MATLAB】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    ADSD3500飛行時間深度成像信號處理器技術(shù)手冊

    ADSD3500是一款飛行時間(ToF)深度成像信號處理器(ISP),適用于ADI公司的ToF產(chǎn)品,例如ADTF3175和ADSD3030。這款深度ISP處理來自ToF成像
    的頭像 發(fā)表于 05-08 09:43 ?335次閱讀
    ADSD3500飛行時間<b class='flag-5'>深度</b>成像信號<b class='flag-5'>處理器</b>技術(shù)手冊

    TPU處理器的特性和工作原理

    張量處理單元(TPU,Tensor Processing Unit)是一種專門為深度學(xué)習(xí)應(yīng)用設(shè)計的硬件加速。它的開發(fā)源于對人工智能(AI)和機(jī)器學(xué)
    的頭像 發(fā)表于 04-22 09:41 ?1500次閱讀
    TPU<b class='flag-5'>處理器</b>的特性和工作原理

    超導(dǎo)電機(jī)——東芝2MW項(xiàng)目

    在高效、輕量、電動化趨勢加速的當(dāng)下,“超導(dǎo)電機(jī)”作為一種革命性電驅(qū)技術(shù),正在從實(shí)驗(yàn)室走向工程驗(yàn)證。而日本東芝與空中客車聯(lián)合開發(fā)的2MW高溫超導(dǎo)電機(jī)項(xiàng)目,成為該領(lǐng)域全球關(guān)注的核心案例。 超導(dǎo)電機(jī)是將
    發(fā)表于 04-08 16:53

    進(jìn)群免費(fèi)領(lǐng)FPGA學(xué)習(xí)資料!數(shù)字信號處理、傅里葉變換與FPGA開發(fā)等

    進(jìn)群免費(fèi)領(lǐng)FPGA學(xué)習(xí)資料啦!小編整理了數(shù)字信號處理、傅里葉變換與FPGA開發(fā)等FPGA必看資料,需要的小伙伴可以加小助手(微信:elecf
    發(fā)表于 04-07 16:41

    NPU與傳統(tǒng)處理器的區(qū)別是什么

    和GPU相比,NPU在處理深度學(xué)習(xí)任務(wù)時展現(xiàn)出了顯著的優(yōu)勢。 1. 設(shè)計目的 傳統(tǒng)處理器: CPU(中央處理單元): CPU是通用
    的頭像 發(fā)表于 11-15 09:29 ?1258次閱讀

    NPU在深度學(xué)習(xí)中的應(yīng)用

    設(shè)計的硬件加速,它在深度學(xué)習(xí)中的應(yīng)用日益廣泛。 1. NPU的基本概念 NPU是一種專門針對深度學(xué)習(xí)算法優(yōu)化的
    的頭像 發(fā)表于 11-14 15:17 ?1936次閱讀

    GPU深度學(xué)習(xí)應(yīng)用案例

    能力,可以顯著提高圖像識別模型的訓(xùn)練速度和準(zhǔn)確性。例如,在人臉識別、自動駕駛等領(lǐng)域,GPU被廣泛應(yīng)用于加速深度學(xué)習(xí)模型的訓(xùn)練和推理過程。 二、自然語言處理 自然語言處理(NLP)是
    的頭像 發(fā)表于 10-27 11:13 ?1392次閱讀

    FPGA加速深度學(xué)習(xí)模型的案例

    FPGA(現(xiàn)場可編程門陣列)加速深度學(xué)習(xí)模型是當(dāng)前硬件加速領(lǐng)域的一個熱門研究方向。以下是一些FPGA加速深度
    的頭像 發(fā)表于 10-25 09:22 ?1248次閱讀

    深度學(xué)習(xí)GPU加速效果如何

    圖形處理器(GPU)憑借其強(qiáng)大的并行計算能力,成為加速深度學(xué)習(xí)任務(wù)的理想選擇。
    的頭像 發(fā)表于 10-17 10:07 ?625次閱讀

    FPGA深度學(xué)習(xí)能走多遠(yuǎn)?

    并行計算的能力,可以在硬件層面并行處理大量數(shù)據(jù)。這種并行處理能力使得 FPGA 在執(zhí)行深度學(xué)習(xí)算法時速度遠(yuǎn)超傳統(tǒng)
    發(fā)表于 09-27 20:53

    實(shí)現(xiàn)下一代具有電壓電平轉(zhuǎn)換功能的處理器、FPGA 和ASSP

    電子發(fā)燒友網(wǎng)站提供《實(shí)現(xiàn)下一代具有電壓電平轉(zhuǎn)換功能的處理器FPGA 和ASSP.pdf》資料免費(fèi)下載
    發(fā)表于 09-09 09:46 ?0次下載
    實(shí)現(xiàn)下一代具有電壓電平轉(zhuǎn)換功能的<b class='flag-5'>處理器</b>、<b class='flag-5'>FPGA</b> 和ASSP

    淺談國產(chǎn)異構(gòu)雙核RISC-V+FPGA處理器AG32VF407的優(yōu)勢和應(yīng)用場景

    關(guān)于國產(chǎn)異構(gòu)雙核RISC-V+FPGA處理器AG32VF407的具體優(yōu)勢和應(yīng)用場景淺談如下: 優(yōu)勢 異構(gòu)計算能力 : 異構(gòu)雙核設(shè)計結(jié)合了RISC-V的高效指令集和FPGA的靈活可編程性,能夠針對特定
    發(fā)表于 08-31 08:32

    為低功耗FPGA、處理器和ASIC實(shí)施啟用LVDS鏈路

    電子發(fā)燒友網(wǎng)站提供《為低功耗FPGA、處理器和ASIC實(shí)施啟用LVDS鏈路.pdf》資料免費(fèi)下載
    發(fā)表于 08-29 09:59 ?0次下載
    為低功耗<b class='flag-5'>FPGA</b>、<b class='flag-5'>處理器</b>和ASIC實(shí)施啟用LVDS鏈路

    國產(chǎn)新型AI PC處理器亮相上海

    處理器
    北京中科同志科技股份有限公司
    發(fā)布于 :2024年08月01日 09:21:01

    FPGA在人工智能中的應(yīng)用有哪些?

    ,FPGA可以有效地處理深度學(xué)習(xí)中的大規(guī)模并行運(yùn)算,從而提高深度學(xué)習(xí)應(yīng)用的效率。 定制化計算:
    發(fā)表于 07-29 17:05