一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

STCO發(fā)展促使EDA工具考慮更多系統(tǒng)級(jí)因素

Xpeedic ? 來源:SEMI大半導(dǎo)體產(chǎn)業(yè)網(wǎng) ? 2025-01-17 09:50 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

芯和半導(dǎo)體創(chuàng)始人、總裁代文亮博士近日接受《大半導(dǎo)體產(chǎn)業(yè)網(wǎng)》專訪,探討在AI時(shí)代EDA的發(fā)展機(jī)遇,以下是專訪主要內(nèi)容。

中國(guó)的優(yōu)勢(shì)在于龐大的市場(chǎng)和人力資源,同時(shí)應(yīng)用場(chǎng)景足夠多樣。

AI和HPC正迅速發(fā)展,對(duì)芯片技術(shù)提出了更高的要求,傳統(tǒng)的SoC在應(yīng)對(duì)這些需求時(shí)已顯得力不從心。Chiplet技術(shù)作為一種新興的解決方案,通過將不同功能模塊集成在一起,提供了更高效、更靈活的芯片設(shè)計(jì)方式。

在Chiplet設(shè)計(jì)中,EDA工具需要提供全面支持,包括電源、信號(hào)的完整性、多物理場(chǎng)的分析以及整個(gè)系統(tǒng)的驗(yàn)證。國(guó)內(nèi)先進(jìn)工藝逐漸受到管控,Chiplet被視為一條值得嘗試的變通之路。在ICCAD-Expo 2024期間,芯和半導(dǎo)體創(chuàng)始人、總裁代文亮博士表示,為了將設(shè)計(jì)遷移到Chiplet架構(gòu)中,芯和半導(dǎo)體正積極與生態(tài)圈上下游的廠商合作,探討通過TSV解決信號(hào)損耗、干擾等問題?!安AЩ宓膽?yīng)用能針對(duì)具體方案調(diào)整CTE、DKDF介電常數(shù)、損耗等,芯和半導(dǎo)體也在積極地與玻璃廠商、材料廠商深度合作,實(shí)現(xiàn)創(chuàng)新突破?!?/p>

代博士指出,中國(guó)的優(yōu)勢(shì)在于龐大的市場(chǎng)和人力資源,同時(shí)應(yīng)用場(chǎng)景足夠多樣?!半m然工藝并不是最完美的,但是可以從系統(tǒng)架構(gòu)、通訊協(xié)議標(biāo)準(zhǔn)等方面進(jìn)行優(yōu)化,此前我們提SoC,之后出現(xiàn)了SiP,再往后Chiplet成為一個(gè)趨勢(shì)?!彼J(rèn)為,后期應(yīng)該從系統(tǒng)整機(jī)架構(gòu)的角度去優(yōu)化設(shè)計(jì)。

“Chiplet最大的優(yōu)勢(shì)就是可以集成毫米波、硅光等技術(shù),以及存儲(chǔ)等功能。這樣,我們就不再依賴于某種特定的工藝,也許我們的芯片面積會(huì)大一點(diǎn),但可以通過優(yōu)化布局來減小,主要是要確保散熱效果良好?!贝┦空f道,另外,行業(yè)也瞄準(zhǔn)STCO——系統(tǒng)技術(shù)協(xié)同優(yōu)化的方向去突破單個(gè)芯片的局限。

STCO作為DTCO的延伸和發(fā)展,將協(xié)同優(yōu)化的范圍進(jìn)一步擴(kuò)大到了系統(tǒng)層面。它不僅涵蓋了電路與工藝的協(xié)同優(yōu)化,還深入考慮了2.5D/3D IC封裝技術(shù)、系統(tǒng)互連、軟件優(yōu)化等系統(tǒng)級(jí)因素,目標(biāo)是在系統(tǒng)整體層面實(shí)現(xiàn)性能、功耗和成本的最佳平衡。

隨著STCO的發(fā)展,EDA工具需要考慮更多系統(tǒng)級(jí)因素。例如,封裝技術(shù)、互連技術(shù)、軟件優(yōu)化等都成為影響系統(tǒng)性能的關(guān)鍵因素。因此,EDA工具需要具備更高的抽象層次和更強(qiáng)的跨領(lǐng)域協(xié)同能力,以支持系統(tǒng)級(jí)優(yōu)化的實(shí)現(xiàn)。這要求EDA工具能夠集成多種優(yōu)化算法仿真模型,為設(shè)計(jì)師提供全面的系統(tǒng)級(jí)優(yōu)化解決方案。

芯和半導(dǎo)體圍繞“集成系統(tǒng)設(shè)計(jì)”進(jìn)行技術(shù)和產(chǎn)品的戰(zhàn)略布局,開發(fā)由AI人工智能技術(shù)加持的多物理引擎技術(shù),以“仿真驅(qū)動(dòng)設(shè)計(jì)”的理念,提供從芯片、封裝、模組、PCB板級(jí)、互連到整機(jī)系統(tǒng)的全棧集成系統(tǒng)級(jí)EDA解決方案,實(shí)現(xiàn)系統(tǒng)內(nèi)各種芯片及硬件的高速高頻互連。

以往在 EDA 設(shè)計(jì)過程中,很少考慮風(fēng)冷、液冷等散熱技術(shù),但如今在設(shè)計(jì)大算力芯片時(shí),幾乎都采用液冷技術(shù)??梢姾芏鄳?yīng)用場(chǎng)景已發(fā)生諸多變化,EDA 設(shè)計(jì)必須與時(shí)俱進(jìn),具備自主創(chuàng)新能力。“對(duì)于 EDA 發(fā)展,我們要突破國(guó)產(chǎn)替代的傳統(tǒng)思維,構(gòu)建起自己的獨(dú)特設(shè)計(jì),這是一個(gè)很好的機(jī)遇。” 舉例來說,芯和半導(dǎo)體于2021年全球首發(fā)的3DIC Chiplet 先進(jìn)封裝系統(tǒng)設(shè)計(jì)分析全流程EDA平臺(tái),通過不斷選代,已被全球多家芯片設(shè)計(jì)公司采納,用于設(shè)計(jì)下一代面向人工智能、數(shù)據(jù)中心汽車電子和AR/VR市場(chǎng)的高性能計(jì)算芯片,包括CPU/GPU/NPU等領(lǐng)域,有力推動(dòng)和完善了國(guó)內(nèi)Chiplet產(chǎn)業(yè)鏈的生態(tài)建設(shè)。

展望未來,代博士表示,“芯和半導(dǎo)體將繼續(xù)深耕EDA領(lǐng)域,推動(dòng)國(guó)內(nèi)Chiplet生態(tài)圈的發(fā)展,以集成系統(tǒng)設(shè)計(jì)賦能AI發(fā)展?!?/p>

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • eda
    eda
    +關(guān)注

    關(guān)注

    71

    文章

    2932

    瀏覽量

    178074
  • AI
    AI
    +關(guān)注

    關(guān)注

    88

    文章

    35194

    瀏覽量

    280313

原文標(biāo)題:總裁專訪 | STCO發(fā)展促使EDA工具考慮更多系統(tǒng)級(jí)因素

文章出處:【微信號(hào):Xpeedic,微信公眾號(hào):Xpeedic】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    立足STCO集成系統(tǒng)設(shè)計(jì) 芯和半導(dǎo)體在DAC上發(fā)布EDA2025軟件集

    2025年6月23日,中國(guó)上海訊——芯和半導(dǎo)體近日在美國(guó)舊金山西莫斯克尼會(huì)議中心舉辦的DAC2025設(shè)計(jì)自動(dòng)化大會(huì)上,正式發(fā)布了其EDA2025軟件集。 ? 面對(duì)人工智能技術(shù)對(duì)計(jì)算效能需求的指數(shù)級(jí)
    的頭像 發(fā)表于 06-24 16:16 ?351次閱讀
    立足<b class='flag-5'>STCO</b>集成<b class='flag-5'>系統(tǒng)</b>設(shè)計(jì) 芯和半導(dǎo)體在DAC上發(fā)布<b class='flag-5'>EDA</b>2025軟件集

    “立足STCO集成系統(tǒng)設(shè)計(jì)” 芯和半導(dǎo)體在DAC上發(fā)布EDA2025軟件集

    2025年6月23日,中國(guó)上海訊 ——芯和半導(dǎo)體近日在美國(guó)舊金山西莫斯克尼會(huì)議中心舉辦的DAC2025設(shè)計(jì)自動(dòng)化大會(huì)上,正式發(fā)布了其EDA2025軟件集。 面對(duì)人工智能技術(shù)對(duì)計(jì)算效能需求的指數(shù)級(jí)攀升
    的頭像 發(fā)表于 06-24 10:20 ?221次閱讀
    “立足<b class='flag-5'>STCO</b>集成<b class='flag-5'>系統(tǒng)</b>設(shè)計(jì)” 芯和半導(dǎo)體在DAC上發(fā)布<b class='flag-5'>EDA</b>2025軟件集

    EDA是什么,有哪些方面

    應(yīng)用領(lǐng)域 集成電路設(shè)計(jì):EDA是芯片設(shè)計(jì)的核心工具,支持從數(shù)字/模擬電路設(shè)計(jì)到SoC(系統(tǒng)級(jí)芯片)集成,涵蓋邏輯綜合、物理布局、時(shí)鐘樹生成等。 FPGA與可編程邏輯設(shè)計(jì):用于邏輯綜合、
    發(fā)表于 06-23 07:59

    九霄智能國(guó)產(chǎn)EDA工具的突圍之路

    技術(shù)視角,剖開國(guó)產(chǎn)EDA工具的真實(shí)發(fā)展脈絡(luò)——那些被汗水浸潤(rùn)的代碼、被反復(fù)推翻又重構(gòu)的算法模型,以及一家本土科技企業(yè)在解決「卡脖子」困境中選擇的「艱難而正確」的道路。
    的頭像 發(fā)表于 06-06 10:09 ?1380次閱讀
    九霄智能國(guó)產(chǎn)<b class='flag-5'>EDA</b><b class='flag-5'>工具</b>的突圍之路

    各大廠商與新興企業(yè)推出的 EDA Copilot 工具

    動(dòng)態(tài)的深度盤點(diǎn): 一、頭部EDA廠商的AI Copilot布局 Synopsys.ai Copilot 技術(shù)亮點(diǎn) :與微軟合作整合Azure OpenAI服務(wù),提供全流程自然語言交互支持,覆蓋從系統(tǒng)架構(gòu)探索到制造的所有環(huán)節(jié)。通過訓(xùn)練企業(yè)
    的頭像 發(fā)表于 06-06 09:34 ?908次閱讀

    用一套Linux系統(tǒng),撐起整個(gè)芯片設(shè)計(jì)平臺(tái)?CFA團(tuán)隊(duì)教你如何搭好EDA智算平臺(tái)的技術(shù)底座

    在半導(dǎo)體行業(yè),Linux 是我們?cè)偈煜げ贿^的操作系統(tǒng)。作為芯片研發(fā)者日常工作的主戰(zhàn)場(chǎng),它承載著EDA工具、AI訓(xùn)練環(huán)境、腳本自動(dòng)化流程的運(yùn)轉(zhuǎn)。而隨著AI和EDA算力技術(shù)的迅猛
    發(fā)表于 05-07 14:44

    華大九天牽頭制定車規(guī)級(jí)EDA團(tuán)體標(biāo)準(zhǔn)

    /CESA 1385-2025)。這兩項(xiàng)標(biāo)準(zhǔn)由華大九天牽頭,聯(lián)合行業(yè)多家單位共同制定,旨在為車規(guī)級(jí)EDA的開發(fā)和應(yīng)用提供技術(shù)規(guī)范,填補(bǔ)國(guó)內(nèi)相關(guān)領(lǐng)域標(biāo)準(zhǔn)空白,加速中國(guó)新能源汽車產(chǎn)業(yè)高質(zhì)量發(fā)展
    的頭像 發(fā)表于 04-19 11:29 ?1268次閱讀

    西門子EDA工具如何助力行業(yè)克服技術(shù)挑戰(zhàn)

    西門子EDA工具以其先進(jìn)的技術(shù)和解決方案,在全球半導(dǎo)體設(shè)計(jì)領(lǐng)域扮演著舉足輕重的角色。本文將從汽車IC、3D IC和EDA AI三個(gè)方向,深入探討西門子EDA
    的頭像 發(fā)表于 03-20 11:36 ?1527次閱讀

    鴻芯微納CTO王宇成:以創(chuàng)新設(shè)計(jì)思路打造國(guó)產(chǎn)EDA工具競(jìng)爭(zhēng)力

    的采訪。 ? 國(guó)產(chǎn)EDA 參與DTCO 設(shè)計(jì)流程優(yōu)化 ? “前幾年國(guó)產(chǎn)EDA很熱,許多EDA初創(chuàng)企業(yè)誕生,但是否做出一個(gè)工具,國(guó)內(nèi)IC設(shè)計(jì)企業(yè)就一定會(huì)用,這不是必然的,這也導(dǎo)致國(guó)產(chǎn)
    的頭像 發(fā)表于 01-02 18:27 ?2639次閱讀
    鴻芯微納CTO王宇成:以創(chuàng)新設(shè)計(jì)思路打造國(guó)產(chǎn)<b class='flag-5'>EDA</b><b class='flag-5'>工具</b>競(jìng)爭(zhēng)力

    如何提升EDA設(shè)計(jì)效率

    EDA設(shè)計(jì)效率的有效方法: 一、選擇合適的EDA工具 根據(jù)需求選擇工具 :不同的EDA工具適用于
    的頭像 發(fā)表于 11-08 14:23 ?1042次閱讀

    EDA與傳統(tǒng)設(shè)計(jì)方法的區(qū)別

    在電子設(shè)計(jì)領(lǐng)域,隨著技術(shù)的發(fā)展EDA(電子設(shè)計(jì)自動(dòng)化)工具已經(jīng)成為工程師們不可或缺的助手。與傳統(tǒng)的設(shè)計(jì)方法相比,EDA工具提供了更為高效、
    的頭像 發(fā)表于 11-08 13:47 ?1341次閱讀

    EDA行業(yè)發(fā)展趨勢(shì)

    電子設(shè)計(jì)自動(dòng)化(EDA)是電子系統(tǒng)設(shè)計(jì)和制造過程中不可或缺的一部分。隨著技術(shù)的不斷進(jìn)步和市場(chǎng)需求的日益增長(zhǎng),EDA行業(yè)也在不斷發(fā)展和演變。 1. 集成化和平臺(tái)化 隨著集成電路(IC)設(shè)
    的頭像 發(fā)表于 11-08 13:45 ?1181次閱讀

    BiCMOS ICs供電的考慮因素

    電子發(fā)燒友網(wǎng)站提供《BiCMOS ICs供電的考慮因素.pdf》資料免費(fèi)下載
    發(fā)表于 10-23 09:34 ?0次下載
    BiCMOS ICs供電的<b class='flag-5'>考慮</b><b class='flag-5'>因素</b>

    選擇數(shù)字隔離器的考慮因素

    電子發(fā)燒友網(wǎng)站提供《選擇數(shù)字隔離器的考慮因素.pdf》資料免費(fèi)下載
    發(fā)表于 08-31 09:42 ?0次下載
    選擇數(shù)字隔離器的<b class='flag-5'>考慮</b><b class='flag-5'>因素</b>

    新思科技探索AI+EDA更多可能性

    芯片設(shè)計(jì)復(fù)雜性的快速指數(shù)級(jí)增長(zhǎng)給開發(fā)者帶來了巨大的挑戰(zhàn),整個(gè)行業(yè)不僅要向埃米級(jí)發(fā)展、Muiti-Die系統(tǒng)和工藝節(jié)點(diǎn)遷移所帶來的挑戰(zhàn),還需要應(yīng)對(duì)愈加緊迫的上市時(shí)間目標(biāo)、不斷增加的制造測(cè)
    的頭像 發(fā)表于 08-29 11:19 ?889次閱讀