在電子電路中,運(yùn)放芯片應(yīng)用廣泛。使用集成雙運(yùn)放芯片構(gòu)建電壓跟隨器時(shí),常一個(gè)運(yùn)放工作,另一個(gè)閑置。恰當(dāng)端接閑置運(yùn)放是穩(wěn)定電路性能的關(guān)鍵,接下來(lái),健翔升小編將為大家介紹六種運(yùn)放芯片端接方法及其特點(diǎn)。
一、錯(cuò)誤端接方法及危害
1.懸空閑置(死腦筋)
部分設(shè)計(jì)者將未使用的運(yùn)放端子直接懸空,這種做法是錯(cuò)誤的。開環(huán)運(yùn)放易飽和于電源某端電壓,輸入端浮空易捕捉噪聲,使輸出在電源兩端大幅波動(dòng),還可能產(chǎn)生高頻信號(hào),干擾電路正常運(yùn)行。
2.部分接地(永遠(yuǎn)不要)
偶爾有設(shè)計(jì)者會(huì)將運(yùn)放的部分引腳接地,但這同樣存在嚴(yán)重問(wèn)題。由于地線平面存在電位梯度,運(yùn)放的兩個(gè)輸入端會(huì)形成電位差,通常會(huì)使運(yùn)放飽和于電源的某一端電壓。而且,這種飽和狀態(tài)并不穩(wěn)定,引腳的微小電壓變化就可能導(dǎo)致運(yùn)放跳變到電源的另一端電壓,給電路帶來(lái)極大的不確定性。
3.直接接電源(不要)
此方法雖較部分接地稍好,但仍不盡人意。設(shè)計(jì)者只是讓運(yùn)放連接并保持在電源電壓,這可能引發(fā)運(yùn)放自熱、功耗增加等問(wèn)題,長(zhǎng)期使用可能損壞運(yùn)放芯片,影響電路的可靠性。
4.測(cè)試后未處理(一樣糟糕)
許多為在線測(cè)試設(shè)計(jì)電路板的工程師,在測(cè)試后未對(duì)未使用的運(yùn)放進(jìn)行妥善處理,使運(yùn)放輸出仍處于電源電壓狀態(tài)。盡管出于測(cè)試目的,但這種處理方式會(huì)給電路留下潛在隱患,可能隨時(shí)引發(fā)故障。
二、推薦端接方法及優(yōu)勢(shì)
1.合理電位連接(好)
這是一種基礎(chǔ)且推薦的電路結(jié)構(gòu)。運(yùn)放同相輸入端,接正、負(fù)電源間合適電位;分裂電源系統(tǒng)中可直接接地,系統(tǒng)已有虛地時(shí),連接同相輸入端的兩個(gè)電阻可省略。如此,運(yùn)放輸出處于虛地(分裂電源系統(tǒng)為地電位),能防運(yùn)放異常,確保電路穩(wěn)定。
2.預(yù)留拓展設(shè)計(jì)(漂亮)
前瞻性設(shè)計(jì)布局電路板時(shí),會(huì)為未用運(yùn)放預(yù)留電阻和跳線位置,方便日后按需配置為反相或同相放大器,這提升了電路靈活性與可擴(kuò)展性,也為系統(tǒng)升級(jí)和修改留足空間。
要是在運(yùn)放芯片端接的實(shí)際操作中遇到難題,或是想進(jìn)一步提升電路性能,那就快來(lái)找健翔升(jxspcb.com)吧!
審核編輯 黃宇
-
電路板
+關(guān)注
關(guān)注
140文章
5133瀏覽量
102613 -
運(yùn)放芯片
+關(guān)注
關(guān)注
0文章
26瀏覽量
19774
發(fā)布評(píng)論請(qǐng)先 登錄
評(píng)論