一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Cadence推出通過硅驗證的長距離7nm 112G SerDes IP

Cadence楷登 ? 來源:未知 ? 作者:郭婷 ? 2018-11-16 16:39 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

多速率PAM-4 SerDes具備行業(yè)領先的PPA能效

中國上海,楷登電子(美國Cadence公司,NASDAQ:CDNS)今日發(fā)布業(yè)內首款通過硅驗證的長距離7nm 112G SerDes IP?;赥SMC 7nm制程的Cadence? 112G PAM-4 SerDes IP擁有業(yè)內領先的功耗、性能與面積(PPA)能效,助力開發(fā)新一代云計算規(guī)模的高端口密度網(wǎng)絡產(chǎn)品和電信數(shù)據(jù)中心。對這項創(chuàng)新技術表示出強烈興趣的早期用戶已與Cadence展開密切合作。Cadence正與更多客戶開展合作,助其開發(fā)下一代高性能計算(HPC)ASIC機器學習加速芯片,網(wǎng)絡交換SoC。

移動數(shù)據(jù)消費的升級,人工智能、機器學習的應用以及5G通信的發(fā)展都依賴于不斷增加的帶寬,對現(xiàn)有的云數(shù)據(jù)中心服務器、存儲和網(wǎng)絡基礎設施造成了巨大壓力。目前,高端云數(shù)據(jù)中心的早期用戶正在裝配400G以太網(wǎng)端口,并有望在2020年成為主流技術;而800G以太網(wǎng)端口將成為屆時的新技術。112G SerDes技術的數(shù)據(jù)速率是56G SerDes的兩倍,因此可以滿足機器學習和神經(jīng)網(wǎng)絡等新興數(shù)據(jù)密集型應用的爆炸式高速連接需求。

基于Cadence 2017年收購nusemi公司獲得的技術,新發(fā)布的長距離112G SerDes可以支持背板、銅和光學連接。產(chǎn)品的主要特色包括:

獨有的底層軟件控制自適應功耗設計,可根據(jù)平臺需求實現(xiàn)最佳的功耗與性能平衡以及更高效的系統(tǒng)設計

基于DSP的架構針對有損耗的、嘈雜的信道提供卓越的數(shù)據(jù)恢復能力

長距離技術讓客戶得以使用成本更低的PCB,并在PCB和系統(tǒng)的設計時靈活性更強

包括112/56Gbps脈沖調幅4(PAM-4)和56/28/10Gbps不歸零制(NRZ)數(shù)據(jù)速率在內的多速率支持,向下兼容運行速度更低的舊型設備

支持全自動啟動與自適應,集成內置自測試(BIST),可生成并檢查偽隨機二進制脈沖序列(PRBS),增強IP的使用便捷性

“112G SerDes是一項全新的關鍵輔助技術,可以幫助行業(yè)以更快的速度和更低的成本打造下一代100、400和800Gb 以太網(wǎng)云基礎設施,”Cadence公司首席執(zhí)行官陳立武表示?!拔覀円呀?jīng)過硅驗證的112G長距離多速率SerDes使Cadence成為了高性能計算系統(tǒng)設計輔助技術的領先供應商。Cadence的解決方案可提供每線100Gb/秒的運算速度,減少線數(shù)、散熱和成本,助力下一代超大規(guī)模數(shù)據(jù)基礎設施的建設?!?/p>

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • dsp
    dsp
    +關注

    關注

    556

    文章

    8158

    瀏覽量

    357603
  • 芯片
    +關注

    關注

    460

    文章

    52520

    瀏覽量

    440979
  • 機器學習
    +關注

    關注

    66

    文章

    8503

    瀏覽量

    134624

原文標題:Cadence推出業(yè)內首款通過硅驗證的長距離7nm 112G SerDes IP,加速建設新一代云數(shù)據(jù)中心基礎設施

文章出處:【微信號:gh_fca7f1c2678a,微信公眾號:Cadence楷登】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Cadence 發(fā)布面向 TSMC 3nm 工藝的 112G-ELR SerDes IP 展示

    3nm 時代來臨了!Cadence 在 2023 年 TSMC 北美技術研討會期間發(fā)布了面向臺積電 3nm 工藝(N3E)的 112G長距離
    發(fā)表于 05-19 16:25 ?1188次閱讀
    <b class='flag-5'>Cadence</b> 發(fā)布面向 TSMC 3<b class='flag-5'>nm</b> 工藝的 <b class='flag-5'>112G</b>-ELR <b class='flag-5'>SerDes</b> <b class='flag-5'>IP</b> 展示

    EDA輔助設計不得不提的 IP

    提供的,還是只有Synopsys或Cadence。就在前天,Cadence發(fā)了款TSMC 7nm的超高速112G/56G
    發(fā)表于 06-15 08:03

    精品資料推薦:《112G 高速互連白皮書》免費下載

    。ODCC 網(wǎng)絡工作組 2021 年 12 月正式啟動《112G 高速互連白皮書》項目開發(fā)工作。項目主要圍繞基于 112Gbps SerDes 下的網(wǎng)絡設備高速系統(tǒng)設計、系統(tǒng)測試方案及方法研究、高速互連
    發(fā)表于 09-28 10:43

    Socionext推出適用于5G Direct-RF收發(fā)器應用的7nm ADC/DAC

    ,Socionext推出全新Direct-RF IP,該IP采用TSMC 7nm FinFET(N7)工藝設計,能在單芯片(Single d
    發(fā)表于 03-03 16:34

    Avago展示業(yè)界首款28nm 25Gbps長距離兼容ASIC SerDes

    日前,Avago Technologies宣布其25 Gbps 串化器/并化器 (SerDes) 核心已在28nm 工藝技術上與25G 長距離(LR) 通用電子界面(CEI) 標準兼容
    發(fā)表于 02-05 10:48 ?1017次閱讀

    Credo于TSMC 2018南京OIP研討會首次公開展示7納米工藝結點112G SerDes

    解決方案。這次Credo的第三個驗證7納米112G SerDes架構現(xiàn)允許系統(tǒng)級芯片(SoC)的研發(fā)來采用臺積公司先進的
    的頭像 發(fā)表于 10-30 11:11 ?5775次閱讀

    聯(lián)發(fā)科112G遠程SerDes芯片可滿足特定需求

    聯(lián)發(fā)科技(MediaTek)宣布,其ASIC服務將擴展至112G遠程(LR)SerDes IP芯片。MediaTek的112G 遠程 SerDes
    的頭像 發(fā)表于 11-12 10:04 ?5588次閱讀

    MediaTek ASIC服務推出驗證7nm制程112G遠程SerDes IP

    MediaTek今日宣布,其ASIC服務將擴展至112G遠程(LR)SerDes IP芯片。MediaTek的112G 遠程 SerDes
    發(fā)表于 11-12 14:22 ?1214次閱讀

    聯(lián)發(fā)科宣布推出新一代SerDes高速傳輸?shù)?b class='flag-5'>112G知識產(chǎn)權服務 將為整個通信及消費業(yè)者提供發(fā)展動力

    聯(lián)發(fā)科宣布推出最新一代7納米FinFET認證的112G遠程SerDes知識產(chǎn)權,為公司在定制化的特殊應用芯片(ASIC)產(chǎn)品陣線再添生力軍
    的頭像 發(fā)表于 11-12 15:46 ?2518次閱讀

    基于臺積電5nm制程工藝 112G SerDes連接芯片發(fā)布

    中的蘋果M1 SoC,現(xiàn)在這個列表中又新添一名成員,它就是基于臺積電5nm制程工藝 112G SerDes連接芯片。近日,Marvell宣布了其基于DSP的112G
    的頭像 發(fā)表于 04-19 16:40 ?2873次閱讀

    5nm 112Gbps最新一代SerDes IP時鐘設計詳解

    112Gbps SerDes設計將根據(jù)應用情況在各種配置中被采用。下圖展示了長距離(LR)、中距離(MR)、極短距離(VSR)和超短
    的頭像 發(fā)表于 07-27 15:05 ?2108次閱讀

    Cadence發(fā)布基于臺積電N4P工藝的112G長距離SerDes IP

    楷登電子(美國 Cadence 公司,NASDAQ:CDNS)今日發(fā)布基于臺積電 N4P 工藝的 112G長距離(112G-ELR)SerDes
    的頭像 發(fā)表于 04-28 10:07 ?2303次閱讀

    Cadence發(fā)布面向TSMC 3nm工藝的112G-ELR SerDes IP展示

    3nm 時代來臨了!Cadence 在 2023 年 TSMC 北美技術研討會期間發(fā)布了面向臺積電 3nm 工藝(N3E)的 112G長距離
    的頭像 發(fā)表于 05-19 15:23 ?1376次閱讀
    <b class='flag-5'>Cadence</b>發(fā)布面向TSMC 3<b class='flag-5'>nm</b>工藝的<b class='flag-5'>112G</b>-ELR <b class='flag-5'>SerDes</b> <b class='flag-5'>IP</b>展示

    Cadence發(fā)布面向TSMC 3nm 工藝的 112G-ELR SerDes IP 展示

    3nm 時代來臨了!Cadence 在 2023 年 TSMC 北美技術研討會期間發(fā)布了面向臺積電 3nm 工藝(N3E)的 112G長距離
    的頭像 發(fā)表于 07-10 09:26 ?998次閱讀

    Cadence擴大TSMC N3E制程IP產(chǎn)品組合,推出新一代224G-LR SerDes IP,助力超大規(guī)模SoC設計

    ● ?112G-ELR SerDes 在 TSMC N3E 制程上的結果實現(xiàn)了最佳 PPA ● ?多個 Cadence IP 測試芯片在
    的頭像 發(fā)表于 09-26 10:10 ?1146次閱讀