一区二区三区三上|欧美在线视频五区|国产午夜无码在线观看视频|亚洲国产裸体网站|无码成年人影视|亚洲AV亚洲AV|成人开心激情五月|欧美性爱内射视频|超碰人人干人人上|一区二区无码三区亚洲人区久久精品

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

關(guān)于7個(gè)減少PCB板電磁干擾的技巧

電子工程師 ? 來源:fqj ? 2019-05-03 14:54 ? 次閱讀

有人說,世界上只有兩種電子工程師:經(jīng)歷過電磁干擾(EMI)的和沒有經(jīng)歷過電磁干擾的。

隨著速度的提升,EMI變得越來越嚴(yán)重,并表現(xiàn)在很多方面上(例如互連處的電磁干擾),高速器件對(duì)此尤為敏感,它會(huì)因此接收到高速的假信號(hào),而低速器件則會(huì)忽視這樣的假信號(hào)。

同時(shí),EMI還威脅著電子設(shè)備的安全性、可靠性和穩(wěn)定性。因此,在設(shè)計(jì)電子產(chǎn)品時(shí),PCB板的設(shè)計(jì)對(duì)解決EMI問題至關(guān)重要。

電磁干擾(EMI)

電磁干擾(EMI,Electro MagneTIc Interference),可分為輻射和傳導(dǎo)干擾。輻射干擾就是干擾源以空間作為媒體把其信號(hào)干擾到另一電網(wǎng)絡(luò)。而傳導(dǎo)干擾就是以導(dǎo)電介質(zhì)作為媒體把一 個(gè)電網(wǎng)絡(luò)上的信號(hào)干擾到另一電網(wǎng)絡(luò)。在高速系統(tǒng)設(shè)計(jì)中,集成電路引腳、高頻信號(hào)線和各類接插頭都是PCB板設(shè)計(jì)中常見的輻射干擾源,它們散發(fā)的電磁波就是電磁干擾(EMI),自身和其他系統(tǒng)都會(huì)因此影響正常工作。

針對(duì)EMI的PCB板設(shè)計(jì)技巧

1、共模EMI干擾源(如在電源匯流排形成的瞬態(tài)電壓在去耦路徑的電感兩端形成的電壓降)

在電源層用低數(shù)值的電感,電感所合成的瞬態(tài)信號(hào)就會(huì)減少,共模EMI從而減少。

減少電源層到IC電源引腳連線的長(zhǎng)度。

使用3-6 mil的PCB層間距和FR4介電材料。

2、減小環(huán)路

每個(gè)環(huán)路都相當(dāng)于一個(gè)天線,因此我們需要盡量減小環(huán)路的數(shù)量,環(huán)路的面積以及環(huán)路的天線效應(yīng)。確保信號(hào)在任意的兩點(diǎn)上只有唯一的一條回路路徑,避免人為環(huán)路,盡量使用電源層。

3、濾波

在電源線上和在信號(hào)線上都可以采取濾波來減小EMI,方法有三種:去耦電容、EMI濾波器、磁性元件。EMI濾波器如下圖所示。

關(guān)于7個(gè)減少PCB板電磁干擾的技巧

▲濾波器的類型

4、電磁屏蔽

盡量把信號(hào)走線放在同一PCB層,而且要接近電源層或接地層。

電源層要盡量靠近接地層

5、零件的布局 (布局的不同都會(huì)影響到電路的干擾和抗干擾能力)

根據(jù)電路中不同的功能進(jìn)行分塊處理(例如解調(diào)電路、高頻放大電路及混頻電路等),在這個(gè)過程中把強(qiáng)和弱的電信號(hào)分開,數(shù)字和模擬信號(hào)電路都要分開。

各部分電路的濾波網(wǎng)絡(luò)必須就近連接,這樣不僅可以減小輻,這樣可以提高電路的抗干擾能力和減少被干擾的機(jī)會(huì)。

易受干擾的零件在布局時(shí)應(yīng)盡量避開干擾源,例如數(shù)據(jù)處理板上CPU的干擾等。

6、布線的考慮(不合理的布線會(huì)造成信號(hào)線之間的交叉干擾)

不能有走線貼近PCB板的邊框,以免于制作時(shí)造成斷線。

電源線要寬,環(huán)路電阻便會(huì)因而減少。

信號(hào)線盡可能短,并且減少過孔數(shù)目。

拐角的布線不可以用直角方法,應(yīng)以135°角為佳。

數(shù)字電路與模擬電路應(yīng)以地線隔離,數(shù)字地線與模擬地線都要分離,最后接電源地。

7、增加PCB板的介電常數(shù) / 增加PCB板的厚度

增加PCB板的介電常數(shù),可防止靠近板的傳輸線等高頻部分向外輻射;增加PCB板的厚度,盡量減小微帶線的厚度,可以防止電磁線的外溢,同樣可以防止輻射。

減少電磁干擾(EMI)是PCB板設(shè)計(jì)中重要的一環(huán),大家在設(shè)計(jì)時(shí)要多加考慮。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4342

    文章

    23345

    瀏覽量

    405394
  • 電磁干擾
    +關(guān)注

    關(guān)注

    36

    文章

    2366

    瀏覽量

    106216

原文標(biāo)題:作為一名電子工程師,這7個(gè)減少PCB板電磁干擾的技巧你應(yīng)該知道

文章出處:【微信號(hào):cn_maxwell,微信公眾號(hào):快點(diǎn)PCB平臺(tái)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    減少PCB電磁干擾的4個(gè)設(shè)計(jì)技巧

    電磁干擾(EMI)實(shí)在是威脅著電子設(shè)備的安全性、可靠性和穩(wěn)定性。我們?cè)谠O(shè)計(jì)電子產(chǎn)品時(shí),PCB的設(shè)計(jì)對(duì)解決EMI問題至關(guān)重要。本文主要講解PCB
    發(fā)表于 10-13 10:19 ?2338次閱讀

    教你減少PCB電磁干擾的設(shè)計(jì)技巧

    媒體把一 個(gè)電網(wǎng)絡(luò)上的信號(hào)干擾到另一電網(wǎng)絡(luò)。在高速系統(tǒng)設(shè)計(jì)中,集成電路引腳、高頻信號(hào)線和各類接插頭都是PCB設(shè)計(jì)中常見的輻射干擾源,它們散
    發(fā)表于 09-18 15:33

    減少PCB電磁干擾的4個(gè)設(shè)計(jì)技巧

    減少電磁干擾PCB設(shè)計(jì)重要的一環(huán),只要在設(shè)計(jì)時(shí)多往這一邊想自然在產(chǎn)品測(cè)驗(yàn)如EMC測(cè)驗(yàn)中便會(huì)更易合格。
    發(fā)表于 07-18 17:17

    減少電磁干擾的方法

    描述減少電磁干擾在任何設(shè)備使用任何類型的電感器(如電源、逆變器、電機(jī)、揚(yáng)聲器、SMPS)之前,您總是需要這樣的電路PCB+原理圖
    發(fā)表于 08-05 07:48

    射頻PCB電路的抗干擾設(shè)計(jì)

    印制電路的抗干擾規(guī)劃關(guān)于減小系統(tǒng)電磁信息輻射具有重要的含義。射頻電路的密度越來越高,射頻PCB
    發(fā)表于 06-08 14:48

    如何降低PCB設(shè)計(jì)時(shí)的電磁干擾EMI

    個(gè)電網(wǎng)絡(luò)上的信號(hào)干擾到另一電網(wǎng)絡(luò)。在高速系統(tǒng)設(shè)計(jì)中,集成電路引腳、高頻信號(hào)線和各類接插頭都是PCB設(shè)計(jì)中常見的輻射干擾源,它們散發(fā)的
    發(fā)表于 03-26 14:18 ?1751次閱讀

    針對(duì)電磁干擾pcb要怎樣來設(shè)計(jì)

    威脅著電子設(shè)備的安全性、可靠性和穩(wěn)定性。我們?cè)谠O(shè)計(jì)電子產(chǎn)品時(shí),PCB的設(shè)計(jì)對(duì)解決EMI問題至關(guān)重要。本文主要講解PCB設(shè)計(jì)時(shí)要注意的地方,從而減低PCB
    發(fā)表于 09-02 08:36 ?523次閱讀

    如何減低PCB中的電磁干擾問題

    由于電路集成度和信號(hào)頻率隨著電子技術(shù)的發(fā)展越來越高,不可避免的要帶來電磁干擾,所以在設(shè)計(jì)PCB時(shí)應(yīng)遵循以下原則,使電路
    發(fā)表于 12-31 15:11 ?2370次閱讀
    如何減低<b class='flag-5'>PCB</b><b class='flag-5'>板</b>中的<b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>問題

    PCB板層的布局設(shè)計(jì)如何減少電磁干擾

    在高速電路設(shè)計(jì)過程中,電磁兼容性設(shè)計(jì)是一個(gè)重點(diǎn),也是難點(diǎn)。本文從層數(shù)設(shè)計(jì)和層的布局兩方面論述了如何減少耦合源傳播途徑等方面減少傳導(dǎo)耦合與輻
    的頭像 發(fā)表于 12-09 11:00 ?2604次閱讀

    PCB電磁干擾測(cè)量的方法及系統(tǒng)方案分析

    干擾測(cè)試系統(tǒng)和電磁輻射度兼容工具,適合在研發(fā)過程中對(duì)元件組和PCB進(jìn)行干擾發(fā)射測(cè)量。近場(chǎng)干擾測(cè)
    的頭像 發(fā)表于 01-14 17:56 ?5255次閱讀

    如何減少PCB電磁干擾?不妨試試這四個(gè)絕招!資料下載

    電子發(fā)燒友網(wǎng)為你提供如何減少PCB電磁干擾?不妨試試這四個(gè)絕招!資料下載的電子資料下載,更有其
    發(fā)表于 04-06 08:41 ?6次下載
    如何<b class='flag-5'>減少</b><b class='flag-5'>PCB</b><b class='flag-5'>板</b><b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>?不妨試試這四<b class='flag-5'>個(gè)</b>絕招!資料下載

    4個(gè)設(shè)計(jì)絕招教你減少PCB電磁干擾

    威脅著電子設(shè)備的安全性、可靠性和穩(wěn)定性。我們?cè)谠O(shè)計(jì)電子產(chǎn)品時(shí),PCB的設(shè)計(jì)對(duì)解決EMI問題至關(guān)重要。 本文主要講解PCB設(shè)計(jì)時(shí)要注意的地方,從而減低PCB
    發(fā)表于 02-11 10:56 ?4次下載
    4<b class='flag-5'>個(gè)</b>設(shè)計(jì)絕招教你<b class='flag-5'>減少</b><b class='flag-5'>PCB</b><b class='flag-5'>板</b><b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>

    減少電磁干擾的印刷電路設(shè)計(jì)原則.zip

    減少電磁干擾的印刷電路設(shè)計(jì)原則
    發(fā)表于 12-30 09:21 ?1次下載

    關(guān)于減少PCB電磁干擾的4個(gè)設(shè)計(jì)技巧

     電磁干擾(EMI,Electro MagneTIc Interference),可分為輻射和傳導(dǎo)干擾。輻射干擾就是干擾源以空間作為媒體把其
    發(fā)表于 11-24 15:58 ?841次閱讀

    EMI電磁干擾如何減少

    減少EMI(電磁干擾)是電子電路和系統(tǒng)設(shè)計(jì)中非常重要的一項(xiàng)任務(wù),以下是一些減少EMI的有效方法: 一、屏蔽 屏蔽是用來減少
    的頭像 發(fā)表于 11-20 14:40 ?1506次閱讀