Verilog HDL是一種硬件描述語(yǔ)言,用于從算法級(jí)、門級(jí)到開關(guān)級(jí)的多種抽象設(shè)計(jì)層次的數(shù)字系統(tǒng)建模。被建模的數(shù)字系統(tǒng)對(duì)象的復(fù)雜性可以介于簡(jiǎn)單的門和完整的電子數(shù)字系統(tǒng)之間。數(shù)字系統(tǒng)能夠按層次描述,并可在相同描述中顯式地進(jìn)行時(shí)序建模。
Verilog HDL 語(yǔ)言具有下述描述能力:設(shè)計(jì)的行為特性、設(shè)計(jì)的數(shù)據(jù)流特性、設(shè)計(jì)的結(jié)構(gòu)組成以及包含響應(yīng)監(jiān)控和設(shè)計(jì)驗(yàn)證方面的時(shí)延和波形產(chǎn)生機(jī)制。所有這些都使用同一種建模語(yǔ)言。此外,Verilog HDL語(yǔ)言提供了編程語(yǔ)言接口,通過(guò)該接口可以在模擬、驗(yàn)證期間從設(shè)計(jì)外部訪問(wèn)設(shè)計(jì),包括模擬的具體控制和運(yùn)行。
-
FPGA
+關(guān)注
關(guān)注
1645文章
22049瀏覽量
618409 -
Verilog
+關(guān)注
關(guān)注
29文章
1367瀏覽量
112272
發(fā)布評(píng)論請(qǐng)先 登錄
【正點(diǎn)原子FPGA連載】第十二章 動(dòng)態(tài)數(shù)碼管顯示實(shí)驗(yàn)
分享正點(diǎn)原子FPGA開發(fā)板全套資料
正點(diǎn)原子開拓者FPGA開發(fā)板資料連載第四十三章 以太網(wǎng)通信實(shí)驗(yàn)(2)
正點(diǎn)開拓者FPGA開發(fā)板使用問(wèn)題
正點(diǎn)原子開拓者FPGA Qsys視頻:uC/GUI圖片/數(shù)字顯示實(shí)驗(yàn)

正點(diǎn)原子開拓者FPGA視頻:Modelsim軟件的使用

正點(diǎn)原子開拓者FPGA視頻:Verilog高級(jí)知識(shí)點(diǎn)

正點(diǎn)原子開拓者FPGA Qsys視頻:uCOS II任務(wù)管理與時(shí)間管理(2)

正點(diǎn)原子開拓者FPGA Qsys視頻:自定義IP核之?dāng)?shù)碼管(2)

正點(diǎn)原子開拓者FPGA Qsys視頻:PIO按鍵控制LED

正點(diǎn)原子開拓者FPGA Qsys視頻:PIO IRQ

正點(diǎn)原子開拓者FPGA Qsys視頻:Hello World

正點(diǎn)原子開拓者FPGA:Verilog程序框架

評(píng)論